91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Microchip FPGA 和基于 SoC 的 RISC-V 生態(tài)系統(tǒng)簡介

carey123 ? 2022-12-28 09:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Microchip Technology FPGA 和基于 SoC 的 RISC-V 生態(tài)系統(tǒng)簡介

介紹

RISC-V 是一種精簡的 ISA(指令集架構(gòu)),旨在為廣泛的應(yīng)用程序和用例提供可擴展性和多功能性。RISC-V 作為更成熟的指令集架構(gòu) (ISA) 的開源替代方案正在迅速獲得認可,并提供更高的處理速度和更低的延遲,同時降低功耗。圍繞 RISC-V 的支持框架也在不斷發(fā)展,Microchip Technology正在構(gòu)建生態(tài)系統(tǒng)以支持其 RISC-V 軟計算機處理單元 (CPU) 和PolarFire ?片上系統(tǒng) (SoC) FPGA產(chǎn)品組合。因此,基于 RISC-V 的設(shè)計具有更低的功耗、更高的靈活性、更快的上市時間,并提供 Linux 支持,而無需其他解決方案所需的折衷。

Microchip Technology Mi-V 生態(tài)系統(tǒng)

不斷擴展的生態(tài)系統(tǒng)對于為開發(fā)人員提供完整的設(shè)計解決方案至關(guān)重要,這對于縮短產(chǎn)品上市時間至關(guān)重要。Microchip Mi-V 生態(tài)系統(tǒng)包括針對 FPGA 結(jié)構(gòu)的軟核 RISC-V CPU(圖 1 )和在 PolarFire SoC FPGA 中實現(xiàn)的硬核 CPU。此外,Mi-V 還提供了由 Microchip 及其合作伙伴開發(fā)的一套廣泛的設(shè)計工具和資源,以幫助開發(fā)人員采用和改進 RISC-V 應(yīng)用程序設(shè)計。這些工具可與各種硬件套件結(jié)合使用——用于 PolarFire FPGA 的 PolarFire 評估套件和Icicle 套件PolarFire SoC FPGA——以及相關(guān)的 IP 和庫,用于簡化高速接口、數(shù)字信號處理、內(nèi)存、電機控制,甚至嵌入式視覺的實施,以加速解決方案的開發(fā)。對實時 Linux 的支持是 Microchip Technology RISC-V 實施的重要優(yōu)勢,具有確定性執(zhí)行,這對實時應(yīng)用程序至關(guān)重要。Mi-V 還為范圍廣泛的開發(fā)工具和資源提供了多個第三方支持。

poYBAGOrhAeAGOBbAAI5mitJOTI488.jpg

圖 1:帶有 RISC-V IP 內(nèi)核的 FPGA(來源:Microchip Technology)

Microchip Technology 的 RISC-V CPU 產(chǎn)品組合

Microchip Technology 的 RISC-V 軟 CPU 產(chǎn)品組合面向具有更低功耗和小尺寸的 FPGA 結(jié)構(gòu)。當只需要一個 CPU 時,基于 FPGA 的實現(xiàn)可能是有利的。FPGA 實現(xiàn)還提供額外的靈活性和定制,包括在 CPU 附近添加專用硬件加速的選項。當需要多個 CPU 時,也許是在高可靠性或高性能應(yīng)用中,PolarFire SoC FPGA 提供了五個強化 RISC-V 內(nèi)核。這種支持 Linux 的 SoC 具有跨內(nèi)核的一致性內(nèi)存子系統(tǒng)和可配置的分支預(yù)測功能,允許在每次都按時執(zhí)行的單個多核 CPU 集群中靈活地混合確定性實時系統(tǒng)和 Linux。Mi-V 生態(tài)系統(tǒng)中軟 RISC-V 內(nèi)核和硬內(nèi)核的可用性使 Microchip Technology 產(chǎn)品組合成為業(yè)內(nèi)最靈活的產(chǎn)品組合之一。硬核 CPU 實現(xiàn)的能效和 PolarFire FPGA 架構(gòu)固有的低功耗特性確保 Microchip Technology RISC-V 解決方案在降低功耗方面處于領(lǐng)先地位(圖 2)。

poYBAGOrhAmAdx6qAAC-oodBfvM044.jpg

圖 2:PolarFire SoC FPGA 框圖(來源:Microchip Technology)

PolarFire SoC FPGA 擴展了 RISC-V 應(yīng)用

大多數(shù) FPGA 僅實現(xiàn)單個軟處理器,但在單個 FPGA 上利用多個內(nèi)核允許集群共享資源并分配計算負擔。多核處理器已被證明能夠比其前身更高效地執(zhí)行復(fù)雜的功能和操作,例如內(nèi)存計算和大規(guī)模并行。PolarFire SoC FPGA 系列基于 Microchip 著名的中端 PolarFire FPGA 架構(gòu),提供高端安全性,同時為各種應(yīng)用降低高達 50% 的功耗。SoC FPGA 具有確定性 RISC-V CPU 集群和確定性 L2 內(nèi)存子系統(tǒng),用于 Linux 兼容性和其他實時應(yīng)用程序,范圍從 25k 到 460k LE(邏輯元素)。根據(jù)嵌入式微處理器基準聯(lián)盟' s (EMBC) 基準評分系統(tǒng) CoreMark——本質(zhì)上是一個反映處理器內(nèi)核整體功能的個位數(shù)——25k LE 系列中的 PolarFire SoC FPGA 在 105W 時提供 5.5 CoreMark,而基于 SRAM 的 SoC 使用相同的功率交付零 CoreMarks。100k 和 460k LE 范圍內(nèi)的 PolarFire SoC 在 CoreMark 規(guī)模上與競爭對手相比具有相似的優(yōu)勢。PolarFire SoC 是一種安全且節(jié)能的解決方案,適用于從人工智能 (AI) 和機器學(xué)習(xí)到汽車和工業(yè)實施(包括物聯(lián)網(wǎng)和工業(yè)物聯(lián)網(wǎng) (IIoT))的各種應(yīng)用。而使用相同功率的基于 SRAM 的 SoC 的 CoreMark 為零。100k 和 460k LE 范圍內(nèi)的 PolarFire SoC 在 CoreMark 規(guī)模上與競爭對手相比具有相似的優(yōu)勢。PolarFire SoC 是一種安全且節(jié)能的解決方案,適用于從人工智能 (AI) 和機器學(xué)習(xí)到汽車和工業(yè)實施(包括物聯(lián)網(wǎng)和工業(yè)物聯(lián)網(wǎng) (IIoT))的各種應(yīng)用。而使用相同功率的基于 SRAM 的 SoC 的 CoreMark 為零。100k 和 460k LE 范圍內(nèi)的 PolarFire SoC 在 CoreMark 規(guī)模上與競爭對手相比具有相似的優(yōu)勢。PolarFire SoC 是一種安全且節(jié)能的解決方案,適用于從人工智能 (AI) 和機器學(xué)習(xí)到汽車和工業(yè)實施(包括物聯(lián)網(wǎng)和工業(yè)物聯(lián)網(wǎng) (IIoT))的各種應(yīng)用。

MI-V 開發(fā)工具和設(shè)計支持資源

高效且易于使用的設(shè)計工具對于設(shè)計基于 RISC-V 的系統(tǒng)以及加快上市時間至關(guān)重要。Mi-V 生態(tài)系統(tǒng)包括用于使用 PolarFire FPGA 和 SoC FPGA 以及其他 FPGA 進行開發(fā)的 Librero SoC 設(shè)計套件。Mi-V 生態(tài)系統(tǒng)由基于 Eclipse 的 SoftConsole 集成開發(fā)環(huán)境 (IDE) 組成,并配有 GCC 編譯器和調(diào)試器。Librero 和 SoftConsole 提供開發(fā)人員將 Microchip Technology 的 RISC-V 軟 CPU 移植到 FPGA 以及測試和調(diào)試嵌入式固件所需的一切。

大量設(shè)計支持資源——包括教程、設(shè)計示例、數(shù)據(jù)表、功耗估算工具、白皮書、網(wǎng)絡(luò)研討會、視頻、來自 GreenHills、Mentor 和 WindRiver 的操作系統(tǒng)、Yocto 和 Buildroot Linux BSP、Hart 軟件服務(wù)、各種中間件和其他資源——完善 MI-V 生態(tài)系統(tǒng)并加快上市時間。

結(jié)論

RISC-V 是嵌入式計算的下一個前沿領(lǐng)域,而 Microchip Technology 在為應(yīng)用程序設(shè)計人員開發(fā)完整解決方案方面處于領(lǐng)先地位。“Microchip 及其 Mi-V 合作伙伴推出業(yè)界首款基于 RISC-V 的 SoC FPGA 以及我們的 Mi-V 生態(tài)系統(tǒng),正在推動嵌入式領(lǐng)域的創(chuàng)新,使設(shè)計人員能夠開發(fā)全新的節(jié)能應(yīng)用, ”Microchip Technology FPGA 業(yè)務(wù)部副總裁 Bruce Weyer 說?!胺催^來,這將使我們的客戶能夠在網(wǎng)絡(luò)邊緣為通信、國防、醫(yī)療和工業(yè)自動化添加前所未有的功能。”

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636222
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4576

    瀏覽量

    229108
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2887

    瀏覽量

    52940
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2026丙午年 RISC-V 十大進展預(yù)測

    甲辰計劃(JiachenProject)誕生于2024年除夕,由國內(nèi)多家RISC-V軟件及芯片團隊聯(lián)合發(fā)起,目標是在2036年(即下一個龍年)前實現(xiàn)完全成熟的RISC-V軟硬件生態(tài)系統(tǒng),并超越所有
    的頭像 發(fā)表于 02-27 15:46 ?407次閱讀
    2026丙午年 <b class='flag-5'>RISC-V</b> 十大進展預(yù)測

    高通收購Ventana Micro Systems,深化RISC-V CPU技術(shù)專長

    要點: 此次收購強化了高通在推動RISC-V標準和生態(tài)系統(tǒng)發(fā)展方面的承諾和領(lǐng)導(dǎo)地位。 Ventana在RISC-V指令集開發(fā)方面的技術(shù)專長將增強高通在CPU工程技術(shù)領(lǐng)域的實力。 Ventana團隊
    的頭像 發(fā)表于 12-11 14:08 ?606次閱讀

    攜手港投公司,共啟香港RISC-V新篇章

    近日,香港投資管理有限公司(港投公司)發(fā)布年報,展現(xiàn)出卓越的發(fā)展成果。作為港投公司生態(tài)系統(tǒng)中的一員,我們很榮幸能夠被列在他們的首份年報。我們期待繼續(xù)與港投公司攜手推動香港RISC-V產(chǎn)業(yè)發(fā)展,促進
    的頭像 發(fā)表于 12-06 10:02 ?590次閱讀
    攜手港投公司,共啟香港<b class='flag-5'>RISC-V</b>新篇章

    如何自己設(shè)計一個基于RISC-VSoC架構(gòu),最后可以在FPGA上跑起來?

    如何自己設(shè)計一個基于RISC-VSoC架構(gòu),最后可以在FPGA上跑起來
    發(fā)表于 11-11 08:03

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構(gòu)格局的開源指
    的頭像 發(fā)表于 10-13 09:18 ?531次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b><b class='flag-5'>生態(tài)</b>全景展示:<b class='flag-5'>RISC-V</b><b class='flag-5'>生態(tài)</b>發(fā)展論壇、開發(fā)者Workshop和<b class='flag-5'>生態(tài)</b>應(yīng)用專區(qū)

    2025 RISC-V中國峰會 | 匠芯創(chuàng)SoC芯片引領(lǐng)工業(yè)應(yīng)用新潮流

    數(shù)百家企業(yè)、研究機構(gòu)及開源技術(shù)社區(qū),圍繞高性能計算、軟件與生態(tài)系統(tǒng)、前沿技術(shù)創(chuàng)新等熱點領(lǐng)域分享行業(yè)最新趨勢與洞察。匠芯創(chuàng)攜多款創(chuàng)新產(chǎn)品亮相本次峰會,展現(xiàn)公司在工業(yè)控
    的頭像 發(fā)表于 08-07 15:36 ?1926次閱讀
    2025 <b class='flag-5'>RISC-V</b>中國峰會 | 匠芯創(chuàng)<b class='flag-5'>SoC</b>芯片引領(lǐng)工業(yè)應(yīng)用新潮流

    2025RISC-V中國峰會|進迭時空RISC-V AI CPU驅(qū)動智能化應(yīng)用發(fā)展

    、落地”主題,展開多場技術(shù)研討和生態(tài)對接。進迭時空參與了展區(qū)展示,在高性能計算、人工智能、軟件與生態(tài)系統(tǒng)、投資并購等論壇發(fā)表演講或參與圓桌討論,并在展區(qū)設(shè)置展臺,集中
    的頭像 發(fā)表于 07-18 22:03 ?1136次閱讀
    2025<b class='flag-5'>RISC-V</b>中國峰會|進迭時空<b class='flag-5'>RISC-V</b> AI CPU驅(qū)動智能化應(yīng)用發(fā)展

    RISC-V 圖形領(lǐng)域的發(fā)展與挑戰(zhàn):從技術(shù)突破到消費端落地

    ”。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態(tài)系統(tǒng)分論壇上,Imaginatio
    發(fā)表于 07-18 13:51 ?5474次閱讀

    RISC-V 在數(shù)據(jù)中心軟件生態(tài)系統(tǒng)中的機遇與挑戰(zhàn)

    軟件適配來看,數(shù)據(jù)中心核心業(yè)務(wù)涉及的操作系統(tǒng)、存儲、數(shù)據(jù)庫、大數(shù)據(jù)平臺、云虛擬化技術(shù)及主流編程語言運行時等,大多已能在 RISC-V 架構(gòu)服務(wù)器上實現(xiàn)基礎(chǔ)運行。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V
    發(fā)表于 07-18 13:38 ?5381次閱讀

    x264 的 RISC-V 生態(tài)構(gòu)建與優(yōu)化探索

    性能優(yōu)化水平的重要標桿。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態(tài)系統(tǒng)分論壇上,字節(jié)跳動軟件工程師錢佳炎分享了關(guān)于 x264 在 RISC-V
    發(fā)表于 07-18 11:42 ?4948次閱讀

    RISC-V 工具鏈的版本更新、開發(fā)動態(tài)及生態(tài)建設(shè)愿景

    架構(gòu)能否突破 “硬件強、軟件弱” 的瓶頸,真正成為具有競爭力的通用計算架構(gòu)。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態(tài)系統(tǒng)分論壇上,SiFive
    發(fā)表于 07-18 11:08 ?4978次閱讀
    <b class='flag-5'>RISC-V</b> 工具鏈的版本更新、開發(fā)動態(tài)及<b class='flag-5'>生態(tài)</b>建設(shè)愿景

    RISC-V 發(fā)展態(tài)勢與紅帽系統(tǒng)適配進展

    2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態(tài)系統(tǒng)分論壇上,紅帽軟件(北京)有限公司首席軟件工程師、RISC-V 國際基金會大使傅煒分享的主題是《紅帽在
    發(fā)表于 07-18 10:55 ?4060次閱讀
    <b class='flag-5'>RISC-V</b> 發(fā)展態(tài)勢與紅帽<b class='flag-5'>系統(tǒng)</b>適配進展

    RISC-V 的平臺思維和生態(tài)思維

    RISC-V 的魅力在于以模塊化、開源、開放的指令集為底座,通過平臺化技術(shù)框架降低芯片與應(yīng)用開發(fā)門檻,并以協(xié)同共建的產(chǎn)業(yè)生態(tài)彌合碎片、加速落地。因此,高通高級副總裁 Leendert van
    發(fā)表于 07-17 14:04 ?4180次閱讀

    奕斯偉計算亮相2025 RISC-V歐洲峰會

    此前,當?shù)貢r間2025年5月12日至15日,作為RISC-V全球年度盛會之一,2025 RISC-V歐洲峰會在法國巴黎舉行。本次峰會匯聚了產(chǎn)業(yè)界、科研機構(gòu)、學(xué)術(shù)界以及建設(shè)生態(tài)系統(tǒng)的多方力量,共筑基于
    的頭像 發(fā)表于 05-17 16:50 ?1381次閱讀

    FPGARISC-V淺談

    RISC-V處理器的SoC數(shù)量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢 RISC-V是一種全新的開源指
    發(fā)表于 04-11 13:53 ?672次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>RISC-V</b>淺談