91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為什么要分離LVDS

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:Dr. Conal Watterson ? 2023-01-06 14:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在惡劣環(huán)境中,外部接口需要電氣隔離,以確保安全性、功能性或提高抗噪性。這包括用于工業(yè)測量和控制的數(shù)據(jù)采集模塊中使用的模擬前端,以及處理節(jié)點(diǎn)之間的數(shù)字接口。

過去,高達(dá)幾Mbs的帶寬足以滿足轉(zhuǎn)換器接口或工業(yè)背板的需求,允許使用光耦合器隔離串行外設(shè)接口(SPI)或RS-485等協(xié)議。數(shù)字隔離器提高了此類隔離接口的安全性、性能和可靠性,并提供集成隔離和I/O。然而,工業(yè) 4.0 和物聯(lián)網(wǎng)IoT) 等趨勢需要更普遍的測量和控制,速度和精度更高,導(dǎo)致對增加帶寬的更大需求。

電流隔離的需求也在激增,因?yàn)檫@些與物理域的數(shù)字交互增加,需要保護(hù)電機(jī)和電力系統(tǒng)、人類操作員和靜電放電,以及雷擊引起的浪涌等外部因素。精密測量還需要與噪聲源隔離,例如更本地化和微型的電源電路以及高速數(shù)字處理。

低壓差分信號 (LVDS) 是一種無處不在的高速接口,適用于更高性能轉(zhuǎn)換器和高帶寬 FPGAASIC I/O。由于反相和同相信號之間的相互耦合,差分信號對外部電磁干擾(EMI)具有很高的抗擾度,這也相應(yīng)地最大限度地減少了LVDS信號產(chǎn)生的任何EMI。為LVDS接口添加隔離提供了一個透明的解決方案,可以插入到現(xiàn)有的信號鏈中,用于高速和精密測量以及控制應(yīng)用。

今天有哪些選擇?

與光耦合器相比,標(biāo)準(zhǔn)數(shù)字隔離器仍然是更快、更可靠、更可靠的解決方案,用于轉(zhuǎn)換器和處理器接口的電流隔離。然而,支持高速或精密轉(zhuǎn)換器的典型LVDS數(shù)據(jù)速率為數(shù)百M(fèi)bs,而最快的標(biāo)準(zhǔn)數(shù)字隔離器支持高達(dá)150 Mbps。

為了支持更高帶寬的隔離,系統(tǒng)設(shè)計人員(到目前為止)已轉(zhuǎn)向定制設(shè)計密集型解決方案,例如使用變壓器或電容器的解串或分立解決方案。這些增加了成本和設(shè)計時間,反序列化甚至可能需要一個額外的簡單FPGA來執(zhí)行該功能。變壓器和電容器需要對LVDS信號進(jìn)行仔細(xì)的信號調(diào)理,因此應(yīng)用和數(shù)據(jù)速率特定的解決方案需要交流平衡編碼。另一種解決方案是使用光纖通信鏈路,但由于成本和復(fù)雜性的增加,這更適合多千兆位要求。高速隔離的一系列選項(xiàng)如圖1所示,價值主張(取決于設(shè)計的難易程度和成本)與實(shí)現(xiàn)的最大速度進(jìn)行了對比。

poYBAGO3wU-AbwDJAAE_dBVknW0490.png?h=270&hash=083C389E3C705944358FB821DC221C17F4B11D6E&la=en&imgver=1

圖1.隔離器實(shí)現(xiàn)與隔離器速度的價值主張。

相比之下,如圖2所示,ADI公司推出了一系列嵌入式LVDS隔離器:ADN4650/ADN4651/ADN4652,采用i耦合器技術(shù),工作速率高達(dá)600 Mbps。除了符合 TIA/EIA-644-A LVDS 標(biāo)準(zhǔn)的 I/O 外,完整的隔離器信號鏈采用全差分,實(shí)現(xiàn)了高抗擾度和低輻射解決方案。提供兩個隔離LVDS通道,一個發(fā)送和一個接收(ADN4651,反之亦然)或兩個發(fā)送或接收(ADN4650)。內(nèi)部高速電路工作電壓為2.5 V,在工業(yè)系統(tǒng)中可能不作為電源軌存在,因此提供內(nèi)部低壓差穩(wěn)壓器(LDO)(如圖3所示),即使在采用3.3 V電源供電時,也能使用單個寬體SOIC解決方案。?

pYYBAGO3wVGAAcRQAADOoO2WEbU392.png?h=270&hash=5F061782B30D08FF8038FA25C216DA8F51751F8E&la=en&imgver=1

圖2.ADN4651 600 Mbps LVDS隔離器框圖

pYYBAGO3wVOAXZKVAAKr6giFN3g994.png?h=270&hash=8F1267AF97CD33832668666B32A40B8B7420389D&la=en&imgver=1

圖3.ADN4651的眼圖和直方圖。

這些新型LVDS隔離器是否是一種即插即用型解決方案?

為了保證這些LVDS隔離器可以插入轉(zhuǎn)換器至處理器接口或工作速率高達(dá)600 Mbps的處理器內(nèi)鏈路,ADN465x系列具有超低抖動的精密時序。這一點(diǎn)很重要,因?yàn)樵?00 Mbps時,單位間隔(UI,例如位時間)僅為1.6 ns,因此邊緣的任何抖動仍必須留出足夠的時間讓接收組件對位進(jìn)行采樣。假設(shè)誤碼率為1×10,ADN465x的典型總抖動為70 ps,或600 Mbps時UI的<5%-12.

如何量化抖動

觀察抖動的最基本方法是使用差分探頭測量LVDS信號對,并在上升沿和下降沿觸發(fā),示波器設(shè)置為無限持久性。這意味著從高到低和從低到高的轉(zhuǎn)換是疊加的,允許測量交越點(diǎn)。交越器的寬度對應(yīng)于迄今為止測量的峰峰值抖動或時間間隔誤差(TIE)(比較圖3所示的眼圖和直方圖)。一些抖動是由隨機(jī)源(如熱噪聲)引起的,這種隨機(jī)抖動(RJ)意味著示波器上的峰峰值抖動受運(yùn)行時間的限制;直方圖上的尾部將隨著運(yùn)行時間的增加而增大。

相比之下,確定性抖動 (DJ) 的來源是有界的,例如脈沖偏斜引起的抖動、數(shù)據(jù)速率相關(guān)抖動 (DDJ) 和碼間干擾 (ISI)。脈沖偏斜是由于高到低和從低到高的傳播延遲之間的差異引起的。這通過偏移交越來可視化,在0 V時,兩個邊沿被分開(很容易從圖3直方圖中的分離中看出)。DDJ產(chǎn)生于工作頻率上傳播延遲的差異,而ISI產(chǎn)生于先前的轉(zhuǎn)換頻率對電流轉(zhuǎn)換的影響(邊沿時序通常在1秒或0秒后與1010模式不同)。

為了完全估計給定誤碼率(TJ@BER)的總抖動,可以根據(jù)測量中對TIE分布的模型擬合來計算RJ和DJ。其中一個模型是雙狄拉克模型,它假設(shè)高斯隨機(jī)分布與對偶狄拉克增量函數(shù)(對應(yīng)于確定性抖動的兩個狄拉克增量函數(shù)之間的分離)卷積。對于具有顯著確定性抖動的 TIE 分布,分布將在視覺上近似于此模型。一個復(fù)雜的問題是,一些確定性抖動會導(dǎo)致高斯分量,這意味著雙狄拉克可以低估確定性抖動并高估隨機(jī)抖動。但是,兩者相結(jié)合仍可準(zhǔn)確估計給定誤碼率的總抖動。

RJ 被指定為來自建模高斯分布的一西格瑪均方根值,這意味著要推斷更長的運(yùn)行長度(低 BER),只需選擇適當(dāng)?shù)亩辔鞲瘳斠匝刂植嫉奈膊恳苿幼銐蜻h(yuǎn)(14 西格瑪表示 1×10-12位錯誤)。然后添加 DJ 以提供TJ@BER估計值。對于信號鏈中的多個元件,無需添加多個TJ值(這會高估抖動),RJ值可以幾何相加,DJ值代數(shù)求和,從而對完整的信號鏈進(jìn)行更合理的完整TJ@BER估計。

ADN4651的RJ、DJ和TJ@BER均單獨(dú)指定,根據(jù)對多個單元的統(tǒng)計分析,為每個器件提供最大值,以保證這些抖動值在整個電源、溫度和工藝范圍內(nèi)。

不同的LVDS接口如何依賴于精確的數(shù)據(jù)轉(zhuǎn)換?

典型的接收器可以承受10%或20%的抖動,因此使用ADN465x隔離外部LVDS端口允許工業(yè)背板通過電纜安全地在PLC和I/O模塊之間擴(kuò)展。最大電纜距離將取決于允許的數(shù)據(jù)速率、電纜結(jié)構(gòu)和連接器類型,但在較低的數(shù)據(jù)速率(例如使用高速連接器和適當(dāng)?shù)钠帘坞p絞線電纜時為 200 Mbps)下,可能會有幾米的電纜。

模數(shù)轉(zhuǎn)換器ADC)接口通常利用LVDS的源同步數(shù)據(jù)傳輸。這意味著LVDS時鐘與其他LVDS通道上的一個或多個數(shù)據(jù)位流并行傳輸。ADN4650的通道間和器件間偏斜較低,分別為≤300 ps和≤500 ps。這些偏斜值指定了多個通道上從高到低(或從低到高)傳播延遲之間的最大差值,這是所有ADN4650器件在電源、溫度和工藝方面的統(tǒng)計保證?!?00 ps 的低脈沖偏斜允許在上升和下降時鐘沿上計時數(shù)據(jù)時實(shí)現(xiàn)時鐘同步,以實(shí)現(xiàn)雙倍數(shù)據(jù)速率 (DDR),某些轉(zhuǎn)換器用于增加輸出帶寬。

為了成功完全隔離使用外部時鐘源的模擬前端,可能需要隔離ADC采樣時鐘,例如,一組多個數(shù)據(jù)采集通道,所有時鐘都在一起。這對任何隔離器都提出了挑戰(zhàn),因?yàn)闀r鐘上的任何抖動都會直接增加孔徑抖動,從而降低測量質(zhì)量。與時鐘源一樣,用于時鐘分配的LVDS信號鏈組件(如扇出緩沖器)通常會將此抖動指定為附加相位抖動。這意味著將輸入時鐘的相位噪聲與輸出時鐘的相位噪聲進(jìn)行比較,其差值在相關(guān)頻率范圍內(nèi)進(jìn)行積分 - 12 kHz至20 MHz是常見的。ADN465x系列本質(zhì)上是具有集成隔離的LVDS緩沖器,因此在分析對ADC采樣的影響時也采用相同的視角。通過使用ADN465x時,通過確保僅376 fs的典型附加相位抖動,即使添加電流隔離也可以保持原始測量質(zhì)量,特別是因?yàn)樵黾痈綦x可以消除處理器側(cè)數(shù)字電路的噪聲。

基準(zhǔn)電壓源電路CN-0388中的18位、5 MSPS、SAR ADC驗(yàn)證了600 Mbps的無差錯傳輸、與300 MHz時鐘同步以及隔離采樣時鐘時的完整ADC性能和分辨率(如圖4所示)?,F(xiàn)有的ADC評估平臺在ADC電路板和高速SDP-H1評估平臺之間隔離,使用透明隔離模擬前端的中介層。該軟件保持不變,使用精密模擬源根據(jù)數(shù)據(jù)手冊規(guī)格進(jìn)行評估時,確認(rèn)其性能與非隔離平臺相同。

pYYBAGO3wVWAdjujAAS5vut5S0I157.png?h=270&hash=A7D3E5DA4C139A487BEB494528FFF02EEFDF6B6E&la=en&imgver=1

圖4.用于AD7960和SDP-H1的ADN4651隔離電路。

還有哪些應(yīng)用可以使用LVDS隔離?

隔離式模擬前端或隔離式工業(yè)背板是說明隔離LVDS提供的機(jī)會的兩個有用的應(yīng)用示例,但該技術(shù)還有許多其他應(yīng)用。平板顯示器的視頻信號通常使用LVDS信號,HDMI信號使用類似的差分信號,共模邏輯(CML)。這些通常不需要隔離,但對于某些應(yīng)用,例如醫(yī)學(xué)成像或工業(yè)PC中的外部顯示端口,電流隔離可以分別保護(hù)人員或設(shè)備。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20275

    瀏覽量

    252938
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22434

    瀏覽量

    637140
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9426

    瀏覽量

    156491
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是LVDS電平#電路設(shè)計

    fpgalvds邏輯電平
    小魚教你模數(shù)電
    發(fā)布于 :2021年11月22日 18:35:03

    9- 什么是 LVDS?

    lvds總線/接口技術(shù)
    EE_Voky
    發(fā)布于 :2022年09月15日 14:10:03

    LVDS介紹#硬聲創(chuàng)作季

    lvds
    電子學(xué)習(xí)
    發(fā)布于 :2022年12月09日 16:07:29

    數(shù)字電視的機(jī)卡分離

    了機(jī)卡分離的新一輪探索,在美國和歐洲分別都提出了D-CA的概念,就是可下載CA??上螺dCA非常接近于目前的機(jī)卡分離的深圳智能卡公司的小卡方案和天柏公司在兩年前提出的軟硬分離方案?,F(xiàn)在的問題是大卡
    發(fā)表于 06-10 15:36

    為何隔離LVDS

    利用變壓器、電容器的分離方案。這些方案會增加成本與設(shè)計時間,解串行化方案甚至可能需要外加一組簡單的FPGA,其目的僅僅是為了實(shí)現(xiàn)隔離功能。變壓器和電容器需要對LVDS信號加以謹(jǐn)慎的信號調(diào)理,由此得到
    發(fā)表于 10-30 14:44

    請問再LVDS差分線是是否串上100Ω的電阻?

    DS90UB913Q-Q1和DS90UB914Q-Q1采用STP的方式始終調(diào)不通,差分LVDS信號從913上出來后串了0.1uf的電容,然后進(jìn)入914,這種連接方式是否正確,再LVDS差分線是是否串上100Ω的電阻?謝謝!
    發(fā)表于 06-19 08:08

    為何隔離 LVDS?

    新型LVDS隔離器是否是直接可用的解決方案?為了保證這些LVDS隔離器能夠插入轉(zhuǎn)換器至處理器的接口中,或是以高達(dá)600 Mbps運(yùn)行的處理器內(nèi)鏈路中,ADN465x系列有著超低抖動的精密時序。這點(diǎn)
    發(fā)表于 08-07 06:04

    為何隔離LVDS?

    為何隔離 LVDS(低壓差分信號傳輸)?
    發(fā)表于 12-23 07:45

    LVDS屏幕如何驅(qū)動呢

    為什么驅(qū)動LVDS屏幕呢?LVDS屏幕如何驅(qū)動呢?
    發(fā)表于 03-03 09:49

    什么是LVDS

    什么是LVDS?現(xiàn)在的液晶顯示屏普遍采用LVDS接口,那么什么是LVDS呢?LVDS(Low Voltage Differential Signaling)即低壓差分信號傳輸,是一種滿
    發(fā)表于 09-26 11:45 ?6511次閱讀

    LVDS分離器簡化高速信號分配

    摘要:與ECL、PECL和CML標(biāo)準(zhǔn)相比,ANSI EIA/TAI-644的低電壓差分信號(LVDS)標(biāo)準(zhǔn)具有低功耗、低噪聲輻射等優(yōu)勢。本文主要討論LVDS的特性及其可能的應(yīng)用。 最近幾年,隨著微
    發(fā)表于 04-24 16:04 ?1303次閱讀
    <b class='flag-5'>LVDS</b><b class='flag-5'>分離</b>器簡化高速信號分配

    LVDS技術(shù)原理和設(shè)計簡介

    : 介紹了LVDS(低電壓差分信號)技術(shù)的原理和應(yīng)用,并討論了在單板和系統(tǒng)設(shè)計中應(yīng)用LVDS時的布線技巧。     關(guān)鍵詞: LVDS PCB設(shè)
    發(fā)表于 06-20 15:50 ?2279次閱讀
    <b class='flag-5'>LVDS</b>技術(shù)原理和設(shè)計簡介

    淺談分離LVDS信號設(shè)計技術(shù)

    在某些應(yīng)用中,單個數(shù)據(jù)源需要將 LVDS 數(shù)據(jù)發(fā)送到兩個目的地。這方面的一個例子是單個視頻源向兩個 LCD 面板發(fā)送數(shù)據(jù),這可能在汽車后座娛樂系統(tǒng)中找到。傳統(tǒng)上,SERDES 鏈路是點(diǎn)對點(diǎn)的,單個
    的頭像 發(fā)表于 06-17 09:34 ?2833次閱讀
    淺談<b class='flag-5'>分離</b><b class='flag-5'>LVDS</b>信號設(shè)計技術(shù)

    德索講解LVDS連接器結(jié)構(gòu)可分離

    德索五金電子工程師指出,LVDS連接器在機(jī)電體系可提供連接兩個可分離子電子系統(tǒng)的接口,以及用于該系統(tǒng)的操作不會產(chǎn)生不可接受的影響。定義中關(guān)鍵詞是 電機(jī)系統(tǒng) ,可分離的 和不可接受的作用 。 連接器
    的頭像 發(fā)表于 04-26 17:10 ?1204次閱讀
    德索講解<b class='flag-5'>LVDS</b>連接器結(jié)構(gòu)可<b class='flag-5'>分離</b>性

    德索談LVDS連接器可分離性的需求

    德索五金電子工程師指出,LVDS連接器是一種電機(jī)系統(tǒng),其可提供可分離的界面用以連接兩個次電子系統(tǒng),并且對于系統(tǒng)的運(yùn)作不會產(chǎn)生不可接受的作用???b class='flag-5'>分離的和不可接受的作用。LVDS連接器是一
    的頭像 發(fā)表于 05-06 17:19 ?1095次閱讀
    德索談<b class='flag-5'>LVDS</b>連接器可<b class='flag-5'>分離</b>性的需求