91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)如何防止阻焊漏開(kāi)窗

華秋DFM ? 來(lái)源:華秋DFM ? 作者:華秋DFM ? 2023-01-09 13:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

6ef8df2c-8fdb-11ed-92c9-dac502259ad0.gif

6f14054a-8fdb-11ed-92c9-dac502259ad0.png

PCB的阻焊層(solder mask),是指印刷電路板子上要上綠油的部分。阻焊開(kāi)窗的位置是不上油墨的,露出來(lái)的銅做表面處理后焊接元器件的位置,不開(kāi)窗的位置都是印上油墨的防止線路氧化、漏電。

6f1ece9e-8fdb-11ed-92c9-dac502259ad0.png

PCB阻焊層開(kāi)窗的三個(gè)原因

1.孔焊盤開(kāi)窗:插件孔焊盤都需要開(kāi)窗,開(kāi)窗了才能焊接元器件,不開(kāi)窗焊接的位置會(huì)被油墨蓋住,導(dǎo)致器件引腳無(wú)法焊接。 2.PAD焊盤開(kāi)窗:開(kāi)窗的位置就是貼片的位置,需要貼片焊接元器件,如果要焊接的位置不開(kāi)窗,會(huì)被油墨蓋住,等于沒(méi)有焊盤。 3.大銅面開(kāi)窗:有時(shí)候需要在不增加PCB走線寬度的情況下提高該走線通過(guò)大電流的能力,通常是在PCB走線上鍍錫,所以需要鍍錫的位置需要開(kāi)窗處理。

阻焊開(kāi)窗為什么要比線路的PAD大

一般開(kāi)窗比線路焊盤大,如果阻焊開(kāi)窗區(qū)域面積跟焊盤一樣大,由于PCB生產(chǎn)制造的公差,就無(wú)法避免阻焊綠油覆蓋到焊盤上,所以一般為了兼顧板廠的工藝偏差,我們都要讓阻焊開(kāi)窗區(qū)域比實(shí)際焊盤擴(kuò)大一定的尺寸,按照一般板廠的生產(chǎn)公差,建議大整體4-6mil。

6f2c394e-8fdb-11ed-92c9-dac502259ad0.png

阻焊漏開(kāi)窗的原因

6f40d58e-8fdb-11ed-92c9-dac502259ad0.png

01

輸出Gerber漏開(kāi)窗

6f4b9b18-8fdb-11ed-92c9-dac502259ad0.gif ? 在設(shè)計(jì)工程師layout過(guò)程中,誤操作或?qū)erber文件輸出設(shè)置有誤。阻焊層輸出時(shí)沒(méi)有勾選開(kāi)窗焊盤,導(dǎo)致輸出Gerber阻焊層漏開(kāi)窗。 ?

6f5833d2-8fdb-11ed-92c9-dac502259ad0.png

02

封裝設(shè)計(jì)阻焊層無(wú)開(kāi)窗

6f4b9b18-8fdb-11ed-92c9-dac502259ad0.gif? 在做pcb封裝時(shí),設(shè)置錯(cuò)誤的原因?qū)е吕L制的封裝沒(méi)有開(kāi)窗。解決辦法是做好焊盤,只需要在焊盤棧特性對(duì)話框下的形狀、尺寸、層里點(diǎn)擊添加solder mask top(或者bottom),然后修改好solder mask的形狀,即實(shí)現(xiàn)了pad的開(kāi)窗。 ?

6f77d8ea-8fdb-11ed-92c9-dac502259ad0.png

03

軟件版本兼容性導(dǎo)致漏開(kāi)窗

6f4b9b18-8fdb-11ed-92c9-dac502259ad0.gif

EDA軟件的版本眾多,由于設(shè)計(jì)工程師layout時(shí)使用了高版本的AD軟件,焊盤是使用Track畫(huà)出來(lái)的,在傳統(tǒng)的低版本中是走線的意思,一般Track是不會(huì)有阻焊開(kāi)窗的。但是在高版本AD中新增了一個(gè)功能,就是給予了Track特殊屬性,因此高版本輸出Gerber有開(kāi)窗,低版本無(wú)開(kāi)窗,導(dǎo)致輸出的Gerber文件漏開(kāi)窗。

6fa482aa-8fdb-11ed-92c9-dac502259ad0.png

04

孔屬性錯(cuò)誤導(dǎo)致漏開(kāi)窗

6f4b9b18-8fdb-11ed-92c9-dac502259ad0.gif

在AD軟件里面添加焊盤時(shí)有PAD和VIA添加方式,PAD為焊盤,VIA為過(guò)孔。如果需要開(kāi)窗焊接的使用VIA添加,在制版過(guò)程中過(guò)孔蓋油需取消開(kāi)窗。此時(shí),所有VIA屬性的開(kāi)窗全部取消掉了,要開(kāi)窗焊接的VIA屬性的就會(huì)漏開(kāi)窗。

6fbc6b22-8fdb-11ed-92c9-dac502259ad0.png

05

修改文件導(dǎo)致漏開(kāi)窗

6f4b9b18-8fdb-11ed-92c9-dac502259ad0.gif

在更新迭代升級(jí)過(guò)程中經(jīng)過(guò)多次改版,或者某些抄板文件在通過(guò)圖片繪制過(guò)程中,可能會(huì)因?yàn)檎`操作導(dǎo)致誤刪設(shè)計(jì)文件開(kāi)窗,因此設(shè)計(jì)文件漏開(kāi)窗無(wú)法焊接。

6fe06edc-8fdb-11ed-92c9-dac502259ad0.png

6ff69f18-8fdb-11ed-92c9-dac502259ad0.gif

華秋DFM解決漏開(kāi)窗問(wèn)題

700536ae-8fdb-11ed-92c9-dac502259ad0.png

華秋DFM對(duì)于漏開(kāi)窗有專屬檢測(cè)項(xiàng),能夠應(yīng)對(duì)漏開(kāi)窗的所有場(chǎng)景。一鍵分析檢測(cè)漏開(kāi)窗,在生產(chǎn)制造前檢測(cè)出漏開(kāi)窗的異常,提醒設(shè)計(jì)工程師修改,避免漏開(kāi)窗的問(wèn)題發(fā)生。提前發(fā)現(xiàn)問(wèn)題還可以減少與板廠溝通的成本,提升產(chǎn)品制造效率。

702066fe-8fdb-11ed-92c9-dac502259ad0.png

近日,華秋DFM推出了新版本,可實(shí)現(xiàn)制造與設(shè)計(jì)過(guò)程同步,模擬選定的PCB產(chǎn)品從設(shè)計(jì)、制造到組裝的整個(gè)生產(chǎn)流程,華秋DFM使BOM表整理、元器件匹配、裸板分析及組裝分析四個(gè)模塊相互聯(lián)系,共同協(xié)作來(lái)完成一個(gè)完整的DFM分析。歡迎大家點(diǎn)擊閱讀原文下載體驗(yàn)!

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23885

    瀏覽量

    424503
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    過(guò)孔盤,你真的了解嗎?PCB設(shè)計(jì)中的“隱形殺手”揭秘

    Q過(guò)孔打在盤上,到底是"妙招"還是"餿主意"?A在PCB設(shè)計(jì)中,過(guò)孔和盤是兩個(gè)最基本的元素,但它們的關(guān)系卻常常讓工程師們頭疼不已。有人為了節(jié)省空間將過(guò)
    的頭像 發(fā)表于 03-04 07:34 ?5696次閱讀
    過(guò)孔<b class='flag-5'>焊</b>盤,你真的了解嗎?<b class='flag-5'>PCB設(shè)計(jì)</b>中的“隱形殺手”揭秘

    PCB設(shè)計(jì)避坑指南——孔/槽篇

    ,助您避開(kāi)常見(jiàn)的“坑”! 一、孔設(shè)計(jì):別讓“錯(cuò)認(rèn)身份”毀了整塊板 PCB上的孔因功能不同,有著嚴(yán)格的“身份劃分”。一旦錯(cuò)認(rèn)過(guò)孔(Via) 和 盤(PAD),生產(chǎn)出的PCB就會(huì)與預(yù)期大相徑庭。 1、典型
    發(fā)表于 01-23 14:01

    PCB覆蓋的唯一依據(jù):Gerber文件

    PCB覆蓋的唯一依據(jù):Gerber文件 工程師研習(xí)社 工程師研習(xí)社 2026年1月15日 08:02 廣東 PCB交付后,制造商時(shí)常收到如上問(wèn)題反饋。 部分工程師認(rèn)為
    發(fā)表于 01-23 13:58

    SMT印問(wèn)題“終結(jié)指南”:手把手教你排查與解決

    PCB盤上,導(dǎo)致焊點(diǎn)缺失或膏量不足,是SMT生產(chǎn)中的常見(jiàn)缺陷之一。 ? 印問(wèn)題的主要表現(xiàn) 1. 完全
    的頭像 發(fā)表于 01-15 09:07 ?307次閱讀

    工程師必備:PCB防抄板的5大物理加密技術(shù)

      一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)如防止被抄板?PCB設(shè)計(jì)防抄板實(shí)戰(zhàn)指南。在電子行業(yè),PCB抄板(逆向工程)現(xiàn)象普遍存在,嚴(yán)重威脅企業(yè)的知識(shí)產(chǎn)權(quán)和市場(chǎng)競(jìng)爭(zhēng)優(yōu)勢(shì)。為有效
    的頭像 發(fā)表于 09-20 16:48 ?1316次閱讀

    線路板焊工藝對(duì)PCB的可靠性有何影響?

    特性。高頻電路中,層厚度偏差10μm可導(dǎo)致50Ω?jìng)鬏斁€阻抗波動(dòng)±3Ω,反射損耗差異達(dá)5dB?。激光開(kāi)窗工藝能將尺寸偏差控制在0.05mm以內(nèi),提升10Gbps信號(hào)眼圖張開(kāi)度40%?。 絕緣防護(hù)?
    的頭像 發(fā)表于 08-26 15:21 ?738次閱讀

    如何從PCB盤移除層和錫膏層

    使用盤屬性中 Solder Mask Expansion 的 “ Tented ” 選項(xiàng):該選項(xiàng)會(huì)移除所有層,導(dǎo)致盤頂層 / 底層的
    的頭像 發(fā)表于 07-22 18:07 ?5250次閱讀
    如何從<b class='flag-5'>PCB</b><b class='flag-5'>焊</b>盤移除<b class='flag-5'>阻</b><b class='flag-5'>焊</b>層和錫膏層

    什么是SMD&amp;NSMD,怎么區(qū)分呢?

    Pattern),開(kāi)窗盤小,F(xiàn)PC中俗稱壓PAD設(shè)計(jì)。 2)NSMD盤: 銅箔定義
    發(fā)表于 07-20 15:42

    PCB設(shè)計(jì)中過(guò)孔為什么要錯(cuò)開(kāi)盤位置?

    PCB設(shè)計(jì)中,過(guò)孔(Via)錯(cuò)開(kāi)盤位置(即避免過(guò)孔直接放置在盤上)是出于電氣性能、工藝可靠性及信號(hào)完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量
    的頭像 發(fā)表于 07-08 15:16 ?1085次閱讀

    求教!BGA板子開(kāi)窗怎么處理比較好?

    今天一個(gè)BGA板子開(kāi)窗沒(méi)處理好,導(dǎo)致連錫… 出光繪文件時(shí),忘記蓋油了! 各位大佬們有啥好方法推薦避坑的呀?
    發(fā)表于 06-05 20:07

    PCB橋脫落與LDI工藝

    本文對(duì)貼片廠貼回來(lái)的電路板出現(xiàn)芯片引腳間的連錫問(wèn)題、PCB板(電路板)的橋脫落有一定意義,特別是做電子產(chǎn)品的工程師強(qiáng)烈建議閱讀、而對(duì)于個(gè)人DIY的電子玩家也可以了解這些概念。 ? 1.
    的頭像 發(fā)表于 05-29 12:58 ?1479次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻</b><b class='flag-5'>焊</b>橋脫落與LDI工藝

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?798次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)如</b>何用電源去耦電容改善高速信號(hào)質(zhì)量

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8199次閱讀
    Altium Designer中<b class='flag-5'>PCB設(shè)計(jì)</b>規(guī)則設(shè)置

    Allegro Skill封裝原點(diǎn)-優(yōu)化

    PCB設(shè)計(jì)中,部分文件可能因從Altium Designer或PADS軟件轉(zhuǎn)換而來(lái),導(dǎo)致兼容性問(wèn)題。這些問(wèn)題通常表現(xiàn)為貼片盤會(huì)自動(dòng)增加Thermal Pad、Anti Pad以及盤缺失
    的頭像 發(fā)表于 03-31 11:44 ?1953次閱讀
    Allegro Skill封裝原點(diǎn)-優(yōu)化<b class='flag-5'>焊</b>盤