





































審核編輯黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
電路設(shè)計(jì)
+關(guān)注
關(guān)注
6742文章
2703瀏覽量
219570 -
信號(hào)完整性
+關(guān)注
關(guān)注
68文章
1486瀏覽量
98126 -
emc
+關(guān)注
關(guān)注
176文章
4393瀏覽量
191661 -
高速電路
+關(guān)注
關(guān)注
8文章
169瀏覽量
24886
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
高速電路設(shè)計(jì)中信號(hào)完整性分析
在高速電路設(shè)計(jì)中信號(hào)完整性分析由于系統(tǒng)時(shí)鐘頻率和上升時(shí)間的增長(zhǎng),信號(hào)完整性設(shè)計(jì)變得越來越重要。不
發(fā)表于 10-14 09:32
高速電路信號(hào)完整性設(shè)計(jì)培訓(xùn)
高速IC(芯片)、PCB(電路印制板)和系統(tǒng)的核心技術(shù)就是微波背景下的互連設(shè)計(jì)與信號(hào)完整性分析。全世界高速高密度
發(fā)表于 04-21 17:11
高速信號(hào)的電源完整性分析
高速信號(hào)的電源完整性分析在電路設(shè)計(jì)中,設(shè)計(jì)好一個(gè)高質(zhì)量的高速PCB板,應(yīng)該從信號(hào)
發(fā)表于 08-02 22:18
【下載】《信號(hào)完整性分析》
省部級(jí)獎(jiǎng)勵(lì)10項(xiàng)。在IEEE Trans.上發(fā)表長(zhǎng)文12篇;正式出版教材/專著/譯著12部。研究方向:高速電路設(shè)計(jì)與信號(hào)完整性分析,EDA技術(shù)及軟件研發(fā)。目錄第1章
發(fā)表于 09-19 18:21
【資料】超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析_黃春行
`本文首先介紹了信號(hào)完整性分析的基本概念和仿真模型,然后闡述了一個(gè)具體的超高速數(shù)據(jù)采集系統(tǒng)的框架,原理和實(shí)現(xiàn)方案.`
發(fā)表于 03-30 11:04
高速電路設(shè)計(jì)中信號(hào)完整性面臨的挑戰(zhàn)有哪些?怎么處理?
高速數(shù)字硬件電路設(shè)計(jì)中信號(hào)完整性在通常設(shè)計(jì)的影響是什么?高速電路設(shè)計(jì)中
發(fā)表于 04-22 06:26
高速電路的信號(hào)完整性分析
摘要! 介紹了高速+,& 設(shè)計(jì)中的信號(hào)完整性概念以及破壞信號(hào)完整性的原因!從理論和計(jì)算的層面上分析了高速
發(fā)表于 10-15 08:15
?0次下載
高速電路信號(hào)完整性分析與設(shè)計(jì)二
2.1 基本電磁理論 本書主要討論高速數(shù)字電路中信號(hào)完整性分析與高速電路設(shè)計(jì)的基本方法,而
發(fā)表于 05-25 16:26
?102次下載
高速電路信號(hào)完整性分析與設(shè)計(jì)—高速信號(hào)完整性的基本理論
2.1 基本電磁理論 本書主要討論高速數(shù)字電路中信號(hào)完整性分析與高速電路設(shè)計(jì)的基本方法,而
發(fā)表于 05-25 16:21
?2085次閱讀
高速電路信號(hào)完整性分析與設(shè)計(jì)—電源完整性分析
在電路設(shè)計(jì)中,設(shè)計(jì)好一個(gè)高質(zhì)量的高速PCB板,應(yīng)該從信號(hào)完整性(SISignal Integrity)和電源完整性 (PIPower Int
發(fā)表于 05-29 13:51
?3135次閱讀
無故障高速電路設(shè)計(jì)的信號(hào)完整性分析
在高速電路設(shè)計(jì)中,元件和元件封裝可能影響芯片內(nèi)以及PCB的信號(hào)完整性。實(shí)際上,信號(hào)完整性包括一組
高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真
高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真
發(fā)表于 02-10 17:29
?0次下載
超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析
電子發(fā)燒友網(wǎng)站提供《超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析.pdf》資料免費(fèi)下載
發(fā)表于 09-20 11:34
?0次下載
高速電路設(shè)計(jì)與信號(hào)完整性分析
隨著電子系統(tǒng)和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢(shì)發(fā)展,電路中的信號(hào)完整性問題日益嚴(yán)重。信號(hào)失真、定時(shí)錯(cuò)誤和不正確的數(shù)
發(fā)表于 09-25 14:46
?4次下載
超高速電路設(shè)計(jì)面臨的挑戰(zhàn)與廣義信號(hào)完整性(GSI)內(nèi)涵和走勢(shì)
評(píng)論