91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AI會改變EDA的基因嗎?

新思科技 ? 來源:新思科技 ? 2023-04-27 14:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

開發(fā)者如何才能開發(fā)出足以應對未來挑戰(zhàn)的復雜芯片呢?

目前有一種解決方案,能夠提高開發(fā)效率和芯片設計質量,甚至還可以將以前的不可能變?yōu)楝F(xiàn)實。 這一切都來自一種推動芯片復雜度提升的技術:人工智能 (AI)。

開發(fā)者的創(chuàng)造力為我們帶來了AI聊天機器人、手術機器人和自動駕駛汽車等各類先進技術的應用。 此外,各種強大的解決方案也應運而生,為開發(fā)者分擔重復性的芯片設計、驗證和測試任務,從而讓他們專注于最擅長的事情:創(chuàng)新。

憑借屢獲殊榮的新思科技DSO.ai AI芯片設計應用的引領,新思科技推出了業(yè)界首個全棧式AI驅動型EDA解決方案Synopsys.ai,現(xiàn)已搭載功能驗證解決方案(新思科技VSO.ai)和芯片測試解決方案(新思科技TSO.ai),未來還將推出更多功能。 Synopsys.ai在減少功能覆蓋率漏洞方面實現(xiàn)10倍提升,IP驗證效率提高30%。 同時,DSO.ai最近率先實現(xiàn)了首個100次生產流片,這是一個重要的里程碑,標志著AI已經成為主流的半導體技術。

AI代替EDA工作流程中

重復和手動任務

目前,全球經濟充滿不確定性,半導體行業(yè)的競爭日趨激烈,這些因素推動著行業(yè)更進一步地優(yōu)化半導體功耗、性能和面積(PPA)。 只有以更低的成本、更快地優(yōu)化這些指標,企業(yè)才有可能在競爭中占得先機。 除了當前的經濟形勢外,企業(yè)還可能面臨著人才壓力,半導體開發(fā)人才的短缺或將阻礙行業(yè)的發(fā)展。

AI驅動型EDA解決方案為此提供了一個發(fā)展方向,它可以輔助開發(fā)團隊提升工作效率。 據(jù)德勤全球估算,全球幾大半導體公司今年將在內部和第三方芯片設計AI工具上投入3億美元,這一數(shù)字未來四年內每年還將增長20%。 德勤全球在一篇分析文章中指出:“AI設計工具可以讓芯片制造商突破摩爾定律的界限,從而節(jié)約時間和費用,緩解人才短缺問題,甚至還可以將舊的芯片設計應用于全新的設計之中。 同時,這些工具還可以提升供應鏈安全,有助于緩解未來芯片短缺問題。 ”

每個設計中都存在耗時耗力的任務,這些任務或重復或冗余,但對芯片質量而言又是必不可少的。 AI技術可以承擔各類重復性任務,如設計空間探索、驗證覆蓋和測試碼生成,并且還能提升這些任務結果的質量。 這為開發(fā)團隊節(jié)省了大量時間,讓其得以專注于完成各種增值任務,如實現(xiàn)產品差異化、快速創(chuàng)建新功能或衍生設計等。 AI技術還可以幫助開發(fā)團隊實現(xiàn)快速上市時間的目標,以及利用現(xiàn)有資源完成更多項目。 開發(fā)者無論是新手還是經驗豐富的資深人士,都能從AI中獲益,因為該技術既能讓新手開發(fā)者更快上手,也能幫助資深開發(fā)者更快地提升設計質量。 例如,在項目中,Synopsys.ai可以負責處理重復性工作,并根據(jù)迭代工具的結果采取相應措施,而開發(fā)者則負責監(jiān)管芯片質量,二者配合得到的結果要比開發(fā)者獨自應對來得更好,而且速度更快。

用更智能的芯片應對復雜挑戰(zhàn)

如今,開發(fā)者面臨著各種各樣的挑戰(zhàn),如不斷增加的設計復雜性,先進制程節(jié)點的要求,以及包括CPU手機、GPU、汽車和AI在內的多個垂直領域中不斷縮減的功耗預算。 無論是在周邊設備還是在數(shù)據(jù)中心的服務器中,AI芯片都需要大量的計算單元來處理復雜的算法和海量的數(shù)據(jù)。 優(yōu)化這類復雜設計的PPA并確保芯片按預期運行,對開發(fā)者而言這項挑戰(zhàn)正變得越來越嚴峻。

這正是Synopsys.ai解決方案能改變的地方,讓我們來逐一了解Synopsys.ai的各個組件。

DSO.ai:奠定基礎

DSO.ai是芯片設計實現(xiàn)方面的一款顛覆性AI應用,可以自主搜索PPA設計空間來尋找最佳解決方案。DSO.ai將AI技術集成到了芯片設計工作流程中,可以協(xié)助開發(fā)者大規(guī)模地探索各種方案,這在以前是無法做到的。

這種方法讓AI技術有機會不斷從訓練數(shù)據(jù)中積累經驗并學以致用,進而助力加快流片速度并實現(xiàn)PPA目標。AI的另一項關鍵優(yōu)勢是支持復用:從一個項目中學到的經驗可以應用于未來的項目,從而提高設計流程的效率。該解決方案可在云端使用,更具靈活性、可擴展性和彈性,有助于客戶處理繁重的工作量。據(jù)用戶反饋,使用該解決方案后工作效率提升了3倍以上,功耗降低多達15%,裸片尺寸也大幅縮小。下圖顯示了DSO.ai在高性能數(shù)據(jù)中心CPU中的應用結果。

VSO.ai:優(yōu)化“最后一公里”

VSO.ai可幫助驗證開發(fā)者更快實現(xiàn)覆蓋率收斂目標并發(fā)現(xiàn)更多錯誤。數(shù)字設計可能涉及的設計狀態(tài)空間幾乎是無限的,要一一檢查這些空間,驗證設計是否能按預期運行,人工操作是根本不可能實現(xiàn)的?;貧w流程可能需要數(shù)天時間,成千上萬的測試會消耗掉所有計算資源。通常,最后的收斂工作非常耗費人力,而且人工分析龐大的數(shù)據(jù)也難以得出可行的見解。

VSO.ai為這一流程注入了全新活力。它通過檢查RTL來推斷覆蓋范圍,同時會高亮顯示需要覆蓋的區(qū)域,從而節(jié)省大量時間并確保測試具有高ROI。瑞薩電子(Renesas)表示,借助新思科技VCS功能驗證解決方案(Synopsys.ai的一部分)進行AI驅動的驗證,他們在減少功能覆蓋率漏洞方面實現(xiàn)了10倍以上的提升,同時IP驗證效率提高了30%。

TSO.ai:讓開發(fā)者不必再做取舍

不斷增加的設計復雜性和規(guī)模也影響了芯片的測試進度。在評估自動測試碼生成(ATPG)工具的結果時,需要考慮以下三項關鍵指標:

缺陷覆蓋范圍

測試碼數(shù)量,與測試成本直接相關

運行時間

相反,經驗豐富的開發(fā)者又可能存在偏見,導致他們使用該工具獲得的結果可能并不是新設計的最佳選擇。TSO.ai可以讓開發(fā)者無需再權衡這些利弊,通過運行多個新思科技TestMAX ATPG先進測試解決方案的副本,自動生成測試計劃,從而提高缺陷覆蓋率,減少測試碼數(shù)量,并更快地獲得結果。

AI讓一切皆有可能

技術無上限,創(chuàng)芯無止境。利用AI助力芯片設計擁有諸多天然優(yōu)勢,其中之一便是這些工具會從不同設計中不斷學習積累經驗,從而變得越來越智能。這對整個芯片設計行業(yè)和所有依賴電子產品的人而言都是個好消息。AI可以賦予開發(fā)者更大的能力,讓他們更快地將正確規(guī)格的芯片推向市場,從而打造出更加復雜的系統(tǒng),以應對數(shù)字世界中的各種復雜挑戰(zhàn)。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 機器人
    +關注

    關注

    213

    文章

    31122

    瀏覽量

    222436
  • eda
    eda
    +關注

    關注

    72

    文章

    3115

    瀏覽量

    183091
  • AI
    AI
    +關注

    關注

    91

    文章

    39961

    瀏覽量

    301600
  • 人工智能
    +關注

    關注

    1818

    文章

    50123

    瀏覽量

    265617
  • 新思科技
    +關注

    關注

    5

    文章

    959

    瀏覽量

    52913

原文標題:AI會改變EDA的基因嗎?

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【「芯片設計基石——EDA產業(yè)全景與未來展望」閱讀體驗】跟著本書來看EDA的奧秘和EDA發(fā)展

    本書是一本介紹EDA產業(yè)全景與未來展望的書籍,主要內容分為兩部分,一部分是介紹EDA相關基礎知識和全球EDA發(fā)展概況以及發(fā)展趨勢 另一部分則是介紹中國EDA事業(yè)萌芽,沉寂,轉機,加速,
    發(fā)表于 01-21 22:26

    Cadence Conformal AI Studio榮獲2025亞洲金選獎年度最佳EDA

    Cadence Conformal AI Studio 在 2025 年亞洲 EE 大獎中榮獲“年度最佳 EDA”稱號!
    的頭像 發(fā)表于 12-26 09:55 ?691次閱讀

    AI+EDA如何重塑驗證效率

    AI+EDA”如何重塑驗證效率以及客戶應用成果。 驗證自動化應該是每個驗證工程師的終極夢想,這不僅意味著效率的提升,更代表著可以將工程師從重復繁重的手工任務中解放出來,將創(chuàng)造力聚焦于更具挑戰(zhàn)性的設計優(yōu)化難題。 但現(xiàn)實有著重重挑戰(zhàn): 編寫定
    的頭像 發(fā)表于 12-04 10:52 ?2899次閱讀
    <b class='flag-5'>AI+EDA</b>如何重塑驗證效率

    伴芯科技重磅亮相!AI智能體重構EDA,邁向芯片自主設計閉環(huán)

    中國成都,2025年11月20日–今日,在2025集成電路發(fā)展論壇(成渝)暨三十一屆集成電路設計業(yè)展覽會(ICCAD-Expo 2025)現(xiàn)場,專注于“AI+EDA”技術創(chuàng)新的上海伴芯科技有限公司
    的頭像 發(fā)表于 11-20 09:06 ?1810次閱讀

    西門子EDA AI System驅動芯片設計新紀元

    芯片設計是一項復雜的系統(tǒng)工程,尤其驗證和優(yōu)化環(huán)節(jié)極其耗費時間和精力。為了有效降低錯誤率、提升設計質量,EDA工具的自動化、智能化發(fā)展成為關鍵。近年來,隨著AI技術在EDA領域的應用逐漸成熟,為芯片設計領域帶來了革命性的變化。
    的頭像 發(fā)表于 11-17 14:14 ?2385次閱讀
    西門子<b class='flag-5'>EDA</b> <b class='flag-5'>AI</b> System驅動芯片設計新紀元

    智驅設計 芯構智能(AI+EDA For AI) 2025芯和半導體用戶大會隆重舉行

    2025年10月31日,2025芯和半導體用戶大會在上海隆重舉行,本屆大會以“智驅設計,芯構智能(AI+EDA For AI)”為主題,聚焦AI大模型與EDA深度融合,共同探索人工智能
    的頭像 發(fā)表于 11-03 13:31 ?466次閱讀
    智驅設計 芯構智能(<b class='flag-5'>AI+EDA</b> For <b class='flag-5'>AI</b>) 2025芯和半導體用戶大會隆重舉行

    智驅設計 芯構智能(AI+EDA For AI) 2025芯和半導體用戶大會隆重舉行

    2025年10月31日,2025芯和半導體用戶大會在上海隆重舉行,本屆大會以“智驅設計,芯構智能(AI+EDA?For?AI)”為主題,聚焦AI大模型與EDA深度融合,共同探索人工智能
    發(fā)表于 11-01 16:30 ?1179次閱讀
    智驅設計 芯構智能(<b class='flag-5'>AI+EDA</b> For <b class='flag-5'>AI</b>)  2025芯和半導體用戶大會隆重舉行

    國產EDA又火了,那EDA+AI呢?國產EDAAI融合發(fā)展現(xiàn)狀探析

    關鍵,AI 數(shù)據(jù)中心設計為復雜系統(tǒng)級工程,EDA 工具需從單芯片設計轉向封裝級、系統(tǒng)級協(xié)同優(yōu)化,推動設計范式從 DTCO 升級至 STCO。 國際?EDA 三大家通過收購布局系統(tǒng)分析 EDA
    的頭像 發(fā)表于 10-16 16:03 ?2907次閱讀
    國產<b class='flag-5'>EDA</b>又火了,那<b class='flag-5'>EDA+AI</b>呢?國產<b class='flag-5'>EDA</b>與<b class='flag-5'>AI</b>融合發(fā)展現(xiàn)狀探析

    EDA+AI For AI,芯和半導體邀請您參加2025用戶大會

    2025 芯和半導體用戶大會將以“智驅設計,芯構智能(AI+EDA FOR AI)”為主題,聚焦 Al 大模型與 EDA深度融合,賦能人工智能時代“從芯片到系統(tǒng)”的STCO 設計創(chuàng)新與生態(tài)共建。大會
    的頭像 發(fā)表于 10-14 16:32 ?530次閱讀
    <b class='flag-5'>EDA+AI</b> For <b class='flag-5'>AI</b>,芯和半導體邀請您參加2025用戶大會

    西門子推出用于EDA設計流程的AI增強型工具集

    西門子數(shù)字化工業(yè)軟件于 2025 年設計自動化大會 (DAC 2025) 上宣布推出用于 EDA 設計流程的 AI 增強型工具集,并在大會期間展示 AI 技術如何助力 EDA 行業(yè)提升
    的頭像 發(fā)表于 06-30 13:50 ?3129次閱讀

    EDA是什么,有哪些方面

    規(guī)模擴大,EDA工具對算力和存儲需求極高。 技術更新快:需緊跟半導體工藝進步(如深亞微米設計)和新興需求(如AI芯片設計)。 趨勢: AI賦能:AI算法用于自動優(yōu)化設計參數(shù)和加速驗
    發(fā)表于 06-23 07:59

    用一套Linux系統(tǒng),撐起整個芯片設計平臺?CFA團隊教你如何搭好EDA智算平臺的技術底座

    運行EDA工具、合理分配資源、智能加速開發(fā)流程。 這就是EDA智算平臺帶來的改變。 關注我們,和我們一起把“EDA智能平臺”做到極致 無論你是高校老師、芯片設計工程師、IT管理員還是
    發(fā)表于 05-07 14:44

    芯華章以AI+EDA重塑芯片驗證效率

    ”問題,用實際案例詮釋“AI+EDA”如何重塑驗證效率,讓大家實實在在的看見國產驗證EDA技術落地的扎實與生態(tài)協(xié)同創(chuàng)新的力量。
    的頭像 發(fā)表于 04-18 14:07 ?1771次閱讀
    芯華章以<b class='flag-5'>AI+EDA</b>重塑芯片驗證效率

    概倫電子以AI技術驅動EDA革新

    2025年4月15日,概倫電子受邀出席慕尼黑上海電子展“2025 AI技術創(chuàng)新論壇”。公司副總裁馬玉濤博士發(fā)表《AI時代模擬與定制電路設計的挑戰(zhàn)與機遇》開幕演講,系統(tǒng)闡釋AI技術在電子設計自動化(
    的頭像 發(fā)表于 04-16 17:07 ?1642次閱讀

    谷東AR+AI智能眼鏡如何改變生活

    這不是科幻電影,而是一副AR+AI眼鏡正在發(fā)生的“魔法”。今天,我們帶大家走進這款即將改變生活的未來科技——谷東AR+AI智能眼鏡。
    的頭像 發(fā)表于 04-14 12:50 ?1201次閱讀