91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

盡可能地降低 SiC FET 的電磁干擾和開(kāi)關(guān)損耗

Qorvo半導(dǎo)體 ? 來(lái)源:未知 ? 2023-05-29 21:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

您如何在提高開(kāi)關(guān)速度和增加設(shè)計(jì)復(fù)雜度之間尋求平衡?本博客文章將討論此類(lèi)權(quán)衡考量,并提供了一種更高效的方法,有助于您克服設(shè)計(jì)挑戰(zhàn)并充分發(fā)揮 SiC 器件潛力。

這篇博客文章最初由 United Silicon Carbide (UnitedSiC) 發(fā)布,該公司于 2021 年 11 月加入 Qorvo 大家庭。UnitedSiC 是一家領(lǐng)先的碳化硅 (SiC) 功率半導(dǎo)體制造商,它的加入促使 Qorvo 將業(yè)務(wù)擴(kuò)展到電動(dòng)汽車(chē) (EV)、工業(yè)電源、電路保護(hù)、可再生能源和數(shù)據(jù)中心電源等快速增長(zhǎng)的市場(chǎng)。

隨著人們對(duì)高效率、高功率密度和系統(tǒng)簡(jiǎn)單性的需求不斷增長(zhǎng),碳化硅 (SiC) FET 因其較快的開(kāi)關(guān)速度、較低的 RDS(on) 和較高的額定電壓,逐漸成為對(duì)電力工程師極具吸引力的選擇。

但是,SiC 器件較快的開(kāi)關(guān)速度會(huì)導(dǎo)致更高的 VDS 尖峰和更長(zhǎng)的振鈴持續(xù)時(shí)間,從而在高電流電平下引入了更多的 EMI。對(duì)于從事電動(dòng)汽車(chē)和可再生能源等高功率應(yīng)用的工程師來(lái)說(shuō),如何在提高效率并充分發(fā)揮先進(jìn)技術(shù)潛力的同時(shí),避免過(guò)于復(fù)雜的設(shè)計(jì)將會(huì)是一大難題。

b5730934-fe1f-11ed-90ce-dac502259ad0.png ?

什么是 VDS 尖峰和振鈴?

寄生電感是導(dǎo)致 VDS 尖峰和振鈴的根本原因。從 SiC MOSFET 的典型關(guān)斷波形(圖 1)可以看出,柵極-源極電壓 (VGS) 在 18V 至 0V 之間,關(guān)斷的漏極電流 (ID) 為 50A,且總線電壓 (VDS) 為 800V。由于 SiC MOSFET 具有更快的開(kāi)關(guān)速度,所以會(huì)出現(xiàn)較高的 VDS 尖峰和較長(zhǎng)的振鈴持續(xù)時(shí)間。較高的 VDS 尖峰會(huì)減少器件應(yīng)對(duì)閃電和負(fù)載突變等條件導(dǎo)致的電壓?jiǎn)栴}的裕量。較長(zhǎng)的振鈴持續(xù)時(shí)間也會(huì)引入更多的 EMI。這種現(xiàn)象在高電流電平下更加明顯。

b5890c48-fe1f-11ed-90ce-dac502259ad0.png

圖 1:SiC 器件的較快開(kāi)關(guān)速度所導(dǎo)致的關(guān)斷 VDS 尖峰和振鈴

傳統(tǒng)方法

抑制EMI 的常規(guī)解決方案就是使用高柵極電阻 (RG) 來(lái)降低電流變化率 (dI/dt)。但實(shí)際上,使用高 RG 會(huì)顯著增加開(kāi)關(guān)損耗,進(jìn)而損失效率,所以在使用這種方法時(shí),我們不得不在效率和 EMI 之間做出取舍。

另一種解決方案是減少電源回路中的雜散電感。但是,這需要重新設(shè)計(jì)PCB 布局,并需要使用尺寸更小、電感更低的封裝。此外,PCB 上能夠減小的電源回路面積是有限的,而且也需要遵守相關(guān)安全法規(guī)規(guī)定的最小間距和最小間隙。此外,更小巧的封裝還會(huì)導(dǎo)致熱性能降低。

我們還需要考慮濾波器,以幫助我們滿足EMI 要求并簡(jiǎn)化系統(tǒng)權(quán)衡。除此之外,我們還可以使用控制方法來(lái)減少 EMI。例如,頻率抖動(dòng)技術(shù)可通過(guò)擴(kuò)展電源的噪聲頻譜范圍來(lái)減少 EMI。

新方法

一個(gè)簡(jiǎn)單的 RC 緩沖電路可以幫助克服設(shè)計(jì)挑戰(zhàn)并充分發(fā)揮 SiC 器件的潛力,是一種更為高效的解決方案。事實(shí)證明,這個(gè)簡(jiǎn)單的解決方案可以在廣泛的負(fù)載范圍內(nèi)更高效地控制 VDS 尖峰并縮短振鈴持續(xù)時(shí)間,并實(shí)現(xiàn)可以忽略的關(guān)斷延遲。

得益于更快速的 dv/dt 和額外的 Cs,緩沖電路還具有更高的位移電流,從而可以減少關(guān)斷過(guò)渡期間的 ID 和 VDS 重疊。

可以通過(guò)雙脈沖測(cè)試 (DPT) 來(lái)證明緩沖電路的有效性。該測(cè)試采用了帶感性負(fù)載的半橋配置。高端和低端都使用相同的器件,VGS、VDS 和 ID 均從低端器件測(cè)量(圖 2)。

b5b0ad3e-fe1f-11ed-90ce-dac502259ad0.png

圖 2:半橋配置(頂部和底部使用相同的器件)

使用電流互感器 (CT) 測(cè)量器件和緩沖電路的電流。因此,測(cè)得的開(kāi)關(guān)損耗包括器件開(kāi)關(guān)損耗和緩沖電路損耗。

其中的緩沖電路由 SiC MOSFET 漏極和源極之間的一個(gè) 10Ω 電阻和一個(gè) 200pF 電容串聯(lián)組成。

b5c12f4c-fe1f-11ed-90ce-dac502259ad0.png

圖 3:RC 緩沖電路可更有效地控制關(guān)斷 EMI

首先,我們比較關(guān)斷時(shí)的情況(圖3)。測(cè)試的設(shè)備對(duì)象與圖 1 相同。左側(cè)波形使用 RC 緩沖電路和低 RG(off),而右側(cè)波形則使用高 RG(off),未使用緩沖電路。這兩種方法都可以限制關(guān)斷 VDS 峰值電壓。但是,使用緩沖電路之后,只需 33ns 即可抑制振鈴,而高 RG(off) 的振鈴持續(xù)時(shí)間仍超過(guò) 100ns。與使用高 RG(off) 相比,使用緩沖電路時(shí)的延遲時(shí)間更短。由此可判斷,緩沖電路有助于在關(guān)斷時(shí)更有效地控制 VDS 關(guān)斷尖峰和振鈴持續(xù)時(shí)間。

b5e24402-fe1f-11ed-90ce-dac502259ad0.png

圖 4:RC 緩沖電路在導(dǎo)通期間的有效性

在導(dǎo)通時(shí)(圖4),將使用 RC 緩沖電路和 5Ω RG(on) 的波形與未使用緩沖電路的波形進(jìn)行比較可以發(fā)現(xiàn),使用緩沖電路時(shí),反向恢復(fù)電流峰值 (Irr) 略有提高,從 94A 提高到了 97A,除此之外,其對(duì)導(dǎo)通波形的影響可以忽略不計(jì)。

這表明,與高 RG(off) 相比,緩沖電路有助于更有效地控制 VDS 尖峰和振鈴持續(xù)時(shí)間。但緩沖電路能否更高效呢?(圖 5

b600f262-fe1f-11ed-90ce-dac502259ad0.png

圖 5:比較緩沖電路與高 RG(off) 之間的開(kāi)關(guān)損耗(Eoff、Eon)

在 48A 時(shí),高 RG(off) 的關(guān)斷開(kāi)關(guān)損耗是使用緩沖電路和低 RG(off) 時(shí)的兩倍以上。由此證明,緩沖電路在關(guān)斷時(shí)更高效。因?yàn)榫彌_電路可實(shí)現(xiàn)更快速的開(kāi)關(guān),同時(shí)還可以更好地控制 VDS 尖峰和振鈴。

從導(dǎo)通開(kāi)關(guān)損耗的角度看,使用緩沖電路時(shí),Eon 平均增加了 70μJ。為了充分估計(jì)整體效率,我們需要將 Eoff 和 Eon 相加,然后比較 Etotal(圖 6)。在全速開(kāi)關(guān)器件時(shí),可以很明顯地看出緩沖電路在漏級(jí)電流為 18A 以上時(shí)效率更高。對(duì)于在 40A/40kHz 下開(kāi)關(guān)的 40mΩ 器件,在使用高 RG(off) 與使用低 RG(off) 和緩沖電路之間,每個(gè)器件的開(kāi)關(guān)損耗差為 11W。

b5730934-fe1f-11ed-90ce-dac502259ad0.png

圖 6:比較緩沖電路與高 RG(off) 之間的開(kāi)關(guān)損耗 (Etotal)

因此我們可以推斷,與使用高 RG(off) 相比,使用緩沖電路是一種更高效的解決方案。

隨著第 4 代 SiC 器件進(jìn)入市場(chǎng),這種簡(jiǎn)單的設(shè)計(jì)解決方案將繼續(xù)提供更低的總開(kāi)關(guān)損耗,繼續(xù)幫助優(yōu)化系統(tǒng)功率效率。

關(guān)于簡(jiǎn)單的緩沖電路如何在 UnitedSiC SiC 器件中實(shí)現(xiàn)出色效率的更多信息,請(qǐng)觀看我們近期的研討會(huì):盡可能地降低 SiC FET 的電磁干擾和開(kāi)關(guān)損耗。

您可以點(diǎn)擊此處https://unitedsic.com/events/webinar-minimizing-emi-and-switching-loss-for-fast-sic-fets/觀看完整的研討會(huì)。


原文標(biāo)題:盡可能地降低 SiC FET 的電磁干擾和開(kāi)關(guān)損耗

文章出處:【微信公眾號(hào):Qorvo半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Qorvo
    +關(guān)注

    關(guān)注

    17

    文章

    732

    瀏覽量

    80598

原文標(biāo)題:盡可能地降低 SiC FET 的電磁干擾和開(kāi)關(guān)損耗

文章出處:【微信號(hào):Qorvo_Inc,微信公眾號(hào):Qorvo半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開(kāi)關(guān)量受電磁干擾的解決方法

    在工業(yè)自動(dòng)化控制系統(tǒng)中,開(kāi)關(guān)量信號(hào)作為最基礎(chǔ)的信號(hào)類(lèi)型之一,廣泛應(yīng)用于設(shè)備狀態(tài)監(jiān)測(cè)、邏輯控制等場(chǎng)景。然而,電磁干擾(EMI)問(wèn)題一直是影響開(kāi)關(guān)量信號(hào)穩(wěn)定性的重要因素。
    的頭像 發(fā)表于 02-28 16:56 ?524次閱讀
    <b class='flag-5'>開(kāi)關(guān)</b>量受<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的解決方法

    高頻交直流探頭在開(kāi)關(guān)損耗測(cè)量與效率優(yōu)化中的系統(tǒng)化應(yīng)用

    本文介紹使用高頻交直流探頭測(cè)量開(kāi)關(guān)損耗并優(yōu)化電路效率的步驟與關(guān)鍵技術(shù),為工程實(shí)踐提供指導(dǎo)。
    的頭像 發(fā)表于 01-19 13:44 ?211次閱讀

    服務(wù)器電源中MOSFET與低VF貼片二極管的開(kāi)關(guān)損耗優(yōu)化

    文章詳細(xì)闡述了低VF貼片二極管與MOSFET在服務(wù)器電源中的協(xié)同優(yōu)化設(shè)計(jì),通過(guò)參數(shù)對(duì)比分析說(shuō)明了其在降低開(kāi)關(guān)損耗、提升系統(tǒng)能效方面的具體表現(xiàn)。
    的頭像 發(fā)表于 11-25 17:33 ?1141次閱讀
    服務(wù)器電源中MOSFET與低VF貼片二極管的<b class='flag-5'>開(kāi)關(guān)損耗</b>優(yōu)化

    如何平衡IGBT模塊的開(kāi)關(guān)損耗和導(dǎo)通損耗

    IGBT模塊的開(kāi)關(guān)損耗(動(dòng)態(tài)損耗)與導(dǎo)通損耗(靜態(tài)損耗)的平衡優(yōu)化是電力電子系統(tǒng)設(shè)計(jì)的核心挑戰(zhàn)。這兩種損耗存在固有的折衷關(guān)系:
    的頭像 發(fā)表于 08-19 14:41 ?2719次閱讀

    混合SiC/IGBT逆變器能否成為電動(dòng)汽車(chē)的最優(yōu)解?

    絕緣柵雙極晶體管(IGBT)和碳化硅(SiC)MOSFET是現(xiàn)代電動(dòng)汽車(chē)牽引系統(tǒng)的核心元件。盡管IGBT以魯棒性和成本效益著稱,但其固有的高開(kāi)關(guān)損耗和較慢開(kāi)關(guān)速度會(huì)降低系統(tǒng)效率,尤其在
    的頭像 發(fā)表于 07-09 09:58 ?3091次閱讀
    混合<b class='flag-5'>SiC</b>/IGBT逆變器能否成為電動(dòng)汽車(chē)的最優(yōu)解?

    電源功率器件篇:線路寄生電感對(duì)開(kāi)關(guān)器件的影響

    時(shí)間的延長(zhǎng)會(huì)導(dǎo)致開(kāi)關(guān)損耗增加,不僅會(huì)降低電源系統(tǒng)的效率,還會(huì)使開(kāi)關(guān)器件發(fā)熱嚴(yán)重。 3、 引發(fā)電磁干擾(EMI) 高頻
    發(fā)表于 07-02 11:22

    SiC MOSFET計(jì)算損耗的方法

    本文將介紹如何根據(jù)開(kāi)關(guān)波形計(jì)算使用了SiC MOSFET的開(kāi)關(guān)電路中的SiC MOSFET的損耗。這是一種在線性近似的有效范圍內(nèi)對(duì)
    的頭像 發(fā)表于 06-12 11:22 ?2533次閱讀
    <b class='flag-5'>SiC</b> MOSFET計(jì)算<b class='flag-5'>損耗</b>的方法

    時(shí)源芯微 開(kāi)關(guān)電源電磁干擾的控制技術(shù)

    要有效解決開(kāi)關(guān)電源的電磁干擾問(wèn)題,可從以下三個(gè)關(guān)鍵方面著手:其一,降低干擾源產(chǎn)生的干擾信號(hào)強(qiáng)度;
    的頭像 發(fā)表于 05-20 16:50 ?808次閱讀
    時(shí)源芯微 <b class='flag-5'>開(kāi)關(guān)</b>電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術(shù)

    芯干線GaN/SiC功率器件如何優(yōu)化開(kāi)關(guān)損耗

    在功率器件的世界里,開(kāi)關(guān)損耗是一個(gè)繞不開(kāi)的關(guān)鍵話題。
    的頭像 發(fā)表于 05-07 13:55 ?1217次閱讀

    SiC MOSFET 開(kāi)關(guān)模塊RC緩沖吸收電路的參數(shù)優(yōu)化設(shè)計(jì)

    (高一個(gè)數(shù)量級(jí)),在開(kāi)關(guān)模塊關(guān)斷瞬間,由母排寄生電感和開(kāi)關(guān)模塊寄生電容引起的關(guān)斷尖峰電壓更高。關(guān)斷過(guò)電壓不僅給開(kāi)關(guān)模塊帶來(lái)更大的電壓應(yīng)力,縮短模塊工作壽命,而且會(huì)給系統(tǒng)帶來(lái)更大的損耗
    發(fā)表于 04-23 11:25

    麥科信光隔離探頭在碳化硅(SiC)MOSFET動(dòng)態(tài)測(cè)試中的應(yīng)用

    異的高溫和高頻性能。 案例簡(jiǎn)介:SiC MOSFET 的動(dòng)態(tài)測(cè)試可用于獲取器件的開(kāi)關(guān)速度、開(kāi)關(guān)損耗等關(guān)鍵動(dòng)態(tài)參數(shù),從而幫助工程師優(yōu)化芯片設(shè)計(jì)和封裝。然而,由于 SiC MOSFET 具
    發(fā)表于 04-08 16:00

    MOSFET開(kāi)關(guān)損耗計(jì)算

    。 為了滿足節(jié)能和降低系統(tǒng)功率損耗的需求,需要更高的能源轉(zhuǎn)換效率,這些與時(shí)俱進(jìn)的設(shè)計(jì)規(guī)范要求,對(duì)于電源轉(zhuǎn)換器設(shè)計(jì)者會(huì)是日益嚴(yán)厲的挑戰(zhàn)。為應(yīng)對(duì)前述之規(guī)范需求,除使用各種新的轉(zhuǎn)換器拓?fù)?topology
    發(fā)表于 03-24 15:03

    如何降低開(kāi)關(guān)電源空載損耗

    摘要: 在現(xiàn)在能源越來(lái)越緊張,是提倡電源管理和節(jié)省能量的時(shí)代,降低電源供應(yīng)器在待機(jī)時(shí)的電能消耗顯得越來(lái)越重要和緊迫。目前已經(jīng)有一些可以降低開(kāi)關(guān)電源供應(yīng)器在極輕載或無(wú)載時(shí)的功率損耗,和其
    發(fā)表于 03-17 15:25

    開(kāi)關(guān)電源的MOS管設(shè)計(jì)

    ,但在本文中我們將主要討論 AC 和 DC 損耗。 開(kāi)關(guān)電壓和電流均為非零時(shí),AC 開(kāi)關(guān)損耗出現(xiàn)在開(kāi)關(guān)導(dǎo)通和關(guān)斷之間的過(guò)渡期間。圖 2 中高亮部分顯示了這種情況。根據(jù)方程式 4),
    發(fā)表于 03-17 13:38

    基于LTSpice的GaN開(kāi)關(guān)損耗的仿真

    基于LTSpice的GaN開(kāi)關(guān)損耗的仿真
    的頭像 發(fā)表于 03-13 15:44 ?2719次閱讀
    基于LTSpice的GaN<b class='flag-5'>開(kāi)關(guān)損耗</b>的仿真