91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何搭建硬件仿真加速環(huán)境

英諾達EnnoCAD ? 來源:英諾達EnnoCAD ? 2023-06-02 15:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SoC設計驗證趨勢

近幾十年,芯片設計復雜度的提升讓驗證成為IC設計中的技術瓶頸,而工藝節(jié)點的演進與設計和驗證能力的鴻溝也有待業(yè)內創(chuàng)新方法學和解決方案去彌補和追趕。 當前數(shù)字芯片硅前驗證的主要手段有三個——邏輯仿真Simulation)、硬件加速仿真(Emulation)驗證和原型驗證(Prototyping)。 邏輯仿真是傳統(tǒng)驗證手段,通過對模塊級邏輯的行為進行建模,芯片設計團隊可以利用仿真軟件分區(qū)塊對SoC進行驗證,以此確認芯片功能是否符合確定指標。然而單靠軟件仿真在當下的SoC設計中的局限性日益明顯,主要是因為軟件仿真在運行速度和容量方面的局限性,所以在SoC驗證階段啟用硬件加速仿真和原型驗證也漸漸成為業(yè)界的主流。 硬件加速仿真是將RTL導入到專門的硬件系統(tǒng)中進行仿真加速,通過加速器以及專門的外接設備,這個過程比仿真要快幾百甚至上千倍。因此設計團隊可以對整體SoC及系統(tǒng)進行功能驗證,快速定位SoC和系統(tǒng)設計中的缺陷。 原型驗證是將RTL映射到由FPGA搭建的原型驗證系統(tǒng)上進行功能仿真。雖然FPGA原型驗證系統(tǒng)更接近真實芯片的使用環(huán)境,可以配合軟件開發(fā)者進行最后調試,但是由于FPGA的利用率不高,同時受限于FPGA架構,原型驗證平臺的查錯和錯誤定位功能比不上硬件加速器,所以原型證往往是在RTL比較成熟之后進行軟硬件的協(xié)同驗證。

上述的三種驗證環(huán)境各有不同的應用場景和特色,廠家在驗證過程應該各取所長,利用各類工具特性在IC設計不同階段中發(fā)揮最大作用?,F(xiàn)在芯片規(guī)模越來越大,硬件和軟件的交互變得越來越復雜,單一的硬件或軟件驗證方法已難以滿足要求。隨著更多的系統(tǒng)廠家進入芯片領域,軟硬件協(xié)同仿真在驗證活動中的占比越來越大,軟件團隊的介入點更加提前。在這一階段RTL code和軟件聯(lián)合迭代的需求,快速構建硬件加速仿真和原型驗證環(huán)境的需求也日益旺盛。

硬件和軟件協(xié)同驗證已成為新趨勢,但也帶來了新的問題:

硬件仿真器價格昂貴,機房建設周期長,維護成本高;

驗證需要搭建軟件、硬件加速及FPGA原型驗證等多個環(huán)境,如何提高流程效率?

如何縮短每個驗證環(huán)境bring up時間,提高仿真加速硬件資源的利用率?

芯片設計人才緊缺,如何搭建硬件仿真加速環(huán)境?需要哪些團隊配合?

仿真與原型驗證上云 現(xiàn)代社會云無處不在,它早已滲入我們生活的每個角落。越來越多的企業(yè)也選擇上云,云已是公認的趨勢。云可以為企業(yè)降低采購和維護成本,可以為企業(yè)帶來更多計算資源,甚至是遠程及靈活性。2020年,德勤對500位企業(yè)IT負責人進行了訪問,統(tǒng)計了企業(yè)上云的動機,調查顯示,有接近58%的IT負責人將“安全與數(shù)據(jù)保護”列為企業(yè)上云排名第一和第二的動機,其次是“數(shù)據(jù)的現(xiàn)代化”,有三成負責人將“成本與IT運行性能”列為上云動機。由此可見,云服務經(jīng)過幾年的發(fā)展已經(jīng)得到了大部分企業(yè)用戶的認可,尤其是當下網(wǎng)絡攻擊復雜難防,企業(yè)的IT運維的壓力陡增,企業(yè)也希望將這部分工作移交給云平臺或第三方來維護。 6f8a446c-fc1e-11ed-90ce-dac502259ad0.png上云遷移的驅動力調查,Source: Deloitte Insights EDA的設計流程復雜,其中每一個步驟都需要特殊工具完成。像硬件仿真/原型驗證這種需要批量作業(yè)、對算力要求較高的工具是天然適合上云的領域。設計團隊可以按需、按時使用,那么就能幫助到這些團隊以很小的成本使用硬件仿真資源,幫助企業(yè)縮短設計周期,提高驗證的效率。 英諾達SVS系統(tǒng)驗證平臺 英諾達EnCitius System VerificationStudio (SVS)系統(tǒng)驗證平臺是集成電路系統(tǒng)級芯片(SoC)及系統(tǒng)相關驗證的一站式全棧解決方案,通過英諾達自主研發(fā)的驗證流程和云平臺,SVS可以幫助芯片設計廠商加速驗證仿真流程、降低研發(fā)成本、提高流片良率、縮短time-to-market。 英諾達的系統(tǒng)驗證云平臺的核心集通用高性能服務器、硬件仿真加速器和原型驗證加速器的異構算力中心。云平臺整體算力充足,單就硬件仿真加速器而言,單個設計容量支持從3200萬門到23億門,整體硬件仿真加速器容量達46億門,可以滿足國內大部分芯片設計規(guī)模要求。此外,圍繞硬件對環(huán)境苛刻要求,云平臺采用了國內最高機房建設標準,以及雙路市電供電+柴油供電等多個措施,保證機房環(huán)境安全、穩(wěn)定。 此外依托系統(tǒng)驗證硬件資源,SVS系統(tǒng)驗證平臺為客戶提供從子系統(tǒng)/SoC仿真, 硬件仿真加速驗證,到大規(guī)模設計原型驗證的驗證環(huán)境搭建、切換的一站式解決方案,客戶可以根據(jù)實際需求選擇其中一個和多個產(chǎn)品。

硬件仿真器價格昂貴,機房建設周期長,維護成本高?

英諾達提供硬件仿真所需的所有基礎設施及配件,芯片公司無需承擔前期的建設成本,亦無運維的后顧之憂,更加聚焦于芯片的開發(fā)工作中。直接減少了前期構建基礎設施和后期運維的時間,進一步縮短芯片整體開發(fā)周期。英諾達的AE和IT技術團隊可為客戶提供支持服務,包括幫助客戶搭建驗證環(huán)境,配置輔助設備,維持數(shù)據(jù)中心的高效運轉,維護機房及設備等。

驗證需要搭建多個環(huán)境,如何提高流程效率?

英諾達SVS系統(tǒng)驗證平臺具備成熟的硬件仿真驗證流程,結合硬件云平臺給予客戶硬件仿真全流程的賦能,無論是零經(jīng)驗還是有經(jīng)驗客戶,英諾達都可以提供完善的流程指導和解決方案,芯片公司可以快速上手,低成本嘗試先進的硬件仿真技術。

如何縮短bring up時間,提高仿真加速硬件資源的利用率?

SVS平臺通過統(tǒng)一和簡化組件集成接口,實現(xiàn)不同驗證平臺組件快速集成,結合易用的集成工具和轉換腳本,提升了平臺之間組件切換的效率,減少了驗證環(huán)境構建的時間。通過SVS工具可以生成golden的各類接口組件,實現(xiàn)硬件仿真加速環(huán)境和FPGA原型驗證環(huán)境的快速移植,可以有效縮短bring up的時間,將寶貴的驗證人力資源投入到驗證執(zhí)行階段而非環(huán)境搭建及調試階段。

如何搭建硬件仿真加速環(huán)境?需要哪些團隊配合?

硬件仿真加速和原型驗證環(huán)境的構建過程包括驗證策略制定,環(huán)境方案制定,RTL代碼移植,環(huán)境組件集成開發(fā),軟硬件聯(lián)合調試等環(huán)節(jié)。涉及設計、驗證、軟件、測試多團隊之間配合,需要建立一個高效的流程來保證驗證環(huán)境的質量。在驗證高峰期,軟硬件迭代的次數(shù)會很多,快速的版本迭代對驗證效率的提升幫助很大,SVS可以快速從零開始構建開發(fā)環(huán)境,并高效進行database的迭代和管理。 驗證過程中遇到難題和瓶頸遠不止于此,英諾達SVS系統(tǒng)驗證平臺自上線以來,已幫助多名用戶解決了驗證難題,提高了驗證效率和流片良率,英諾達亦希望通過線上交流等方式將此經(jīng)驗分享給更多有需求的客戶。 5月30日1030鎖定直播間,英諾達將為大家分享最新的硬件加速技術和一站式SoC及系統(tǒng)驗證解決方案,解答觀眾提出的相關問題;在產(chǎn)品演示環(huán)節(jié),英諾達將演示如何使用EnCitius SVS系統(tǒng)驗證平臺幫助客戶在云端實現(xiàn)驗證加速。
責任編輯:彭菁

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5453

    文章

    12572

    瀏覽量

    374647
  • 加速器
    +關注

    關注

    2

    文章

    839

    瀏覽量

    40111
  • 硬件仿真
    +關注

    關注

    1

    文章

    31

    瀏覽量

    19577

原文標題:云端驗證時代來臨,如何應對全新挑戰(zhàn)

文章出處:【微信號:gh_387c27f737c1,微信公眾號:英諾達EnnoCAD】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RK3568 Android11編譯環(huán)境搭建及報錯解決指南

    在嵌入式開發(fā)領域,RK3568 芯片憑借其出色的性能被廣泛應用?;?RK3568 進行 Android11 系統(tǒng)的開發(fā),首先要搭建好編譯環(huán)境。本文將詳細介紹在 Ubuntu20.04 系統(tǒng)上搭建 RK3568 Android1
    的頭像 發(fā)表于 02-04 17:37 ?1725次閱讀
    RK3568 Android11編譯<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>及報錯解決指南

    經(jīng)驗分享 | eclipse搭建先楫開發(fā)環(huán)境

    最近有小伙伴留言,想在eclipse平臺下開發(fā)先楫的MCU,但是苦于沒有工程模板,自己折騰了半天又遇到一堆報錯,很費時間?;诖诵枨螅P者基于HPM6E00EVK一步一步搭建在eclipse下的開發(fā)環(huán)境,可以順利實現(xiàn)仿真和調試,
    的頭像 發(fā)表于 12-19 08:32 ?885次閱讀
    經(jīng)驗分享 | eclipse<b class='flag-5'>搭建</b>先楫開發(fā)<b class='flag-5'>環(huán)境</b>

    硬件加速模塊的時鐘設計

    硬件加速模塊需要四個時鐘,分別為clk_l , clk_r , clk_c , clk_n 。 clk_l : 整個硬件加速模塊為了最大化的節(jié)約時間成本而采用了類似處理器的流水線設計,具體上將每一層
    發(fā)表于 10-23 07:28

    tiny4412 Qt環(huán)境搭建

    1.硬件環(huán)境 PC端:ubuntu18.04 開發(fā)板硬件平臺:tiny4412 內核版本:linux3.5 交叉編譯器:arm-linux-gcc Qt版本:Qt5.6 2.搭建 ub
    的頭像 發(fā)表于 10-21 09:54 ?663次閱讀
    tiny4412 Qt<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>

    E203軟件仿真環(huán)境搭建

    ,如何讓E203能夠在軟件仿真環(huán)境下運行自己編寫的C語言代碼呢? 以下是我們的方案。 首先,hbird-sdkapplicationbaremetal目錄下放置著一些測試程序,以helloworld為
    發(fā)表于 10-20 09:38

    人工智能+工業(yè)軟件:智能仿真加速賦能產(chǎn)業(yè)變革

    在智能制造領域,工業(yè)仿真為數(shù)字孿生與智慧工廠建設提供核心支撐;在綠色可持續(xù)發(fā)展領域,仿真技術助力優(yōu)化能源配置與碳排放減排方案;在人工智能與虛擬現(xiàn)實領域,仿真則為算法訓練、沉浸式體驗搭建
    的頭像 發(fā)表于 10-09 14:16 ?422次閱讀

    【匠芯創(chuàng)D133CBS KunLun Pi開發(fā)板試用體驗】介紹、環(huán)境搭建

    【匠芯創(chuàng)D133CBS KunLun Pi開發(fā)板試用體驗】介紹、環(huán)境搭建、工程測試 本文介紹了匠芯創(chuàng) D133CBS KunLun Pi 開發(fā)板的相關信息,包括開發(fā)板和主控參數(shù)特點、系統(tǒng)框圖、資源
    發(fā)表于 09-17 10:35

    ESP32-S3的MicroPython開發(fā)環(huán)境搭建

    本文通過搭建Thonny IDE開發(fā)環(huán)境,了解了如何給ESP32-S3燒錄MircoPython固件和MircoPython應用程序。
    的頭像 發(fā)表于 09-11 16:02 ?1649次閱讀
    ESP32-S3的MicroPython開發(fā)<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>

    開發(fā)環(huán)境一鍵部署 | 如何搭建Docker環(huán)境編譯ARM程序?

    智能化科技領域,嵌入式系統(tǒng)開發(fā)占據(jù)著極為重要的地位。瑞迅科技RK3568、RK3588主板及核心板以其卓越的性能,為眾多應用場景賦能?;贚inux系統(tǒng)搭建其開發(fā)環(huán)境,為用戶開啟高效開發(fā)的大門。Q痛
    的頭像 發(fā)表于 08-15 11:06 ?967次閱讀
    開發(fā)<b class='flag-5'>環(huán)境</b>一鍵部署 | 如何<b class='flag-5'>搭建</b>Docker<b class='flag-5'>環(huán)境</b>編譯ARM程序?

    【微五科技CF5010RBT60開發(fā)板試用體驗】開箱評測與環(huán)境搭建

    運算硬件加速引擎,硬件向下兼容STM32F103RBT6。 工作主頻160M,F(xiàn)lash:128KB,RAM:20KB,芯片算力達到416 Coremark,2.55Coremark/mhz ,工作溫度范圍
    發(fā)表于 07-01 16:17

    【微五科技CF5010RBT60開發(fā)板試用體驗】開發(fā)板介紹與開發(fā)環(huán)境搭建

    定時器 SHPTIMER超高分辨率 硬件加速 支持多種三角函數(shù)加速 安全模塊 AES/DES/USD/TRNG 模擬模塊 ADC/DAC/OPA/COMP內置的ADC采樣可達3Mbps 支持豐富
    發(fā)表于 06-26 14:05

    迅為RK3576開發(fā)板NPUrknn-toolkit2環(huán)境搭建和使用docker環(huán)境安裝

    迅為RK3576開發(fā)板NPUrknn-toolkit2環(huán)境搭建和使用docker環(huán)境安裝
    的頭像 發(fā)表于 06-18 15:22 ?1288次閱讀
    迅為RK3576開發(fā)板NPUrknn-toolkit2<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>和使用docker<b class='flag-5'>環(huán)境</b>安裝

    電磁環(huán)境仿真與驗證系統(tǒng)軟件

    電磁環(huán)境仿真與驗證系統(tǒng)軟件
    的頭像 發(fā)表于 04-29 16:59 ?1075次閱讀
    電磁<b class='flag-5'>環(huán)境</b><b class='flag-5'>仿真</b>與驗證系統(tǒng)軟件

    大規(guī)模硬件仿真系統(tǒng)的編譯挑戰(zhàn)

    引言隨著集成電路設計復雜度的不斷提升,硬件仿真系統(tǒng)在現(xiàn)代芯片設計流程中扮演著越來越重要的角色。基于FPGA(現(xiàn)場可編程門陣列)的商用硬件仿真系統(tǒng)因其靈活性、全自動化、高性能和可重構性,
    的頭像 發(fā)表于 03-31 16:11 ?1445次閱讀
    大規(guī)模<b class='flag-5'>硬件</b><b class='flag-5'>仿真</b>系統(tǒng)的編譯挑戰(zhàn)

    技術分享 | AVM合成數(shù)據(jù)仿真驗證方案

    AVM 合成數(shù)據(jù)仿真驗證技術為自動駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效
    的頭像 發(fā)表于 03-19 09:40 ?3742次閱讀
    技術分享 | AVM合成數(shù)據(jù)<b class='flag-5'>仿真</b>驗證方案