摘要:近日,西安紫光國芯半導(dǎo)體股份有限公司(以下簡稱“西安紫光國芯”)在VLSI?2023技術(shù)與電路研討會上(2023?Symposium?on?VLSI?Technology?and?Circuits)公開發(fā)表了技術(shù)論文——《基于小間距混合鍵合和mini-TSV的135GBps/Gbit?0.66?pJ/bit?嵌入式多層陣列?DRAM》(135?GBps/Gbit?0.66?pJ/bit?Stacked?Embedded?DRAM?with?Multilayer?Arrays?by?Fine?Pitch?Hybrid?Bonding?and?Mini-TSV),發(fā)布了新一代多層陣列SeDRAM?技術(shù)。該技術(shù)的發(fā)表是西安紫光國芯在SeDRAM方向上持續(xù)創(chuàng)新的最新突破。
本年度?VLSI?會議共收到全球投稿?632?篇,在最終錄取的212?篇中,僅有2篇來自中國內(nèi)地企業(yè),其中1篇便是來自西安紫光國芯的嵌入式多層陣列DRAM論文。
論文第一作者西安紫光國芯副總裁王嵩代表公司作論文報告
本次VLSI?2023上,西安紫光國芯發(fā)布的新一代多層陣列SeDRAM,相較于上一代單層陣列結(jié)構(gòu),新一代技術(shù)平臺主要采用了低溫混合鍵合技術(shù)(Hybrid?Bonding,HB)和mini-TSV堆積技術(shù)。該技術(shù)平臺每Gbit由2048個數(shù)據(jù)接口組成,每個接口數(shù)據(jù)速度達(dá)541Mbps,最終實現(xiàn)業(yè)界領(lǐng)先的135GBps/Gbit?帶寬和0.66?pJ/bit?能效,為疊加更多層?DRAM?陣列結(jié)構(gòu)提供先進(jìn)有效的解決方案。
嵌入式多層陣列SeDRAM示意圖
論文通訊作者西安紫光國芯總經(jīng)理江喜平表示,“2020年IEDM我們發(fā)布了第一代SeDRAM技術(shù),之后我們實現(xiàn)了多款產(chǎn)品的大規(guī)模量產(chǎn)。這次發(fā)布的新一代多層陣列SeDRAM技術(shù),實現(xiàn)了更小的電容電阻、更大的帶寬和容量,可廣泛應(yīng)用于近存計算、大數(shù)據(jù)處理和高性能計算等領(lǐng)域?!?/p>
西安紫光國芯異質(zhì)集成嵌入式DRAM(SeDRAM)基于混合鍵合技術(shù)實現(xiàn)了邏輯單元和?DRAM陣列三維集成,多項研發(fā)成果已先后在IEDM?2020、CICC?2021、ISSCC?2022等多個期刊和會議上公開發(fā)表和作專題報告。
審核編輯 黃宇
-
嵌入式
+關(guān)注
關(guān)注
5199文章
20451瀏覽量
334226 -
DRAM
+關(guān)注
關(guān)注
41文章
2394瀏覽量
189178 -
紫光國芯
+關(guān)注
關(guān)注
0文章
124瀏覽量
14623
發(fā)布評論請先 登錄
紫光國芯IPO新進(jìn)展,聚焦DRAM存儲技術(shù)
紫光國芯:以三維堆疊存儲技術(shù)突破,筑牢算力時代“數(shù)據(jù)基石”
紫光國芯榮獲2025年度CXL產(chǎn)品技術(shù)創(chuàng)新獎
紫光國芯SeDRAM-P300芯片榮獲2025“中國芯”年度重大創(chuàng)新突破產(chǎn)品獎
研華科技攜手國訊芯微發(fā)布新一代具身智能控制器
紫光國芯亮相2025中國國際消費電子展覽會
紫光國芯亮相上汽芯片技術(shù)展
新一代高效電機技術(shù)—PCB電機
新紫光集團(tuán)鑄就創(chuàng)新基石 紫光國芯釋放增長“芯”勢能
紫光國芯入選2025年度全國技術(shù)交易創(chuàng)新實踐案例
貞光科技代理紫光國芯存儲芯片(DRAM),讓國產(chǎn)替代更簡單
貞光科技:紫光國芯車規(guī)DDR3在智能駕駛與ADAS中的應(yīng)用
紫光國芯成功進(jìn)入新三板創(chuàng)新層
國產(chǎn)智能駕駛艙"芯"選擇:紫光國芯車規(guī)級LPDDR4內(nèi)存可靠性分析
貞光科技代理品牌—紫光國芯:國產(chǎn)存儲芯片的創(chuàng)新與突破
西安紫光國芯新一代多層陣列SeDRAM技術(shù)
評論