91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何減少PCB雜散電容的影響

領(lǐng)卓打樣 ? 來(lái)源:領(lǐng)卓打樣 ? 作者:領(lǐng)卓打樣 ? 2023-08-24 08:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一站式PCBA智造廠家今天為大家講講如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法。當(dāng)提到PCBA上的電子電路時(shí),經(jīng)常使用的術(shù)語(yǔ)是雜散電容。PCB上的導(dǎo)體、無(wú)源器件的預(yù)制電路板、PCBA、有安裝元器件的板之間以及元器件封裝(尤其是IC)中的SMD組件套件之間可能存在雜散電容。雜散電容是電子電路和電路板固有的物理屬性之一。那么如何減少PCB雜散電容的影響呢?今天深圳PCBA工廠就為大家解答一下吧!

減少PCB雜散電容的PCB設(shè)計(jì)方法

1、移除內(nèi)層接地層

PCB設(shè)計(jì)由于接地層會(huì)由于鄰近而增加與相鄰導(dǎo)體的電容,因此刪除內(nèi)層接地層以增加距離會(huì)有所幫助,這將使電容效應(yīng)最小化。這必須與最小化接地平面與信號(hào)平面相鄰時(shí)獲得的EMI的好處進(jìn)行權(quán)衡。

2、使用法拉第盾

法拉第屏蔽是放置在兩條跡線之間,PCB設(shè)計(jì)以最小化它們之間的電容效應(yīng)的接地跡線或平面,并且像其他屏蔽結(jié)構(gòu)一樣,它可以有效地減小雜散電容。

3、增加相鄰跡線之間的空間

另一種有效的緩解技術(shù)是PCB設(shè)計(jì)增加相鄰跡線之間的間距。隨著電容隨著距離的增加而減小,這是可以應(yīng)用的非常好的方法。

4、盡量減少使用過(guò)孔

通孔是使緊湊,復(fù)雜的PCB成為可能的關(guān)鍵要素。但是,過(guò)度使用可能會(huì)增加寄生電容問(wèn)題。例如雜散電容。通過(guò)PCB設(shè)計(jì)消除在沒(méi)有連接的層上的過(guò)孔周?chē)?a target="_blank">環(huán)形環(huán)并最大程度地減少來(lái)自組件的過(guò)孔數(shù)量,可以減少這種PTH耦合。如BGA。

關(guān)于如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法的知識(shí)點(diǎn),想要了解更多的,可關(guān)注領(lǐng)卓PCBA,如有需要了解更多PCB打樣、SMT貼片、PCBA加工的相關(guān)技術(shù)知識(shí),歡迎留言獲取!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 雜散電容
    +關(guān)注

    關(guān)注

    0

    文章

    18

    瀏覽量

    1571
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2309

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 容性耦合噪聲抑制方法如何減少串?dāng)_

    本文要點(diǎn)容性耦合噪聲取決于電路中的電壓變化和耦合電容的值,其中耦合電容受兩個(gè)電路之間距離的影響。電容會(huì)增大耦合
    的頭像 發(fā)表于 01-23 20:07 ?150次閱讀
    技術(shù)資訊 I 容性耦合噪聲抑制方法如何<b class='flag-5'>減少</b>串?dāng)_

    淺談晶振在PCB設(shè)計(jì)中的要點(diǎn)

    在電路設(shè)計(jì)中,系統(tǒng)晶振時(shí)鐘頻率很高,干擾諧波出來(lái)的能量也強(qiáng),諧波除了會(huì)從輸入與輸出兩條線導(dǎo)出來(lái)外,也會(huì)從空間輻射出來(lái),這也導(dǎo)致在PCB設(shè)計(jì)中對(duì)晶振的布局要求嚴(yán)格,如果出錯(cuò)會(huì)很容易造成很強(qiáng)的輻射問(wèn)題,并且很難通過(guò)其他方法來(lái)解決
    的頭像 發(fā)表于 12-18 17:28 ?715次閱讀
    淺談晶振在<b class='flag-5'>PCB</b>設(shè)計(jì)中的要點(diǎn)

    什么是晶振的電容?

    什么是晶振的電容?晶振的電容,也叫做寄生電容
    的頭像 發(fā)表于 11-13 18:13 ?429次閱讀
    什么是晶振的<b class='flag-5'>雜</b><b class='flag-5'>散</b><b class='flag-5'>電容</b>?

    LCR測(cè)試儀測(cè)量電容精度優(yōu)化方法

    一、校準(zhǔn)與補(bǔ)償 1. 定期儀器校準(zhǔn) 使用高精度標(biāo)準(zhǔn)電容進(jìn)行校準(zhǔn),消除儀器內(nèi)部誤差。 執(zhí)行開(kāi)路校準(zhǔn)(消除夾具與被測(cè)件并聯(lián)的導(dǎo)納)和短路校準(zhǔn)(消除串聯(lián)殘余阻抗)。 部分高端儀器支持負(fù)載校準(zhǔn),可進(jìn)
    的頭像 發(fā)表于 08-27 17:44 ?1.3w次閱讀
    LCR測(cè)試儀測(cè)量<b class='flag-5'>電容</b>精度優(yōu)化方法

    賽米控丹佛斯DCM1000X系列產(chǎn)品如何實(shí)現(xiàn)低電感設(shè)計(jì)

    在乘用車(chē)電力電子應(yīng)用領(lǐng)域,工程師們始終在追求兩個(gè)核心目標(biāo):持續(xù)降低系統(tǒng)成本,同時(shí)不斷提升運(yùn)行效率。要實(shí)現(xiàn)這一目標(biāo),低電感設(shè)計(jì)已經(jīng)成為提升整個(gè)電控系統(tǒng)效率的關(guān)鍵所在。
    的頭像 發(fā)表于 07-09 16:06 ?1237次閱讀
    賽米控丹佛斯DCM1000X系列產(chǎn)品如何實(shí)現(xiàn)低<b class='flag-5'>雜</b><b class='flag-5'>散</b>電感設(shè)計(jì)

    32.768kHz晶振電容匹配指南

    32.768kHz晶振電容匹配指南選擇32.768kHz晶振的電容大小是一個(gè)關(guān)鍵的考慮因素,它直接影響到晶振的穩(wěn)定性和性能。在選擇電容時(shí),我們需要充分考慮晶振的電氣參數(shù)、電路板的設(shè)計(jì)以及
    的頭像 發(fā)表于 07-03 18:07 ?1614次閱讀
    32.768kHz晶振<b class='flag-5'>電容</b>匹配指南

    IGBT功率模塊動(dòng)態(tài)測(cè)試中夾具電感的影響

    在IGBT功率模塊的動(dòng)態(tài)測(cè)試中,夾具的電感(Stray Inductance,Lσ)是影響測(cè)試結(jié)果準(zhǔn)確性的核心因素。電感由測(cè)試夾具的layout、材料及連接方式引入,會(huì)導(dǎo)致開(kāi)關(guān)
    的頭像 發(fā)表于 06-04 15:07 ?2159次閱讀
    IGBT功率模塊動(dòng)態(tài)測(cè)試中夾具<b class='flag-5'>雜</b><b class='flag-5'>散</b>電感的影響

    無(wú)、50 MHz 至 2.1 GHz 單通道小數(shù) N 分頻頻率合成器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()無(wú)、50 MHz 至 2.1 GHz 單通道小數(shù) N 分頻頻率合成器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有無(wú)、50 MHz 至 2.1 GHz 單通道小數(shù) N 分
    發(fā)表于 05-23 18:30
    無(wú)<b class='flag-5'>雜</b><b class='flag-5'>散</b>、50 MHz 至 2.1 GHz 單通道小數(shù) N 分頻頻率合成器 skyworksinc

    電容在時(shí)鐘電路中的應(yīng)用有哪些

    時(shí)鐘電路的核心 —— 晶振或其他振蕩器,在工作時(shí)不可避免會(huì)產(chǎn)生噪聲。這些噪聲若不加以處理,會(huì)嚴(yán)重影響時(shí)鐘信號(hào)的質(zhì)量,進(jìn)而干擾整個(gè)系統(tǒng)的正常運(yùn)行。電容與電阻、電感等元件組合,能夠構(gòu)建起濾波網(wǎng)絡(luò),高效濾除噪聲。
    的頭像 發(fā)表于 05-05 15:55 ?1204次閱讀

    電感對(duì)IGBT開(kāi)關(guān)過(guò)程的影響(2)

    為驗(yàn)證對(duì)主回路電感效應(yīng)的分析并考察不同電感量以及門(mén)極驅(qū)動(dòng)情況下的實(shí)際情況,我們?nèi)藶閷?duì)Lp 大小進(jìn)行了干預(yù),其具體方法是在D 的陰極與電路PCB 之間(即Lp2 與Lc1之間)加入長(zhǎng)度可調(diào)的導(dǎo)線,用試湊辦法得到期望的附加電感量
    的頭像 發(fā)表于 04-28 14:08 ?1379次閱讀
    <b class='flag-5'>雜</b><b class='flag-5'>散</b>電感對(duì)IGBT開(kāi)關(guān)過(guò)程的影響(2)

    關(guān)于晶振負(fù)載電容的探討

    負(fù)載電容的晶振,如負(fù)載電容CL=6pF,就意味著電容的變化(如電路板電容)對(duì)晶振頻率的影響會(huì)
    的頭像 發(fā)表于 04-24 12:17 ?1366次閱讀
    關(guān)于晶振負(fù)載<b class='flag-5'>電容</b>的探討

    電路仿真和PCB設(shè)計(jì)

    電氣電子系統(tǒng)保持正常工作且不干擾其它系統(tǒng)的能力。 2. 此類(lèi)系統(tǒng)在額定電磁環(huán)境中按預(yù)期工作的能力。 因此,完整的EMC保證將會(huì)表明:設(shè)計(jì)中的設(shè)備應(yīng)該既不會(huì)產(chǎn)生信號(hào),也不易受帶外外部信號(hào)(即目標(biāo)
    發(fā)表于 04-23 16:26

    電感對(duì)IGBT開(kāi)關(guān)過(guò)程的影響(1)

    的結(jié)構(gòu)如主回路電感會(huì)影響IGBT的開(kāi)關(guān)特性,進(jìn)而影響開(kāi)關(guān)損耗,任何對(duì)其開(kāi)關(guān)性能的研究都必然建立在實(shí)驗(yàn)測(cè)試基礎(chǔ)之上,并在實(shí)際設(shè)計(jì)中盡量?jī)?yōu)化以降低變流回路電感。
    的頭像 發(fā)表于 04-22 10:30 ?1998次閱讀
    <b class='flag-5'>雜</b><b class='flag-5'>散</b>電感對(duì)IGBT開(kāi)關(guān)過(guò)程的影響(1)

    開(kāi)關(guān)電源的輸入電容PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開(kāi)關(guān)電源電路的PCB時(shí),輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容PCB設(shè)計(jì)技巧: 1. 盡量靠近功率開(kāi)關(guān)和輸入端 理由:輸入
    發(fā)表于 04-07 11:06

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無(wú)論是從外部來(lái)源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過(guò)兩種方法無(wú)意中接收:寄生電容和寄生電感。寄生電感相對(duì)容易理解和診斷,無(wú)論是從串?dāng)_的角度還是從板上不同部分之間看似隨機(jī)噪聲的耦合。
    的頭像 發(fā)表于 03-17 11:31 ?2653次閱讀
    <b class='flag-5'>減少</b><b class='flag-5'>PCB</b>寄生<b class='flag-5'>電容</b>的方法