91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何減少PCB板內(nèi)的串?dāng)_

jf_pJlTbmA9 ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2023-11-24 17:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)載自: 韜略科技EMC微信公眾號

隨著科技發(fā)展和人們消費(fèi)需求,現(xiàn)今電子設(shè)備小型化的趨勢越來越突出,印制電路板(PCB)越做越小。這導(dǎo)致PCB板內(nèi)信號走線之間容易產(chǎn)生無意間耦合,這種耦合現(xiàn)象被稱為串?dāng)_(如圖1)。

wKgZomVddJmASLGVAAT9QjgAvqA843.png

圖1.平行走線相互串?dāng)_

以下列舉一些減少串?dāng)_的PCB布線規(guī)則。

規(guī)則 1:關(guān)鍵信號遠(yuǎn)離I/O信號

需要重點(diǎn)關(guān)注I/O連接口附近的關(guān)鍵布線,因?yàn)樵肼暫苋菀淄ㄟ^這些 I/O 口以輻射或者傳導(dǎo)的形式離開或進(jìn)入電路板。如I/O口直連的信號線與關(guān)鍵信號線靠太近,會產(chǎn)生耦合效應(yīng)(見圖 2)。

wKgZomVddJqAGrioAAGMcLYu128869.png

圖2.關(guān)鍵信號與I/O口走線圖示

噪聲會通過I/O連接線進(jìn)入,并通過PCB內(nèi)部I/O連接線耦合到關(guān)鍵信號上(時(shí)鐘或敏感信號),模型如圖3a。同樣的,關(guān)鍵信號(時(shí)鐘或高速信號)會將噪聲耦合到PCB內(nèi)部的I/O信號走線,并通過I/O連接線往外輻射,模型如圖3b示:

wKgaomVddJyAfmxmAAIkr4SNrSw907.png

圖3.關(guān)鍵信號與I/O信號靠太近會引起潛在的EMC問題

規(guī)則2:高速信號走線盡量短

在高速PCB(> 100MHz)上,高頻信號波長較短,輻射效率高,以至高速信號本身走線形成天線效應(yīng),特別是當(dāng)走線放在頂層或底層時(shí)。這種不必要的輻射可以耦合到相鄰的走線甚至是附近接口連接線。我們建議將高速信號走線畫在PCB中間層,如圖4b所示。這有助于控制來高速信號產(chǎn)生的電磁場,避免出現(xiàn)串?dāng)_或電磁干擾形式的非預(yù)期耦合。如果高速走線走在表層,則應(yīng)使走線盡量短,當(dāng)走線小于電小尺寸(1/10波長)時(shí),天線效應(yīng)會大大減少。如圖4所示:

wKgZomVddKOAO1N0AAGRTbB1CmU708.png

圖4. a.信號走表層 b.信號走中間層

規(guī)則3:差分網(wǎng)絡(luò)匹配

理論上,差分對傳輸?shù)男盘柎笮∠嗟?,極性相反,因此差分對產(chǎn)生的EMI會相互抵消或者忽略。但是,只有在差分對走線長度相等并且盡可能對稱地靠近彼此時(shí)才有效。圖5展示了幾種不同情況的差分對走線。

wKgaomVddKSAensjAAJV0u9heao989.png

圖5.差分走線優(yōu)劣對比圖

為了對比差分信號走線好壞的輻射情況,作如下電路仿真,圖6a和圖6b分別是兩組對稱和非對稱走線,走線左端輸入高頻差分信號,右端端接負(fù)載。

wKgZomVddKaASrQjAAGAHhUYVxU681.png

圖6. a.對稱走線 b.非對稱走線

我們對以上兩種情況做近場分析,噪聲仿真如圖7:

wKgaomVddKiASOOBAAWR4jdn6MM860.png

圖7.a對稱差分走線仿真圖 b非對稱差分走線仿真圖

在1m距離情況下,對比測試輻射發(fā)射情況。30MHz-1GHz的頻段下,對稱走線比非對稱走線噪聲值小8-10db,如圖8所示。

wKgaomVddKqAB2NIAARCo-dwFfs682.png

圖8. 1m距離輻射對比數(shù)據(jù)

總的來說,在電子設(shè)備的設(shè)計(jì)中,電路前期設(shè)計(jì)的重要性不容忽視。良好的EMC設(shè)計(jì)可以確保設(shè)備的正常運(yùn)行,避免電磁干擾對其他設(shè)備的影響,并提高產(chǎn)品自身的可靠性。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1496

    瀏覽量

    55258
  • 信號
    +關(guān)注

    關(guān)注

    12

    文章

    2914

    瀏覽量

    80167
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    196

    瀏覽量

    27843
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    碳化硅MOSFET抑制策略深度解析:負(fù)壓關(guān)斷與寄生電容分壓的根本性優(yōu)勢

    傾佳電子剖析SiC MOSFET問題的物理機(jī)制,并對各類抑制措施進(jìn)行詳盡的比較分析。報(bào)告的核心論點(diǎn)在于:通過優(yōu)化器件本征參數(shù)實(shí)現(xiàn)的寄生電容分壓優(yōu)化,以及采用-5V負(fù)壓關(guān)斷驅(qū)動,構(gòu)成了解決
    的頭像 發(fā)表于 01-20 17:35 ?1790次閱讀
    碳化硅MOSFET<b class='flag-5'>串</b><b class='flag-5'>擾</b>抑制策略深度解析:負(fù)壓關(guān)斷與寄生電容分壓的根本性優(yōu)勢

    【EMC技術(shù)案例】顯示屏線束導(dǎo)致CE電流法超標(biāo)的案例

    【EMC技術(shù)案例】顯示屏線束導(dǎo)致CE電流法超標(biāo)的案例
    的頭像 發(fā)表于 12-15 17:14 ?2571次閱讀
    【EMC技術(shù)案例】顯示屏線束<b class='flag-5'>串</b><b class='flag-5'>擾</b>導(dǎo)致CE電流法超標(biāo)的案例

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會有

    0mil的狀態(tài)。更極限的是,如果本身設(shè)計(jì)就是貼著反焊盤,也就是0mil的設(shè)計(jì),那加工出來可能變成了-4mil,也就是走線之間到了反焊盤區(qū)域里面了,這樣就更恐怖了。So。。。我們
    發(fā)表于 12-10 10:00

    隔離地過孔要放哪里,才能最有效減少高速信號過孔?

    ,還是過孔。。。 別急嘛,雖然也還是過孔,但是角度是不同的嘛。今天我們來講講兩對高速過孔之間的怎么通過合理的規(guī)劃隔離地過孔放的位置來減少。說白了,我們這篇文章想研究的是兩對高速信號的過孔位置定了
    發(fā)表于 11-14 14:05

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計(jì)中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論在設(shè)計(jì)中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9942次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    SiC MOSFET并聯(lián)均流及抑制驅(qū)動電路的研究

    SiC MOSFET在并聯(lián)應(yīng)用中的安全性和穩(wěn)定性提出了挑戰(zhàn)當(dāng)SiC MOSFET應(yīng)用在橋式電路時(shí)高速開關(guān)動作引發(fā)的問題嚴(yán)重影響了系統(tǒng)的可靠性.為了使SiC MOSFET在電路系統(tǒng)中穩(wěn)定運(yùn)行本文主要針對并聯(lián)均流和
    發(fā)表于 08-18 15:36 ?1次下載

    埋孔技術(shù)在PCB多層中的應(yīng)用案例

    要求較高的電子產(chǎn)品中。 1. 高端通信設(shè)備 在高速通信設(shè)備如路由器、交換機(jī)和基站中,信號完整性至關(guān)重要。埋孔技術(shù)能夠減少信號路徑長度和寄生電感,從而降低信號衰減和。通過將連接限制在內(nèi)部層之間,避免了通孔對表層布線的干擾,
    的頭像 發(fā)表于 08-13 11:53 ?1526次閱讀
    埋孔技術(shù)在<b class='flag-5'>PCB</b>多層<b class='flag-5'>板</b>中的應(yīng)用案例

    技術(shù)資訊 I 哪些原因會導(dǎo)致近端和遠(yuǎn)端?

    本文要點(diǎn)在PCB、集成電路和線纜組件中,最常被提及的現(xiàn)象是接收端器件觀測到的遠(yuǎn)端。帶阻濾波器與帶通濾波器作用相反:它們能濾除特定頻率
    的頭像 發(fā)表于 08-08 17:01 ?5570次閱讀
    技術(shù)資訊 I 哪些原因會導(dǎo)致近端和遠(yuǎn)端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速AC耦合電容挨得很近,PCB會不會很大……

    覺得恐懼了? 恐懼?恐懼啥呢,那當(dāng)然是大家都會擔(dān)心對與對之間的啊,在滿足物質(zhì)生活之后(能塞到PCB之后),肯定要慢慢開始注重精神生活了!鑒于有不少的粉絲,包括公司設(shè)計(jì)部的同事都
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設(shè)計(jì)工程師也很委屈?。盒酒ヂ?lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進(jìn)PCB去啊,其次的
    的頭像 發(fā)表于 07-22 16:44 ?678次閱讀
    高速AC耦合電容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時(shí),靠近發(fā)射端處,相鄰線對之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?1729次閱讀

    MAX9206/MAX9208 10位總線LVDS解器技術(shù)手冊

    寬度的并行數(shù)據(jù)轉(zhuǎn)換為串行BLVDS信號。串行器/解器組合減少了互連線、簡化了PCB布線和縮小了電路尺寸。
    的頭像 發(fā)表于 05-29 09:17 ?1056次閱讀
    MAX9206/MAX9208 10位總線LVDS解<b class='flag-5'>串</b>器技術(shù)手冊

    OLI-P——分布式偏振測量利器

    在保偏光纖系統(tǒng)中,偏振是導(dǎo)致性能劣化的核心因素之一。傳統(tǒng)偏振檢測手段僅能獲得鏈路整體消光比,而分布式偏振測量通過連續(xù)、高精度地捕捉整條光纖鏈路的偏振耦合分布,成為保障系統(tǒng)可靠性
    的頭像 發(fā)表于 05-15 17:37 ?715次閱讀
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>測量利器

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    在高速PCB設(shè)計(jì)中,信號完整性、、信號損耗等問題直接影響電路的性能穩(wěn)定性。隨著5G通信、服務(wù)器、高速計(jì)算、汽車電子等行業(yè)對高頻、高速信號傳輸?shù)男枨笤黾樱绾蝺?yōu)化
    的頭像 發(fā)表于 03-21 17:33 ?903次閱讀

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無論是從外部來源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過兩種方法無意中接收:寄生電容和寄生電感。寄生電感相對容易理解和診斷,無論是從的角度還是從
    的頭像 發(fā)表于 03-17 11:31 ?2662次閱讀
    <b class='flag-5'>減少</b><b class='flag-5'>PCB</b>寄生電容的方法