91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

異構(gòu)集成 (HI) 與系統(tǒng)級(jí)芯片 (SoC) 有何區(qū)別?

jf_pJlTbmA9 ? 來(lái)源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-29 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

異構(gòu)集成 (Heterogeneous integration,HI) 和系統(tǒng)級(jí)芯片 (System on Chip,SoC) 是設(shè)計(jì)和構(gòu)建硅芯片的兩種方式。異構(gòu)集成的目的是使用先進(jìn)封裝技術(shù),通過(guò)模塊化方法來(lái)應(yīng)對(duì) SoC 設(shè)計(jì)日益增長(zhǎng)的成本和復(fù)雜性。

在過(guò)去的 20 年里,Cadence 一直支持電子行業(yè)以SoC方式幫助我們的客戶(hù)追求更大的晶體管密度并不斷突破摩爾定律的界限,一直到 2nm 甚至 1nm 制程節(jié)點(diǎn)時(shí),我們也在持續(xù)致力于幫助他們順利實(shí)現(xiàn)設(shè)計(jì)。現(xiàn)在,異構(gòu)集成提供了一種具有成本效益的替代方案,并用事實(shí)證明,對(duì)于許多應(yīng)用來(lái)說(shuō)可能比單片SoC更為適合。

wKgaomVdgtiACKHnAAEH2KBNevU860.jpg

那么,我們來(lái)看看這兩種設(shè)計(jì)工藝之間的區(qū)別以及各自的優(yōu)勢(shì)和注意事項(xiàng)。

系統(tǒng)級(jí)芯片 (SoC)

SoC 是一種集成電路 (IC),將計(jì)算系統(tǒng)的每個(gè)部分都整合到一個(gè)硅晶粒中。其中包括一個(gè)或多個(gè)中央處理單元 (CPU) 或處理器(低功率微控制器和/或應(yīng)用處理器),每個(gè)都帶有幾個(gè)核心,以及圖形處理單元 (GPU)、Wi-Fi、藍(lán)牙4G/5G 蜂窩調(diào)制解調(diào)器、存儲(chǔ)器,甚至可能還包括存儲(chǔ)器等外圍設(shè)備。

在過(guò)去 20 年里,SoC 的興起和擴(kuò)展是半導(dǎo)體技術(shù)中最具創(chuàng)新性和令人興奮的變化之一。在過(guò)去,設(shè)計(jì)一個(gè)復(fù)雜的計(jì)算系統(tǒng)意味著使用離散的、現(xiàn)成的組件來(lái)設(shè)計(jì)一個(gè)系統(tǒng)。

由于 SoC 的所有部件都集成在一個(gè)晶粒上,SoC在功率、性能和面積 (PPA) 方面提供了無(wú)與倫比的優(yōu)化。它們的運(yùn)行功率相對(duì)較小,能夠非常迅速地執(zhí)行計(jì)算功能,而且占用的物理空間也要小得多,這意味著最終設(shè)備的外形尺寸也可以更小。現(xiàn)在,全球數(shù)十億臺(tái)設(shè)備都依賴(lài) SoC,從汽車(chē)到筆記本電腦,從智能手機(jī)到醫(yī)療器械。

但是,制造先進(jìn)的單片 SoC,特別是如果采用最新的制程節(jié)點(diǎn)(7nm 及以下),成本變得越來(lái)越昂貴。自行業(yè)在 21 世紀(jì)前十年使用 FinFET技術(shù)以來(lái),對(duì)于 28nm 以下的節(jié)點(diǎn),每個(gè)晶體管的成本節(jié)節(jié)升高--有能力投資最新設(shè)計(jì)節(jié)點(diǎn)的少數(shù)代工廠(chǎng)也開(kāi)始紛紛宣布漲價(jià)。

wKgZomVdgtmALrLSAAD2SCCpR7w339.jpg

此外還要考慮項(xiàng)目和初期投入工程成本 (NRE, non-recurring engineering) 。為了實(shí)現(xiàn)某個(gè) 3nm 設(shè)計(jì),可能需要一個(gè)由數(shù)千名工程師組成的設(shè)計(jì)團(tuán)隊(duì)工作數(shù)萬(wàn)小時(shí),花費(fèi)數(shù)億美元,而這才僅僅完成了功能驗(yàn)證步驟。

如果要為面向大眾市場(chǎng)的智能手機(jī)打造一款 SoC,那么這筆投資也許可以收回成本。但對(duì)于小眾市場(chǎng),例如國(guó)防/工業(yè)領(lǐng)域,市場(chǎng)需求只有 1000 件左右,再如此大費(fèi)周折就有點(diǎn)得不嘗失。

最后需要考慮物理限制。目前的 SoC 已經(jīng)達(dá)到了光刻的極限:如果不采用昂貴的縫合技術(shù),制造設(shè)備根本無(wú)法應(yīng)對(duì)不斷增長(zhǎng)的芯片尺寸。隨著芯片尺寸增加,缺陷風(fēng)險(xiǎn)也變得更高,導(dǎo)致晶圓的良率降低。

異構(gòu)集成(HI)

異構(gòu)集成為單片 SoC 提供了一種替代方案,對(duì)于復(fù)雜但成本預(yù)算有限的設(shè)計(jì)來(lái)說(shuō),異構(gòu)集成已經(jīng)成為一個(gè)非常有吸引力的選擇。

異構(gòu)集成是指使用先進(jìn)的封裝技術(shù),將較小的chiplet(芯粒/小晶片)整合到一個(gè)系統(tǒng)級(jí)封裝 (System in Package,SiP) 中;chiplet是物理上經(jīng)過(guò)實(shí)現(xiàn)和測(cè)試的 IP ,制成在芯片上并切割,可以執(zhí)行特定的邏輯功能。

wKgZomVdguSAHHfEABItS-GBZm4103.png

可以把 SoC 看作單片機(jī),把異構(gòu)集成看作模塊化——整合來(lái)自不同芯片代工廠(chǎng)的不同 chiplets。每個(gè) chiplet 都是單獨(dú)制造的,并且遠(yuǎn)遠(yuǎn)低于***可處理的極限尺寸,因此實(shí)際生產(chǎn)芯片的過(guò)程要簡(jiǎn)單得多。Chiplets 也可以針對(duì)任何制程節(jié)點(diǎn)進(jìn)行組合設(shè)計(jì);例如,異構(gòu)集成有可能將 28nm 的 chiplets 與 2nm 的 chiplets 整合在一起。

雖然先進(jìn)異構(gòu)集成仍處于發(fā)展的早期階段,但在一個(gè)共同的基板(陶瓷、硅/玻璃或有機(jī)物)上并排集成不同的芯片和分立元件并不是什么新概念。多芯片模塊 (multichip module,MCM) 和 SiP 等技術(shù)已經(jīng)問(wèn)世了幾十年,每種技術(shù)都有各種不同的應(yīng)用場(chǎng)景。

異構(gòu)集成將 SiP 設(shè)計(jì)向前推進(jìn)了一大步,將其與 2.5D/3D-IC、扇出型芯片級(jí)封裝 (FOWLP)、硅和玻璃中介層以及嵌入式橋接器等尖端封裝和互連技術(shù)相結(jié)合。

異構(gòu)集成還能為 HPC 和服務(wù)器市場(chǎng)等應(yīng)用提供更大、更強(qiáng)大的芯片。在這些應(yīng)用中,封裝本身可以直接集成大量的內(nèi)存;而這在 SoC 上是根本不可能實(shí)現(xiàn)的。

wKgZomVdguuALkb8AADs2KDzof4782.jpg

然而,異構(gòu)集成也有一些注意事項(xiàng)。設(shè)計(jì)工作并沒(méi)有因?yàn)橛辛水悩?gòu)集成而變得簡(jiǎn)單,反而變得更為復(fù)雜。從單一的單片 SoC 過(guò)渡到系統(tǒng)級(jí)架構(gòu),需要重新考慮原本 SoC 可以有效應(yīng)對(duì)的不良因素,如熱、電和機(jī)械性張力。在嘗試設(shè)計(jì)異質(zhì)集成芯片之前,采用正確的工具、方法和團(tuán)隊(duì)協(xié)作方式是至關(guān)重要的。

異構(gòu)集成還意味著信號(hào)路徑延長(zhǎng)、I/O 數(shù)量增多和外形尺寸更大——這些都是不利于實(shí)現(xiàn)高效PPA的因子。異構(gòu)集成設(shè)計(jì)的芯片,其形狀參數(shù)在 X 和 Y 平面積上會(huì)變大,如果實(shí)施 3D 堆疊,甚至 Z 方向高度也會(huì)變大,而這是不可避免的。

而且異構(gòu)集成中,chiplets 的封裝方式對(duì)芯片的成功至關(guān)重要。這意味著在設(shè)計(jì)階段需要格外關(guān)注封裝技術(shù),無(wú)論是 2.5D、3D-IC,還是其他的封裝技術(shù)。

系統(tǒng)級(jí)芯片和異構(gòu)集成——如何為設(shè)計(jì)項(xiàng)目選擇?

這個(gè)問(wèn)題的答案在很大程度上取決于具體的應(yīng)用、設(shè)計(jì)預(yù)算,以及預(yù)期出貨片的總產(chǎn)品數(shù)量。隨著越來(lái)越多的應(yīng)用范例不斷涌現(xiàn),它們需要使用強(qiáng)大的人工智能 (AI) 和用在邊緣計(jì)算并采用高性能計(jì)算 (HPC) 的自主系統(tǒng),因此僅采用SoC 技術(shù)可能會(huì)達(dá)到其能力的物理極限。先進(jìn)異構(gòu)集成自然而然地成為了下一步的選擇。

然而,總會(huì)有很多應(yīng)用在 PPA 方面無(wú)法達(dá)成妥協(xié),在這種情況下,SoC 將仍然是最佳選擇。

文章來(lái)源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54024

    瀏覽量

    466358
  • 異構(gòu)集成
    +關(guān)注

    關(guān)注

    0

    文章

    42

    瀏覽量

    2296
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Danalto Cardina框架成功集成Qorvo UWB SoC及SDK

    定位智能軟件領(lǐng)域的先驅(qū)企業(yè)Danalto近日宣布,其Cardinal云定位引擎(CLE)已成功集成Qorvo最新推出的超寬帶(UWB)系統(tǒng)級(jí)芯片S
    的頭像 發(fā)表于 03-03 09:44 ?217次閱讀

    XC7Z020-2CLG484I 雙核異構(gòu)架構(gòu) 全能型 SoC

    解決方案,重新定義了嵌入式系統(tǒng)的性能邊界與設(shè)計(jì)自由度。? 一、核心架構(gòu):雙核異構(gòu)融合的技術(shù)突破? XC7Z020-2CLG484I 的核心競(jìng)爭(zhēng)力源于其獨(dú)特的 SoC 架構(gòu)設(shè)計(jì),實(shí)現(xiàn)了處理器(PS
    發(fā)表于 02-28 23:37

    多Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長(zhǎng),業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的
    的頭像 發(fā)表于 02-02 16:00 ?1434次閱讀
    多Chiplet<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>的先進(jìn)互連技術(shù)

    年度5大MCU/SoC芯片盤(pán)點(diǎn)

    2025年度芯片“性能王者”哪些? ?前 TI 資深工程師、外網(wǎng)硬核測(cè)評(píng)博主 JohnTee給出了他認(rèn)為的TOP 5MCU/SoC芯片答案 。 跟隨這份
    的頭像 發(fā)表于 12-26 13:48 ?1008次閱讀
    年度5大MCU/<b class='flag-5'>SoC</b><b class='flag-5'>芯片</b>盤(pán)點(diǎn)

    屏蔽機(jī)房建設(shè)圖解,與非屏蔽機(jī)房區(qū)別?

    不少朋友問(wèn)到關(guān)于屏蔽機(jī)房與一般的機(jī)房區(qū)別,本期,為了方便大家更詳細(xì)的了解關(guān)于屏蔽機(jī)房建設(shè),我們可以通過(guò)這個(gè)實(shí)際圖紙來(lái)詳細(xì)了解。 一、普通機(jī)房安裝圖 普通機(jī)房的主要是接地、靜電地板
    的頭像 發(fā)表于 12-17 09:50 ?485次閱讀
    屏蔽機(jī)房建設(shè)圖解,與非屏蔽機(jī)房<b class='flag-5'>有</b><b class='flag-5'>何</b><b class='flag-5'>區(qū)別</b>?

    Hi8001/Hi8002高集成升壓芯片2.7-40V 寬輸入電壓智芯一級(jí)代理聚能芯半導(dǎo)體原廠(chǎng)技術(shù)支持

    Hi8001/Hi8002:高集成 BOOST 升壓芯片,賦能高效電源設(shè)計(jì) 專(zhuān)為 2.7-40V 寬輸入電壓場(chǎng)景打造,Hi8001/
    發(fā)表于 12-05 17:42

    自動(dòng)駕駛SoC芯片到底優(yōu)勢(shì)?

    的需求。于是,SoC(System on Chip,系統(tǒng)級(jí)芯片)作為新時(shí)代的核心硬件平臺(tái),逐步取代了MCU,成為智能汽車(chē)計(jì)算的主力。這種芯片
    的頭像 發(fā)表于 09-21 10:56 ?2697次閱讀
    自動(dòng)駕駛<b class='flag-5'>SoC</b><b class='flag-5'>芯片</b>到底<b class='flag-5'>有</b><b class='flag-5'>何</b>優(yōu)勢(shì)?

    【飛凌T527N開(kāi)發(fā)板試用】異構(gòu)RISC-V核心使用體驗(yàn)

    、專(zhuān)門(mén)用于特定任務(wù)的“片上系統(tǒng)服務(wù)核心” 。這為整個(gè)SoC系統(tǒng)級(jí)芯片)帶來(lái)了根本性的優(yōu)勢(shì)。 T527的
    發(fā)表于 08-19 21:45

    mcu芯片soc芯片區(qū)別解析

    MCU(微控制器單元)和SoC系統(tǒng)級(jí)芯片)是兩種常見(jiàn)的芯片類(lèi)型,它們?cè)谠O(shè)計(jì)目標(biāo)、應(yīng)用場(chǎng)景和功能集成
    的頭像 發(fā)表于 08-12 11:34 ?4883次閱讀
    mcu<b class='flag-5'>芯片</b>和<b class='flag-5'>soc</b><b class='flag-5'>芯片</b>的<b class='flag-5'>區(qū)別</b>解析

    TC377配置SMU FSP時(shí),如何配置頻率參數(shù);三種模式區(qū)別,配置上有區(qū)別

    TC377配置SMU FSP時(shí),如何配置頻率參數(shù);三種模式區(qū)別,配置上有區(qū)別?
    發(fā)表于 08-08 07:48

    拆解國(guó)產(chǎn)高集成BMS SOC芯片:AMG8824A 能力全解讀

    一顆芯片搞定3~24串電池管理?揭秘AMG8824A智能BMS SOC集成魔法!拆解國(guó)產(chǎn)高集成BMS SOC
    發(fā)表于 07-30 16:22 ?2939次閱讀
    拆解國(guó)產(chǎn)高<b class='flag-5'>集成</b>BMS <b class='flag-5'>SOC</b><b class='flag-5'>芯片</b>:AMG8824A 能力全解讀

    基于板級(jí)封裝的異構(gòu)集成詳解

    基于板級(jí)封裝的異構(gòu)集成作為彌合微電子與應(yīng)用差距的關(guān)鍵方法,結(jié)合“延續(xù)摩爾”與“超越摩爾”理念,通過(guò)SiP技術(shù)集成多材料(如Si、GaN、光子器件等)裸片及無(wú)源元件,借助扇出晶圓
    的頭像 發(fā)表于 07-18 11:43 ?2763次閱讀
    基于板<b class='flag-5'>級(jí)</b>封裝的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>詳解

    車(chē)規(guī)級(jí)和消費(fèi)級(jí)什么區(qū)別?為什么自動(dòng)駕駛需要車(chē)規(guī)級(jí)?

    區(qū)別主要體現(xiàn)在可靠性、環(huán)境適應(yīng)、質(zhì)量管理與安全保障等多個(gè)方面。對(duì)于汽車(chē),尤其是自動(dòng)駕駛系統(tǒng)而言,任何一次失效都可能帶來(lái)嚴(yán)重后果,因此必須選用符合車(chē)規(guī)級(jí)標(biāo)準(zhǔn)的硬件與軟件。那什么是車(chē)規(guī)級(jí)
    的頭像 發(fā)表于 07-15 08:55 ?1740次閱讀
    車(chē)規(guī)<b class='flag-5'>級(jí)</b>和消費(fèi)<b class='flag-5'>級(jí)</b><b class='flag-5'>有</b>什么<b class='flag-5'>區(qū)別</b>?為什么自動(dòng)駕駛需要車(chē)規(guī)<b class='flag-5'>級(jí)</b>?

    一種集成FPGA和DSP芯粒的異構(gòu)系統(tǒng)級(jí)封裝

    將多個(gè)異構(gòu)芯粒集成在一起進(jìn)行封裝是一種具有廣闊前景且成本效益高的策略,它能夠構(gòu)建出既靈活又可擴(kuò)展的系統(tǒng),并且能有效加速多樣化的工作負(fù)載。
    的頭像 發(fā)表于 07-03 09:23 ?2013次閱讀
    一種<b class='flag-5'>集成</b>FPGA和DSP芯粒的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b>封裝

    上揚(yáng)軟件助力12英寸異構(gòu)堆疊芯片企業(yè)建設(shè)MES系統(tǒng)項(xiàng)目

    近日,上揚(yáng)軟件攜手國(guó)內(nèi)某12英寸異構(gòu)堆疊芯片企業(yè),正式啟動(dòng)MES(制造執(zhí)行系統(tǒng))、EAP(設(shè)備自動(dòng)化系統(tǒng))和RMS(配方管理系統(tǒng)
    的頭像 發(fā)表于 03-26 17:01 ?1293次閱讀