91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

請問一下背面供電技術(shù)是如何降低芯片功耗的?

半導體產(chǎn)業(yè)縱橫 ? 來源:半導體產(chǎn)業(yè)縱橫 ? 2024-01-13 17:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片內(nèi)部空間越來越緊湊,新技術(shù)有更多發(fā)揮空間。

隨著晶圓廠應對晶體管小型化的挑戰(zhàn),研究人員正在探索新材料和技術(shù),以提高下一代芯片性能,這是先進半導體技術(shù)不斷發(fā)展領(lǐng)域的一個關(guān)鍵焦點?,F(xiàn)在,英特爾正準備通過其背面電源連接提供創(chuàng)新技術(shù),這有助于減少功率損耗并提高器件性能。傳統(tǒng)的電力輸送在半導體中面臨哪些挑戰(zhàn),新的背面電力輸送方法如何工作,以及未來設(shè)備中還將部署哪些其它方法?

傳統(tǒng)的電力輸送在半導體中面臨哪些挑戰(zhàn)?

自60多年前推出第一批器件以來,集成電路經(jīng)歷了許多變化。隨著新一代芯片的出現(xiàn),晶體管都變得更小、更快,這也會消耗更少的功率。

然而,這種晶體管縮放導致更多的組件被集成到同一個空間中,導致整體功耗增加,這是高性能計算中的一個關(guān)鍵問題。這就是為什么 CPUGPU 等高密度器件在每個新系列中逐漸消耗更多功率的原因?,F(xiàn)代臺式機CPU消耗超過100W的情況并不少見。

應對功耗挑戰(zhàn)

深入研究功耗難題,這不僅僅是將更多晶體管集成到芯片中。半導體行業(yè)正在向創(chuàng)新材料轉(zhuǎn)變。英特爾進軍新型半導體化合物旨在解決導電路徑中的固有電阻,這不僅僅是一個技術(shù)上的調(diào)整,也是朝著重新定義芯片效率和性能邁出的一大步。

雖然在較大的芯片中,高功耗是可控的,允許有效的熱量分布和使用大型散熱器,但在緊湊的芯片設(shè)計中,例如移動設(shè)備和物聯(lián)網(wǎng)應用中使用的芯片,功耗成為一個重大挑戰(zhàn),隨著芯片尺寸的減小,此類芯片的熱密度如此之大,以至于冷卻可能具有挑戰(zhàn)性,在某些情況下,需要液體冷卻機制。這對于緊湊型設(shè)計(如服務器機架)來說也是個問題,因為大型散熱器的空間很緊張。

因此,芯片制造商必須嘗試識別功耗的來源,并試圖徹底消除它們或盡可能降低它們。例如,導電路徑的固有電阻會導致少量的能量損失,從而直接產(chǎn)生熱量,因此芯片制造商可以嘗試減少所用導體的總長度,以及選擇電阻較低的材料。

另一種選擇是以芯片運行速度為目標,因為動態(tài)功耗會隨著頻率的增加而迅速增加。當然,降低設(shè)備速度會直接影響性能,因此,芯片制造商通常會采用低功耗模式,在空閑時關(guān)閉性能內(nèi)核或降低內(nèi)核速度。

但一個特別難以解決的問題是電力輸送。典型的平面器件從有源層開始,包括晶體管結(jié)構(gòu)和摻雜區(qū)域。

第一層之后的下一層包括這些晶體管的柵極以及晶體管之間的關(guān)鍵互連,而在此之后的下一層是形成額外互連的第一層金屬層。每增加一層,互連的寬度和厚度都會增加,以降低功耗并提高性能。

然而,雖然這種設(shè)計方法在過去效果很好,但有一個問題會導致大量的功率損耗:功率走線長度,簡而言之,由于電源連接需要從頂層開始,因此,連接到電源軌的每個晶體管都需要在每層之間具有多個過孔,因為電源連接器從頂部開始,一直向下進入第一層。

隨著層的變化,連接器寬度的減小會增加電阻損耗,并且使用過孔會看到層之間形成邊界,這本身就會引起額外的損耗。這也意味著電源線的散熱也會擴散到芯片的其余部分,包括用于處理信號的互連。

縱觀現(xiàn)代芯片的分層復雜性,很明顯,傳統(tǒng)的供電方法正在變得有點像走鋼絲。挑戰(zhàn)不僅在于管理功率,還在于掌握熱管理的藝術(shù)。這是一個微妙的平衡。

背面供電

認識到典型平面技術(shù)面臨的挑戰(zhàn),英特爾展示了其在開發(fā)一種新的功率傳輸機制方面的成就,他們認為這將有助于減少功率損耗,并且對未來的1nm制程節(jié)點至關(guān)重要。這個新概念被稱為“背面電源和直接背面接觸”,它與傳統(tǒng)設(shè)計不同,因為所有電源連接都是從晶圓的底部進行的,而不是在頂部。

這種背面設(shè)計的使用意味著電源連接器不需要繞著信號線編織,而是直接連接到晶體管的底部。這不僅大大縮短了電源線的長度,還減少了將電源引入晶體管所需的通孔數(shù)量。這種設(shè)計還允許電源連接器保持寬而厚,從而減少電阻損耗。

新概念還與直接背面接觸配對,該接觸將觸點暴露在芯片底部,而不是將所有觸點帶到芯片的頂部。這不僅有助于增加觸點密度(因為頂部不再需要電源連接器),而且還有助于分離電源線和信號線,從而提高信號完整性。

還有哪些其它方法?

隨著特征尺寸接近亞納米世界,工程師將需要部署各種獨特的解決方案來解決面臨的挑戰(zhàn)。雖然硅已被證明是一種非常適合現(xiàn)代應用的半導體,但它有可能在不久的將來被其它競爭者所取代。

石墨烯就是這樣一種候選者,因為它不僅可以使其具有超導特性,而且可以很容易地產(chǎn)生各種獨特的能力,包括形成能夠捕獲量子計算所需的粒子的復雜3D結(jié)構(gòu)。然而,由于石墨烯很難大規(guī)模生產(chǎn),因此在不久的將來,它遠非硅的可行替代品。

展望未來,芯片設(shè)計將采用小芯片架構(gòu),其中,集成電路封裝由多個更小的芯片組成,這一趨勢在先進電子制造中越來越受歡迎,這不僅為工程師提供了足夠的設(shè)計靈活性,還有助于降低功耗。

定制硅器件,如蘋果公司展示的器件,也可能變得越來越重要。由于定制硅器件僅集成設(shè)計絕對需要的電路,與現(xiàn)成的解決方案相比,它們始終提供最佳的每瓦性能。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關(guān)注

    關(guān)注

    339

    文章

    30767

    瀏覽量

    264444
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5415

    瀏覽量

    132337
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1155

    瀏覽量

    56680
  • 散熱器
    +關(guān)注

    關(guān)注

    2

    文章

    1137

    瀏覽量

    39666
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147866

原文標題:背面供電技術(shù)是如何降低芯片功耗的?

文章出處:【微信號:ICViews,微信公眾號:半導體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    SGM8701 微功耗比較器:電池供電應用的理想之選

    SGM8701 微功耗比較器:電池供電應用的理想之選 在當今的電子設(shè)計領(lǐng)域,尤其是對于電池供電的設(shè)備,如何在保證性能的同時降低功耗個關(guān)鍵
    的頭像 發(fā)表于 03-10 14:50 ?40次閱讀

    超低功耗技術(shù):讓無線設(shè)備“用電如絲”,續(xù)航以年計

    、什么是超低功耗技術(shù)? 超低功耗技術(shù)系列硬件設(shè)計與通信協(xié)議優(yōu)化的綜合成果,旨在將無線設(shè)備在
    發(fā)表于 01-28 10:51

    請問一下,CW32R030的功耗如何???通訊距離般是多少?

    請問一下,CW32R030的功耗如何啊?通訊距離般是多少?
    發(fā)表于 01-20 07:49

    降低LDO功耗延長運行時間

    能有效幫助LDO提升散熱能力。降低功耗是現(xiàn)在各種電源芯片都重點設(shè)計的個環(huán)節(jié),降低靜態(tài)電流是行之有效的個辦法,但前提是靜態(tài)電流的
    發(fā)表于 01-08 07:13

    0.2nm工藝節(jié)點的背后需要“背面供電”支撐

    實現(xiàn)0.2nm工藝節(jié)點。 ? 而隨著芯片工藝節(jié)點的推進,芯片供電面臨越來越多問題,所以近年英特爾、臺積電、三星等廠商相繼推出背面供電
    的頭像 發(fā)表于 01-03 05:58 ?8690次閱讀

    150V耐壓GPS供電芯片ICH6203G#芯片

    供電芯片
    惠海小偉
    發(fā)布于 :2025年12月10日 11:22:25

    SL3041 DC100V耐壓芯片 降壓72V 60V 48V 36V供電降壓恒壓

    SL3041高壓降壓芯片:100V寬壓輸入的高效能電源解決方案? 在工業(yè)電源、汽車電子和電池供電系統(tǒng)中,高壓、高效的電源管理直是技術(shù)設(shè)計的核心挑戰(zhàn)。森利威爾原廠推出的 ?SL304
    發(fā)表于 12-09 15:59

    請問一下,CW32L083VCT6的DeepSleep模式功耗般在多少?

    請問一下,CW32L083VCT6的DeepSleep模式,功耗般在多少?
    發(fā)表于 12-03 06:14

    為什么cortex-M0+功耗低?

    存儲器訪問次數(shù)減少,降低 Flash 讀取功耗(Flash 訪問是系統(tǒng)功耗的重要來源)。 更小代碼量還可選用容量更小的 Flash,進降低
    發(fā)表于 11-19 08:15

    利用DMA如何降低MCU功耗?

    利用DMA(直接內(nèi)存訪問)降低MCU功耗的核心在于最小化CPU介入,通過硬件自動完成數(shù)據(jù)傳輸任務,使CPU能盡可能長時間處于休眠狀態(tài)。 CPU休眠時間最大化 DMA接管數(shù)據(jù)搬運(如外設(shè)?內(nèi)存、內(nèi)存
    發(fā)表于 11-18 07:34

    DC-DC升壓恒壓芯片H6801 大功率9A大電流芯片 支持3.3V升壓5V升壓12V升壓24Vic方案 低功耗 高效率

    電路設(shè)計中的痛點,適合需要兼顧穩(wěn)定性、效率和適配性的升壓恒壓應用場景。如果大家在設(shè)計中遇到類似需求,不妨參考一下它的技術(shù)方案,或許能少走些彎路。
    發(fā)表于 11-07 18:07

    國民技術(shù)MCU芯片護航支付寶碰一下設(shè)備創(chuàng)新

    近日,全球頂尖金融科技盛會Money20/20公布首屆創(chuàng)新大獎The Money Awards結(jié)果,“支付寶碰一下”從眾多參賽企業(yè)中脫穎而出,憑借創(chuàng)新的解決方案和極致的用戶體驗摘得“支付”類別大獎,成為該類別中唯的中國企業(yè)。
    的頭像 發(fā)表于 11-06 10:15 ?1146次閱讀

    “碰一下”支付終端應用在酒店:智能無卡入住與客房控制

    “碰一下”支付終端和“碰一下”支付機具今年已在各種餐飲零售門店推廣應用。就連天波小編家附近的村口小超市也用上了“碰一下”支付終端。近日,鹵味龍頭企業(yè)絕味食品宣布,全國門店將接入“支付寶碰一下
    的頭像 發(fā)表于 07-04 09:57 ?841次閱讀
    “碰<b class='flag-5'>一下</b>”支付終端應用在酒店:智能無卡入住與客房控制

    GPS定位器供電DCDC降壓恒壓芯片H6217L 低功耗 峰值電流大60V 80V 90V100V

    的穩(wěn)定和準確。 大電流能力:典型的 1.5A 持續(xù)電流及 4A 峰值瞬間電流,可滿足些對電流要求較高的負載的供電需求。 多種保護功能:具備過流保護、過熱保護、輸出短路保護等,增強了芯片在各種異常情況
    發(fā)表于 06-20 09:22

    升壓恒壓芯片H6801 3.2V升12V1A太陽能控制板供電ic方案 低待機功耗

    。 H6801 芯片與同類芯片相比,具有以下優(yōu)勢: 高效能轉(zhuǎn)換:轉(zhuǎn)換效率通??蛇_ 95%,能減少能量損耗,延長電池續(xù)航時間。還支持脈沖頻率調(diào)制,在低負載時進降低功耗。并且可根據(jù)負載
    發(fā)表于 06-05 09:18