91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

納米壓印光刻技術(shù)應(yīng)用在即,能否掀起芯片制造革命?

Robot Vision ? 來源:電子發(fā)燒友 ? 作者:Sisyphus ? 2024-03-09 00:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/李寧遠)提及芯片制造,首先想到的自然是光刻機和光刻技術(shù)。而眾所周知,EUV光刻機產(chǎn)能有限而且成本高昂,業(yè)界一直都在探索不完全依賴于EUV光刻機來生產(chǎn)高端芯片的技術(shù)和工藝。納米壓印光刻技術(shù)NIL在這條賽道上備受關(guān)注,是最有機會率先應(yīng)用落地的技術(shù)路線。

今年早些時候,根據(jù)英國金融時報的報道,負責(zé)監(jiān)督新型光刻機開發(fā)的佳能高管武石洋明在接受采訪時稱,采用納米壓印技術(shù)的佳能光刻設(shè)備FPA-1200NZ2C目標最快在今年開始交付,這一設(shè)備的交付將為小型半導(dǎo)體制造商生產(chǎn)先進芯片開辟了一條新的途徑。

與此同時,3月5日美光科技公司在一場舉辦的演講中表示,將率先支持佳能的納米壓印技術(shù),從而進一步降低生產(chǎn)DRAM存儲芯片的單層成本。

從存儲芯片開始,納米壓印攪動芯片制造格局

納米壓印,一種新型的微納加工技術(shù)。納米壓印技術(shù)通過光刻膠輔助,將模板上的微納結(jié)構(gòu)轉(zhuǎn)移到待加工材料上的技術(shù),其最早在20世紀90年代中期由華裔科學(xué)家周郁發(fā)明。單從EUV光刻技術(shù)原理來看,想要實現(xiàn)更高的分辨率,無外乎從三個層面著手。一是選用更小波長的光源,二是通過界面材料提高數(shù)值孔徑NA值,三是獲取更低的工藝因子,其中主要的實現(xiàn)手段是縮短光源波長。

但是光學(xué)光刻是存在分辨率極限的,縮小波長的每一次實現(xiàn)都伴隨技術(shù)難度和成本倍增,所以EUV光刻機不僅產(chǎn)能有限而且成本極其高昂。而納米壓印的加工過程不使用可見光或紫外光加工圖案,而是使用機械手段進行圖案轉(zhuǎn)移,所以能實現(xiàn)的分辨率完全不會受到光學(xué)光刻最短曝光波長的物理限制,也不會像EUV需要如此高昂的成本。

在美光科技公司近期的演講中,也提到了DRAM節(jié)點和沉浸式光刻分辨率的問題,“Chop層數(shù)量不斷增加,這就意味著添加更多的曝光步驟,來取出密集存儲器陣列外圍的dummy structures?!痹诠鈱W(xué)系統(tǒng)下,受限于技術(shù)本身的限制,DRAM層圖案已經(jīng)很難用光刻技術(shù)來進行印刷。

“納米打印方式可以用更精細的方式打印出來,且鑒于納米壓印技術(shù)應(yīng)用成本是沉浸式光刻技術(shù)的五分之一,因此是非常不錯的解決方案”,美光科技公司坦言。納米壓印分辨率只與模板圖案的尺寸相關(guān),已經(jīng)能做到高于傳統(tǒng)光刻的分辨率。

雖然生產(chǎn)速度上會慢上一些,但是用于壓印的模板可以反復(fù)使用,大大降低了加工成本也方便進行量產(chǎn)。因此美光計劃率先支持佳能的納米壓印技術(shù),從而進一步降低生產(chǎn)DRAM存儲芯片的單層成本。

存儲芯片,的確是目前最契合納米壓印技術(shù)的。存儲廠商在芯片制造上會更偏重對成本的把控,會放寬對缺陷的要求給予一定的設(shè)計余量,可以承受一定的缺陷只要不影響成品率就行。佳能規(guī)劃的納米壓印設(shè)備路線圖也是從3D NAND存儲芯片開始,逐漸過渡到DRAM,最終實現(xiàn)CPU等邏輯芯片的制造。

凱俠與佳能在納米壓印上的合作也已有多年,SK海力士也從Canon引進納米壓印設(shè)備計劃在2025年左右使用該設(shè)備開始量產(chǎn)3D NAND閃存。三星同樣開發(fā)了包括納米壓印技術(shù)在內(nèi)多種方案以解決多圖案工藝導(dǎo)致的成本上升問題。

佳能社長御手洗富士夫也曾在去年表示,納米壓印光刻技術(shù)面世為半導(dǎo)體制造商生產(chǎn)先進芯片開辟了一條新的途徑。

隨著佳能光刻設(shè)備最快今年開始交付,存儲芯片與納米壓印技術(shù)相結(jié)合,該技術(shù)能否降低存儲廠商對芯片代工廠的依賴,能否在存儲芯片的批量生產(chǎn)上大幅提高效率并降低成本,這一問題的答案最早在今年就能看到。

降低芯片制造成本,納米壓印給國產(chǎn)先進芯片發(fā)展帶來新思路

此前佳能公布FPA-1200NZ2C納米壓印光刻半導(dǎo)體設(shè)備社長御手洗富士夫表示,納米壓印光刻半導(dǎo)體設(shè)備比ASML的EUV少1位數(shù),而且這種機器所需功率只有EUV同類產(chǎn)品的十分之一。

從目前公布的進展看,F(xiàn)PA-1200NZ2C已經(jīng)能夠勝任5nm節(jié)點芯片的制造。此前還有佳能高管表示只需要不斷改進掩模,F(xiàn)PA-1200NZ2C甚至能生產(chǎn)2nm芯片。

除了制程節(jié)點上的適配,據(jù)日經(jīng)中文網(wǎng)報道,納米壓印能與極紫外光刻相比能將該工序的制造成本降低四成,耗電量降低九成。佳能此前公布的研究結(jié)果中,納米壓印光刻在吞吐量為80片時相對ArF光刻工藝可降低28%的成本,隨著吞吐量增加成本降低幅度可達到50%以上。

雖然納米壓印技術(shù)不會也不可能完全取代EUV,但是它如果能成功應(yīng)用,將打開芯片先進制程制造的新思路。

眾所周知,目前我國半導(dǎo)體產(chǎn)業(yè)正受到多方圍堵,國內(nèi)半導(dǎo)體制造商獲取先進半導(dǎo)體制造設(shè)備受到了不小的限制,尤其是在先進制程上。不例外的是佳能的納米壓印設(shè)備同樣是限制出口的,日本的出口管制清單中就有“可實現(xiàn)45nm以下線寬的壓印光刻裝置”。

當(dāng)前,納米壓印市場正在逐漸壯大,TechNavio數(shù)據(jù)顯示,2026年納米壓印市場有望達到33億美元,年復(fù)合增長率可達17.74%。已有不少國內(nèi)廠商和科研機構(gòu)在納米壓印賽道上布局,如青島天仁微納、蘇州蘇大維格、美迪凱、水晶光電、炬光科技、蘇州光舵微納、昇印光電、新維度微納、歌爾股份等,助力國內(nèi)半導(dǎo)體制造進一步突破。

在納米壓印市場打磨多年的天仁微納已經(jīng)在微納光學(xué)市場占據(jù)了技術(shù)和市場領(lǐng)先地位,現(xiàn)在除了繼續(xù)迭代納米壓印光刻在晶圓級光學(xué)加工領(lǐng)域的拓展,還在持續(xù)加碼拓展納米壓印在半導(dǎo)體集成電路、平板顯示、生物芯片等其他領(lǐng)域的應(yīng)用,助力國產(chǎn)納米壓印設(shè)備打破進口壟斷。

不久前炬光科技成功并購瑞士SMO,SMO擁有納米壓印精密微納光學(xué)設(shè)計與加工制造技術(shù),即結(jié)合微納光學(xué)設(shè)計目標進行母版的設(shè)計與制造,在8英寸晶圓基板上進行精密壓印,8英寸晶圓處于成熟量產(chǎn)階段。

光舵微納經(jīng)過多年的研發(fā)及市場應(yīng)用推廣,已制造出多款研發(fā)型納米壓印設(shè)備及全自動量產(chǎn)型納米壓印設(shè)備,在LED圖形化襯底產(chǎn)業(yè)實現(xiàn)了對尼康光刻機的產(chǎn)業(yè)化替代。目前也在積極拓展納米壓印技術(shù)在高端半導(dǎo)體領(lǐng)域的產(chǎn)業(yè)化應(yīng)用。

如果納米壓印設(shè)備在實際量產(chǎn)中真的取得了如預(yù)期中的效果,這對國內(nèi)納米壓印行業(yè)無疑將是一針強心劑,也將為國內(nèi)先進芯片制造發(fā)展帶來新的思路。

小結(jié)

隨著半導(dǎo)體行業(yè)的快速發(fā)展,芯片越來越緊湊集成度越來越高,對芯片制造技術(shù)提出了越來越高的要求,行業(yè)渴求更低成本的制造技術(shù)。納米壓印能否如預(yù)期中掀起先進制程芯片制造的革命,不久之后就能在存儲領(lǐng)域見分曉。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 光刻技術(shù)
    +關(guān)注

    關(guān)注

    1

    文章

    151

    瀏覽量

    16538
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    納米壓印的光柵圖形形貌3D測量-3D白光干涉儀應(yīng)用

    1 引言 納米壓印技術(shù)因低成本、高 throughput、高分辨率的優(yōu)勢,成為微納光柵制備的核心工藝,廣泛應(yīng)用于光學(xué)顯示、光通信、太陽能電池等領(lǐng)域。光柵圖形的線寬、周期、深度、側(cè)壁傾角及表面粗糙度等
    的頭像 發(fā)表于 01-22 17:06 ?545次閱讀
    <b class='flag-5'>納米</b><b class='flag-5'>壓印</b>的光柵圖形形貌3D測量-3D白光干涉儀應(yīng)用

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個工藝節(jié)點。 2、晶背供電技術(shù) 3、EUV光刻機與其他競爭技術(shù) 光刻技術(shù)
    發(fā)表于 09-15 14:50

    澤攸科技 | 電子束光刻(EBL)技術(shù)介紹

    電子束光刻(EBL)是一種無需掩模的直接寫入式光刻技術(shù),其工作原理是通過聚焦電子束在電子敏感光刻膠表面進行納米級圖案直寫。
    的頭像 發(fā)表于 08-14 10:07 ?3257次閱讀
    澤攸科技 | 電子束<b class='flag-5'>光刻</b>(EBL)<b class='flag-5'>技術(shù)</b>介紹

    3D 共聚焦顯微鏡 | 芯片制造光刻工藝的表征應(yīng)用

    光刻工藝是芯片制造的關(guān)鍵步驟,其精度直接決定集成電路的性能與良率。隨著制程邁向3nm及以下,光刻膠圖案三維結(jié)構(gòu)和層間對準精度的控制要求達納米
    的頭像 發(fā)表于 08-05 17:46 ?1225次閱讀
    3D 共聚焦顯微鏡 | <b class='flag-5'>芯片</b><b class='flag-5'>制造</b><b class='flag-5'>光刻</b>工藝的表征應(yīng)用

    佳能9月啟用新光刻機工廠,主要面向成熟制程及封裝應(yīng)用

    與成熟制程市場提供更多設(shè)備產(chǎn)能支持。 據(jù)介紹,這座新工廠是佳能在 2023 年開始動工建設(shè)的,并可能使用自家開發(fā)的 Nanoimprint (納米壓印) 技術(shù),總投資額超過 500 億日元,涵蓋廠房與先進
    的頭像 發(fā)表于 08-04 17:39 ?907次閱讀

    壓電納米定位系統(tǒng)如何重塑納米壓印精度邊界

    的問題,還存在工藝復(fù)雜度大幅增加的瓶頸。而納米壓印技術(shù)憑借其在高分辨率加工、低成本生產(chǎn)以及高量產(chǎn)效率等方面的顯著優(yōu)勢,正逐步成為下一代微納制造領(lǐng)域的核心
    的頭像 發(fā)表于 06-19 10:05 ?949次閱讀
    壓電<b class='flag-5'>納米</b>定位系統(tǒng)如何重塑<b class='flag-5'>納米</b><b class='flag-5'>壓印</b>精度邊界

    MEMS制造領(lǐng)域中光刻Overlay的概念

    在 MEMS(微機電系統(tǒng))制造領(lǐng)域,光刻工藝是決定版圖中的圖案能否精確 “印刷” 到硅片上的核心環(huán)節(jié)。光刻 Overlay(套刻精度),則是衡量光刻
    的頭像 發(fā)表于 06-18 11:30 ?1919次閱讀
    MEMS<b class='flag-5'>制造</b>領(lǐng)域中<b class='flag-5'>光刻</b>Overlay的概念

    定向自組裝光刻技術(shù)的基本原理和實現(xiàn)方法

    定向自組裝光刻技術(shù)通過材料科學(xué)與自組裝工藝的深度融合,正在重構(gòu)納米制造的工藝組成。主要內(nèi)容包含圖形結(jié)構(gòu)外延法、化學(xué)外延法及圖形轉(zhuǎn)移技術(shù)
    的頭像 發(fā)表于 05-21 15:24 ?2284次閱讀
    定向自組裝<b class='flag-5'>光刻</b><b class='flag-5'>技術(shù)</b>的基本原理和實現(xiàn)方法

    芯片制造中自對準接觸技術(shù)介紹

    但當(dāng)芯片做到22納米時,工程師遇到了大麻煩——用光刻機畫接觸孔時,稍有一點偏差就會導(dǎo)致芯片報廢。 自對準接觸技術(shù)(SAC) ,完美解決了這個
    的頭像 發(fā)表于 05-19 11:11 ?1557次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>制造</b>中自對準接觸<b class='flag-5'>技術(shù)</b>介紹

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋晶圓工藝到后端封測

    ——薄膜制作(Layer)、圖形光刻(Pattern)、刻蝕和摻雜,再到測試封裝,一目了然。 全書共分20章,根據(jù)應(yīng)用于半導(dǎo)體制造的主要技術(shù)分類來安排章節(jié),包括與半導(dǎo)體制造相關(guān)的基礎(chǔ)
    發(fā)表于 04-15 13:52

    納米錫膏:掀起精密焊接領(lǐng)域的新革命

    納米錫膏憑借其粒徑小、助焊劑活性強、印刷性能佳等特點,在消費電子、汽車電子、半導(dǎo)體封裝、醫(yī)療器械、軍工航天等多個領(lǐng)域得到廣泛應(yīng)用。它不僅能滿足高密度、小尺寸元件的焊接需求,還能提高焊接質(zhì)量和產(chǎn)品的可靠性,是電子制造領(lǐng)域不可或缺的高性能材料。
    的頭像 發(fā)表于 04-08 16:20 ?1016次閱讀
    微<b class='flag-5'>納米</b>錫膏:<b class='flag-5'>掀起</b>精密焊接領(lǐng)域的新<b class='flag-5'>革命</b>

    【「芯片通識課:一本書讀懂芯片技術(shù)」閱讀體驗】芯片怎樣制造

    光刻工藝、刻蝕工藝 在芯片制造過程中,光刻工藝和刻蝕工藝用于在某個半導(dǎo)體材料或介質(zhì)材料層上,按照光掩膜版上的圖形,“刻制”出材料層的圖形。 首先準備好硅片和光掩膜版,然后再硅片表面
    發(fā)表于 04-02 15:59

    【「芯片通識課:一本書讀懂芯片技術(shù)」閱讀體驗】了解芯片怎樣制造

    工藝流程: 芯片設(shè)計,光掩模版制作,晶圓上電路制造,(薄膜氧化,平坦化,光刻膠涂布,光刻,刻蝕,離子注入擴散,裸片檢測)
    發(fā)表于 03-27 16:38

    不只依賴光刻機!芯片制造的五大工藝大起底!

    在科技日新月異的今天,芯片作為數(shù)字時代的“心臟”,其制造過程復(fù)雜而精密,涉及眾多關(guān)鍵環(huán)節(jié)。提到芯片制造,人們往往首先想到的是光刻機這一高端設(shè)
    的頭像 發(fā)表于 03-24 11:27 ?4052次閱讀
    不只依賴<b class='flag-5'>光刻</b>機!<b class='flag-5'>芯片</b><b class='flag-5'>制造</b>的五大工藝大起底!

    DSA技術(shù):突破EUV光刻瓶頸的革命性解決方案

    為了補償光子不足,制造商可能會增加曝光劑量,這又會延長光刻過程中停留的時間。然而,這種做法直接影響了生產(chǎn)效率,使得整個過程變得更慢,經(jīng)濟性降低。此外,隨著幾何尺寸的縮小以適應(yīng)更小的技術(shù)節(jié)點,對更高
    的頭像 發(fā)表于 03-19 11:10 ?1488次閱讀
    DSA<b class='flag-5'>技術(shù)</b>:突破EUV<b class='flag-5'>光刻</b>瓶頸的<b class='flag-5'>革命</b>性解決方案