91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎么建設(shè)高性能多核DSP+FPGA實驗室?一起來河北工程大學(xué)看看

創(chuàng)龍教儀 ? 2024-06-08 08:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1?

院校簡介

//

8b30ce72-252e-11ef-bd4a-92fbcf53809c.jpg

河北工程大學(xué)是河北省重點骨干大學(xué),河北省人民政府與水利部共建高校,河北省重點支持的國內(nèi)一流大學(xué)建設(shè)高校,河北省文明單位,坐落在中國歷史文化名城、“成語典故之都”邯鄲市。

學(xué)校現(xiàn)有工學(xué)、理學(xué)、管理學(xué)、農(nóng)學(xué)、醫(yī)學(xué)、文學(xué)、經(jīng)濟學(xué)、法學(xué)、藝術(shù)學(xué)、教育學(xué)、歷史學(xué)11個學(xué)科門類。招生專業(yè)72個,其中工程類專業(yè)47個,占比達(dá)65.2%。擁有河北省唯一的服務(wù)國家特殊需求博士人才培養(yǎng)項目—水資源水環(huán)境調(diào)控及綜合管理,擁有河北省唯一的水利工程博士后科研流動站。工程學(xué)學(xué)科進(jìn)入ESI排名全球前1%。擁有水利工程、地質(zhì)資源與地質(zhì)工程、機械工程、管理科學(xué)與工程等17個碩士學(xué)位授權(quán)一級學(xué)科

機械與裝備工程學(xué)院是河北工程大學(xué)辦學(xué)歷史最悠久的學(xué)院之一,學(xué)院設(shè)有6個教學(xué)系,建設(shè)有機械設(shè)計制造及其自動化、車輛工程、材料成型及控制工程、機器人工程、測控技術(shù)與儀器、機械電子工程(3+4)等6個本科專業(yè)。建設(shè)有1個國家級一流本科專業(yè)“機械設(shè)計制造及其自動化”,1個省級一流本科專業(yè)“車輛工程”,1個新工科專業(yè)“機器人工程”,“測控技術(shù)與儀器”專業(yè)已經(jīng)通過工程教育認(rèn)證申請。

2?

實驗室狀態(tài)

創(chuàng)龍教儀聯(lián)合河北工程大學(xué)共同建設(shè)高性能DSP+FPGA教學(xué)平臺,在機械與裝備工程學(xué)院-精密測量實驗室,針對DSP+FPGA課程,探討了該課程的應(yīng)用方向,制定學(xué)生課程學(xué)習(xí)的培養(yǎng)計劃。

8b355fbe-252e-11ef-bd4a-92fbcf53809c.jpg

8b504f5e-252e-11ef-bd4a-92fbcf53809c.jpg

TL6678F-TEB相關(guān)實驗(部分)

DSP實驗環(huán)境搭建與CCS開發(fā)基礎(chǔ)

安裝CCS與串口調(diào)試工具

CCS工程新建、編譯和導(dǎo)入

DSP算法實驗

有限沖激響應(yīng)濾波器(FIR)算法

無限沖激響應(yīng)濾波器(IIR)算法

快速傅立葉變換(FFT)算法

一維FFT性能測試算法

圖像類實驗

圖像旋轉(zhuǎn)、縮放和反色

灰度圖像直方圖、直方圖均衡化

邊緣檢測

灰度圖像二值化

RGB24圖像灰度轉(zhuǎn)換

SYS/BIOS實驗

創(chuàng)建任務(wù)實驗

定時器控制實驗

創(chuàng)建硬件中斷實驗

執(zhí)行軟件中斷實驗

SYS/BIOS時間戳實驗

SYS/BIOS時間戳實驗

MultiCore實驗

圖像旋轉(zhuǎn)

圖像縮放

邊緣檢測

RGB24圖像灰度轉(zhuǎn)換

綜合類實驗

CameraLink 工業(yè)相機實時檢測與處理

圖像拼接、復(fù)原、超分辨率重建

目標(biāo)跟蹤、人臉檢測

8b6c25ee-252e-11ef-bd4a-92fbcf53809c.jpg

參與交流的黃老師,孫老師等和學(xué)生們對TL6678F-TEB相關(guān)實驗案例表現(xiàn)出十足的熱情,并對創(chuàng)龍教儀專業(yè)的技術(shù)能力與認(rèn)真的工作態(tài)度表示了肯定。


面對日新月異的技術(shù)發(fā)展,創(chuàng)龍教儀在不斷學(xué)習(xí)與探索新技術(shù)與高校新需求之間的聯(lián)系,并通過與高校間的交流學(xué)習(xí)助力高校培養(yǎng)能夠適應(yīng)新社會生產(chǎn)需求的高級人才,以響應(yīng)國家二十大“產(chǎn)教融合”的方針!

3?

特色案例

實驗名稱:

CameraLink工業(yè)相機實時檢測與處理綜合實驗

實驗?zāi)康模?/strong>

(1)了解TI C66x DSP和Xilinx FPGA平臺的優(yōu)勢和應(yīng)用。

(2)了解CameraLink工業(yè)相機和MJPEG。

(3)學(xué)習(xí)基于TI C6678 DSP和Xilinx FPGA實現(xiàn)CameraLink工業(yè)相機實時檢測與處理。

實驗原理:

CameraLink工業(yè)相機簡介

CameraLink工業(yè)相機是指具有CameraLink接口滿足工業(yè)要求的相機。CameraLink接口是由AIA協(xié)會推出的數(shù)字圖像信號串行通訊接口協(xié)議,是在ChannelLink技術(shù)基礎(chǔ)上發(fā)展而來的。CameraLink標(biāo)準(zhǔn)支持的最高數(shù)據(jù)傳輸率可達(dá)680MB/s。

8b6ff57a-252e-11ef-bd4a-92fbcf53809c.png

FPGA端作為SRIO Initiator,DSP端作為SRIO Target。FPGA端通過SRIO SWRITE和乒乓方式,將數(shù)據(jù)傳輸至DSP端的0x90000000和0x90500000的DDR地址空間。

DSP端project目錄下包括兩個工程,分別為主核工程與從核工程。主核工程編譯后默認(rèn)生成的可執(zhí)行文件適用于DSP ETH1網(wǎng)口,如需重新生成適用于DSP ETH0網(wǎng)口的可執(zhí)行文件,請參考關(guān)鍵代碼小節(jié)進(jìn)行源碼修改。從核工程編譯后生成的可執(zhí)行文件為srio_image_processing_slave.out。

8b7e186c-252e-11ef-bd4a-92fbcf53809c.png

工程解析

Image_processing_master任務(wù)調(diào)用mc_process_init函數(shù),初始化和打開對應(yīng)消息隊列,用于傳輸消息。

8ba2d9fe-252e-11ef-bd4a-92fbcf53809c.png

默認(rèn)使用DHCP模式自動獲取DSP ETH1網(wǎng)口IP地址。如需修改為靜態(tài)IP地址,或修改為使用DSP ETH0網(wǎng)口,可參考如下說明進(jìn)行配置。

8bcd2a92-252e-11ef-bd4a-92fbcf53809c.png

本案例使用Serial RapidIO Gen2 IP核實現(xiàn)SRIO Initiator,使用HELLO(Header Encoded Logical Layer Optimized)格式,支持NREAD、NWRITE、NWRITE_R、NWRITE_R、DOORBELL、MESSG等Response Packet操作。

8bde3814-252e-11ef-bd4a-92fbcf53809c.png

實驗設(shè)備

硬件:TL6678F-TEB,CameraLink黑白相機(型號:RS-A5241-CM107-S00),CameraLink視頻采集模塊(型號:TLCameraLinkF),路由器(動態(tài)IP需要,如采用靜態(tài)IP方式可不需要)。

軟件:Vivado2017.4,CCS5.5,Windows7以上操作系統(tǒng)。

硬件連接

(1)用Micro USB串口線將PC端連接實驗主板調(diào)試串口。

(2)連接好實驗箱的電源仿真器。

(3)將FPGA下載器連接開發(fā)板FPGA端JTAG接口(CON10)到PC端。

(4)打開設(shè)備管理器查看Enhanced COM port口的COM口號、查看仿真器和下載器連接是否正常。

8c09a760-252e-11ef-bd4a-92fbcf53809c.png

(5)打開并設(shè)置串口調(diào)試軟件,波特率為115200。

(6)將TLCameraLinkF模塊連接至評估板FPGA FMC2接口,評估板J1跳線帽選擇2.5V檔位,以配置FMC IO的BANK電壓為2.5V。請將CameraLink相機的CL0通過數(shù)據(jù)線連接至TLCameraLinkF模塊的CON1接口,將CameraLink相機的CL1通過數(shù)據(jù)線連接至TLCameraLinkF模塊的CON2接口。

(7)用網(wǎng)線連接實驗主板和路由器,實驗主板默認(rèn)ETH1口,要保證開發(fā)板與PC端保持在同一網(wǎng)段下。

(8)撥碼開關(guān)撥到NO BOOT模式:000XX(備注:XX為1或0均可)。

(9)實驗箱上電。

8c0d6382-252e-11ef-bd4a-92fbcf53809c.png

實驗現(xiàn)象

在PC機瀏覽器輸入評估板IP地址打開網(wǎng)頁界面,在網(wǎng)頁界面中選擇處理核心數(shù)量為Eight cores,選擇本案例所使用相機的最高處理幀率為107fps。

8c3a2cb4-252e-11ef-bd4a-92fbcf53809c.png

點擊"Program Item",網(wǎng)頁將顯示經(jīng)DSP端進(jìn)行Sobel(邊緣檢測)算法處理后的圖像。

同時,DSP端串口調(diào)試終端將會打印處理信息。

8c4b938c-252e-11ef-bd4a-92fbcf53809c.png

4?

設(shè)備概述

//

8c6ba532-252e-11ef-bd4a-92fbcf53809c.jpg

產(chǎn)品型號:TL6678F-TEB

處理器類型:TI TMS320C6678 + Xilinx Kintex-7

應(yīng)用領(lǐng)域:圖像處理、信號處理、通信、自動化、航空電子、機器視覺

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8244

    瀏覽量

    366596
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636222
  • 機器人
    +關(guān)注

    關(guān)注

    213

    文章

    31073

    瀏覽量

    222171
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    產(chǎn)教融合新標(biāo)桿:小眼睛科技助力北理工-紫光同創(chuàng)國產(chǎn)FPGA課賽結(jié)合實驗室隆重揭牌!

    為深化產(chǎn)教融合、加速國產(chǎn)FPGA人才培養(yǎng)體系建設(shè),紫光同創(chuàng)與北京理工大學(xué)集成電路與電子學(xué)院達(dá)成戰(zhàn)略合作,共建國產(chǎn)FPGA“課賽結(jié)合實驗室”,
    的頭像 發(fā)表于 02-06 10:36 ?347次閱讀
    產(chǎn)教融合新標(biāo)桿:小眼睛科技助力北理工-紫光同創(chuàng)國產(chǎn)<b class='flag-5'>FPGA</b>課賽結(jié)合<b class='flag-5'>實驗室</b>隆重揭牌!

    北京理工大學(xué)集成電路與電子學(xué)院和紫光同創(chuàng)國產(chǎn)FPGA課賽結(jié)合實驗室揭牌

    2月5日,北京理工大學(xué)集成電路與電子學(xué)院-紫光同創(chuàng)“國產(chǎn)FPGA課賽結(jié)合實驗室”揭牌儀式在北京理工大學(xué)集成電路與電子學(xué)院4號教學(xué)樓301教室隆重舉辦!
    的頭像 發(fā)表于 02-06 10:03 ?409次閱讀

    香港科技大學(xué)與英特爾共建聯(lián)合實驗室,聚焦高能效智能計算

    香港科技大學(xué)與英特爾宣布成立“香港科技大學(xué)-英特爾聯(lián)合實驗室”(以下簡稱“聯(lián)合實驗室”)。該實驗室將開展為期三年的研究計劃,重點探索高能效近
    的頭像 發(fā)表于 02-05 16:30 ?477次閱讀
    香港科技<b class='flag-5'>大學(xué)</b>與英特爾共建聯(lián)合<b class='flag-5'>實驗室</b>,聚焦高能效智能計算

    基于DSPFPGA異構(gòu)架構(gòu)的高性能伺服控制系統(tǒng)設(shè)計

    DSP+FPGA架構(gòu)在伺服控制模塊中的應(yīng)用,成功解決了高性能伺服系統(tǒng)對實時性、精度和復(fù)雜度的多重需求。通過合理的功能劃分,DSP專注于復(fù)雜算法和上層控制,FPGA處理高速硬件任務(wù),兩者
    的頭像 發(fā)表于 12-04 15:38 ?570次閱讀
    基于<b class='flag-5'>DSP</b>與<b class='flag-5'>FPGA</b>異構(gòu)架構(gòu)的<b class='flag-5'>高性能</b>伺服控制系統(tǒng)設(shè)計

    香港科技大學(xué)(廣州)與奇異摩爾聯(lián)合實驗室揭牌

    近日,香港科技大學(xué)(廣州)-奇異摩爾聯(lián)合實驗室揭牌儀式在香港科技大學(xué)(廣州)學(xué)生活動中心成功舉行。本次儀式備受行業(yè)矚目,吸引了來自產(chǎn)、投、學(xué)三界的多位專家與學(xué)者齊聚堂。
    的頭像 發(fā)表于 11-06 09:09 ?783次閱讀

    產(chǎn)教融合新落地!維視智造與安徽工業(yè)大學(xué)共建智能視覺實驗室

    近日,維視智造與安徽工業(yè)大學(xué)電氣與信息工程學(xué)院達(dá)成深度合作,共建智能視覺實驗室,并于今年完成了MV-VS1100S-VB機器視覺應(yīng)用教學(xué)實驗平臺的交付,為該校智能感知
    的頭像 發(fā)表于 10-29 15:27 ?321次閱讀

    光峰科技與深圳技術(shù)大學(xué)簽署聯(lián)合實驗室合作協(xié)議

    10月16日,光峰科技公告官宣,與深圳技術(shù)大學(xué)擬簽署《光峰科技與深圳技術(shù)大學(xué)聯(lián)合實驗室合作協(xié)議》,圍繞半導(dǎo)體激光前沿領(lǐng)域進(jìn)行合作研發(fā),共同建立聯(lián)合實驗室,預(yù)計在協(xié)議有效期的6年內(nèi),向聯(lián)
    的頭像 發(fā)表于 10-17 17:32 ?1418次閱讀

    Solidigm 成立AI中央實驗室,配備高性能、大密度存儲測試集群

    實驗室。該實驗室配備了專為多種AI工作負(fù)載量身打造的高性能、高密度的存儲測試集群。 這座先進(jìn)的 AI 中央實驗室坐落于美國蘭喬科爾多瓦的 FarmGPU 設(shè)施內(nèi),緊鄰 Solidigm
    的頭像 發(fā)表于 10-10 17:03 ?779次閱讀

    比亞迪與香港科技大學(xué)成立具身智能實驗室

    近日,比亞迪汽車工業(yè)有限公司與香港科技大學(xué)(以下簡稱“港科大”)簽署合作框架協(xié)議,共同成立“香港科技大學(xué)-比亞迪具身智能聯(lián)合實驗室”。本次合作該實驗室將聚焦機器人技術(shù)與智能制造的前沿研
    的頭像 發(fā)表于 07-10 18:08 ?1154次閱讀

    實驗室智慧配電房建設(shè)方案:打造安全高效的電力保障

    的電力保障。以下是實驗室智慧配電房建設(shè)方案。、系統(tǒng)架構(gòu)設(shè)計實驗室智慧配電房采用分層分布式架構(gòu),包括設(shè)備層、網(wǎng)絡(luò)層和應(yīng)用層。設(shè)備層部署各
    的頭像 發(fā)表于 06-10 09:40 ?773次閱讀
    <b class='flag-5'>實驗室</b>智慧配電房<b class='flag-5'>建設(shè)</b>方案:打造安全高效的電力保障

    擁抱開源!一起來FPGA開發(fā)板啦!

    批分組名單,大家可以下載附件查看自己分在了哪個小組,有疑問或想要調(diào)整分組可以微信私聊小助手~ 分組名單:*附件:開源FPGA項目分組安排情況.xlsx 直播預(yù)約: 開源活動 | 一起來F
    發(fā)表于 06-06 14:05

    華寶新能與電子科技大學(xué)(深圳)高等研究院共建聯(lián)合實驗室

    為加速新能源技術(shù)創(chuàng)新與產(chǎn)業(yè)轉(zhuǎn)化,助力國家“雙碳”目標(biāo)實現(xiàn)與粵港澳大灣區(qū)國際科創(chuàng)中心建設(shè),近日,華寶新能與電子科技大學(xué)(深圳)高等研究院成立“華寶新能光伏儲能電子聯(lián)合實驗室”,并在電子科技大學(xué)
    的頭像 發(fā)表于 05-30 19:58 ?851次閱讀

    實驗室安全管理成焦點,漢威科技賦能實驗室安全升級

    式增長,據(jù)統(tǒng)計,我國擁有550余個國家重點實驗室,37000余個高校實驗室,實驗室總面積多達(dá)3700余萬平米。作為科技創(chuàng)新的重要載體,實驗室建設(shè)
    的頭像 發(fā)表于 04-10 10:41 ?915次閱讀
    <b class='flag-5'>實驗室</b>安全管理成焦點,漢威科技賦能<b class='flag-5'>實驗室</b>安全升級

    南京大學(xué)與安路科技成立FPGA創(chuàng)新教育聯(lián)合實驗室

    3月15日,在南京大學(xué)電子科學(xué)與工程學(xué)院報告廳舉辦的2025電子信息實驗技術(shù)教學(xué)建設(shè)研討會上,安路科技與南京大學(xué)迎來關(guān)鍵合作進(jìn)展——“南京
    的頭像 發(fā)表于 03-20 10:38 ?1119次閱讀

    從零到:集成電路封裝測試實驗室建設(shè)的關(guān)鍵要素

    集成電路封裝測試實驗室建設(shè)項涉及多學(xué)科、多環(huán)節(jié)的系統(tǒng)工程。從研發(fā)型實驗室的精準(zhǔn)溫控需求到量產(chǎn)型實驗
    的頭像 發(fā)表于 03-08 14:40 ?733次閱讀
    從零到<b class='flag-5'>一</b>:集成電路封裝測試<b class='flag-5'>實驗室</b><b class='flag-5'>建設(shè)</b>的關(guān)鍵要素