91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺(tái)

Achronix ? 來源:Achronix ? 2024-09-18 16:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Primemas選擇Achronix eFPGA技術(shù)用于SoC Hub 小芯片(Chiplet) 平臺(tái)

高性能 FPGA嵌入式FPGA (eFPGA) IP 的領(lǐng)導(dǎo)者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開發(fā)創(chuàng)新 SoC Hub Chiplet (Hublet) 平臺(tái)的無晶圓廠半導(dǎo)體公司 Primemas 宣布合作,將 FPGA可編程性引入 Primemas 產(chǎn)品套件。Primemas為Primemas Hublet選擇了Achronix的Speedcore eFPGA IP,以支持需要可編程性和測試能力的組織。

作為SoC小芯片領(lǐng)域的先驅(qū),Primemas專注于幫助組織提供增值功能,顯著降低開發(fā)和生產(chǎn)成本,并通過包括高級(jí)AI/ML應(yīng)用在內(nèi)的專用小芯片提高性能。Primemas高度可擴(kuò)展、功能豐富的 SoC Hublet 包括高容量DDR4/5 內(nèi)存、CXL3.0/PCIe、D2D 接口和具有高級(jí)處理能力的高性能多核 CPU 集群。當(dāng)與定制的 FPGA 小芯片芯片配對時(shí),Hublet 為數(shù)據(jù)中心、云服務(wù)提供商和內(nèi)存制造商提供了經(jīng)濟(jì)高效且可擴(kuò)展的解決方案。這種組合可以高效地測試、調(diào)試和實(shí)施各種硬件解決方案,同時(shí)縮短上市時(shí)間。

Primemas首席執(zhí)行官Il Park表示:“通過將Achronix市場領(lǐng)先的SpeedcoreFPGA IP集成到Primemas Hublet產(chǎn)品系列中,我們正在實(shí)現(xiàn)一個(gè)可編程、靈活和可擴(kuò)展的平臺(tái),所有這些都在一個(gè)封裝中。我們期待與Achronix合作,為市場帶來最高效、最先進(jìn)的解決方案。

Achronix營銷副總裁Steve Mensor表示:“我們很高興向Primemas提供AchronixSpeedcore eFPGA IP,以提供其創(chuàng)新的、市場領(lǐng)先的、基于FPGA的SoC Hublet解決方案?!鞍雽?dǎo)體小芯片生態(tài)系統(tǒng)在高速發(fā)展,Primmas將通過其基于FPGA的小芯片解決方案來利用這個(gè)新興市場。”

關(guān)于Achronix Semiconductor Corporation

Achronix Semiconductor Corporation是一家總部位于加利福尼亞州圣克拉拉的無晶圓廠半導(dǎo)體公司,提供基于FPGA的高端數(shù)據(jù)加速解決方案,旨在解決高性能、計(jì)算密集型和實(shí)時(shí)處理應(yīng)用。Achronix是唯一一家同時(shí)擁有高性能、高密度獨(dú)立FPGA和許可eFPGA IP解決方案的供應(yīng)商。AchronixSpeedster7t FPGA和Speedcore eFPGA IP產(chǎn)品通過針對AI、機(jī)器學(xué)習(xí)、網(wǎng)絡(luò)和數(shù)據(jù)中心應(yīng)用的即用型VectorPath加速卡得到進(jìn)一步增強(qiáng)。所有Achronix產(chǎn)品都由Achronix工具套件提供全面支持,使客戶能夠快速開發(fā)自己的定制應(yīng)用程序。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636532
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54017

    瀏覽量

    466321
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30751

    瀏覽量

    264342
  • Achronix
    +關(guān)注

    關(guān)注

    1

    文章

    78

    瀏覽量

    23014

原文標(biāo)題:Primemas在Chiplet上選用Achronix eFPGA IP

文章出處:【微信號(hào):Achronix,微信公眾號(hào):Achronix】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對計(jì)算能力的需求呈指數(shù)級(jí)增長,業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來自新加坡微電子研究院在2025年HIR年會(huì)上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?1406次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進(jìn)互連<b class='flag-5'>技術(shù)</b>

    如何突破AI存儲(chǔ)墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    的零誤碼與穩(wěn)定性 量產(chǎn)背書25+ 成功案例, 10+ 全球客戶證明方案的成熟度與商業(yè)可靠性 4. 戰(zhàn)略演進(jìn):從單一IP向Chiplet基礎(chǔ)設(shè)施平臺(tái)跨越奎芯科技不僅提供“設(shè)計(jì)藍(lán)圖”,更通過M2LINK
    發(fā)表于 01-29 17:32

    西門子EDA如何推動(dòng)Chiplet技術(shù)商業(yè)化落地

    全球半導(dǎo)體產(chǎn)業(yè)正從曠日持久的競速賽,轉(zhuǎn)向以創(chuàng)新為核心的全新范式。在這場革命中,Chiplet(小芯片)技術(shù)來到了聚光燈下,它主張將復(fù)雜系統(tǒng)分解為模塊化的小芯片,通過先進(jìn)封裝技術(shù)進(jìn)行異構(gòu)集成,從而開辟了一條通往更高性能密度的路徑。
    的頭像 發(fā)表于 01-24 10:14 ?1014次閱讀

    Altera全新推出MAX 10 FPGA封裝新選擇

    Altera 全新推出 MAX 10 FPGA 封裝新選擇,采用可變間距球柵陣列 (VPBGA) 技術(shù)并已開始批量出貨,可為空間受限及 I/O 密集型應(yīng)用的設(shè)計(jì)人員帶來關(guān)鍵技術(shù)優(yōu)勢。
    的頭像 發(fā)表于 11-10 16:38 ?1858次閱讀
    Altera全新推出MAX 10 <b class='flag-5'>FPGA</b>封裝新<b class='flag-5'>選擇</b>

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    ,對于芯片架構(gòu)的設(shè)計(jì)需要什么、哪些技術(shù)已經(jīng)成熟可用以及哪些創(chuàng)新即將出現(xiàn),仍然存在不確定性。在Chiplet開始廣泛應(yīng)用之前,了解該技術(shù)及其配套生態(tài)系統(tǒng)至關(guān)重要。隨著
    的頭像 發(fā)表于 10-23 12:19 ?406次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    Achronix亮相2025全球AI芯片峰會(huì)

    在近日舉行的2025全球AI芯片峰會(huì)上,Achronix Speedster7t FPGA的大模型推理平臺(tái)展示獲得眾多業(yè)界人士的積極反響。
    的頭像 發(fā)表于 09-23 18:01 ?1310次閱讀

    Achronix邀您相約2025全球AI芯片峰會(huì)

    9月17,Achronix 將已展臺(tái)形式安排專業(yè)人員參加2025全球AI芯片峰會(huì),期待與感興趣朋友現(xiàn)場交流,地點(diǎn):上海浦東喜來登由由大酒店。
    的頭像 發(fā)表于 09-11 09:25 ?1073次閱讀

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1032次閱讀

    為什么選擇直線電機(jī)平臺(tái)?

    在精密制造與自動(dòng)化升級(jí)的關(guān)鍵節(jié)點(diǎn),運(yùn)動(dòng)控制平臺(tái)選擇關(guān)乎設(shè)備性能與生產(chǎn)效能。深厚的專業(yè)積淀和可靠的服務(wù)體系,為尋求非標(biāo)定制直線電機(jī)平臺(tái)及精密傳動(dòng)控制解決方案的企業(yè)提供了值得信賴的答案。意味著
    的頭像 發(fā)表于 08-04 18:18 ?622次閱讀

    360環(huán)視技術(shù)推薦的硬件平臺(tái):支持多攝像頭與三屏異顯的理想選擇

    實(shí)現(xiàn)物體檢測、避障判斷、自動(dòng)路徑規(guī)劃等功能。如今,這項(xiàng)技術(shù)已經(jīng)廣泛應(yīng)用于自動(dòng)泊車系統(tǒng)、智能座艙顯示、無人配送機(jī)器人、物流AGV小車等多個(gè)領(lǐng)域,成為“讓設(shè)備更聰明”的關(guān)鍵感知環(huán)節(jié)。 技術(shù)能否落地,關(guān)鍵在
    發(fā)表于 07-30 17:32

    技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動(dòng)中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?946次閱讀

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個(gè)相對較小的模塊來實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來將這些模塊集成到一個(gè)封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2045次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1646次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    Chiplet技術(shù)在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機(jī)、平板電腦等消費(fèi)電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?1070次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計(jì)理念。它將傳統(tǒng)的大型系統(tǒng)級(jí)芯片(SoC)分解成多個(gè)小型、功能化的芯片模塊(Chiplet),然后通過先進(jìn)的封裝
    的頭像 發(fā)表于 03-12 12:47 ?2886次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!