91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CPU與FPGA視覺算法產(chǎn)品應(yīng)用案例

5RJg_mcuworld ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-01-23 09:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

機器視覺工業(yè)自動化系統(tǒng)中的應(yīng)用已經(jīng)有一定的歷史,它取代了傳統(tǒng)的人工檢查,提高了生產(chǎn)質(zhì)量和產(chǎn)量。 我們已經(jīng)看到了相機在計算機、移動設(shè)備和汽車等日常生活設(shè)備中的迅速普及,但是機器視覺的最大進步莫過于處理能力。

隨著處理器的性能以每兩年翻一番的速度不斷提升,以及多核CPUFPGA等并行處理技術(shù)日益受到關(guān)注,視覺系統(tǒng)設(shè)計人員現(xiàn)在可以應(yīng)用復(fù)雜的算法來可視化數(shù)據(jù),并創(chuàng)建出更加智能的系統(tǒng)。

性能的提高意味著設(shè)計人員可以獲得更高的數(shù)據(jù)吞吐量,從而實現(xiàn)更快速的圖像采集,使用更高分辨率的傳感器,并充分利用市場上具有最高動態(tài)范圍的一些新款相機。性能的提高不僅可讓設(shè)計人員更快速地采集圖像,而且還能更快速地處理圖像。預(yù)處理算法(如閾值和濾波)或處理算法(如模式匹配)也可以更快速地執(zhí)行。最終設(shè)計人員能夠比以往更快地基于可視化數(shù)據(jù)制定決策。

德州奧斯汀NI總部數(shù)據(jù)采集和控制產(chǎn)品市場經(jīng)理,主要負責(zé)機器視覺領(lǐng)域的Brandon Treece認為,隨著視覺系統(tǒng)越來越多地集成最新一代多核CPU和強大FPGA,視覺系統(tǒng)設(shè)計人員需要了解使用這些處理元件的好處和得失。他們不僅需要在正確的硬件上運行正確的算法,還需要了解哪些架構(gòu)最適合作為其設(shè)計的基礎(chǔ)。

1內(nèi)聯(lián)處理和協(xié)處理

在研究哪種類型的算法最適合哪個處理元件之前,您應(yīng)該了解每個應(yīng)用最適合的架構(gòu)類型。在開發(fā)基于CPU和FPGA的異構(gòu)架構(gòu)的視覺系統(tǒng)時,需要考慮兩個主要的使用情況: 嵌入式處理和協(xié)處理。

如果是FPGA協(xié)處理,F(xiàn)PGA和CPU將共同工作,共享處理負載。這種架構(gòu)最常用于GigE Vision和USB3 Vision相機,因為它們的采集邏輯最好是在CPU上實現(xiàn):

您可以使用CPU采集圖像,然后通過直接存儲器訪問(DMA)將其發(fā)送到FPGA,以便FPGA可以執(zhí)行諸如濾波或顏色平面提取等操作。然后,您可以將圖像發(fā)送回CPU以進行更高級的操作,例如光學(xué)字符識別(OCR)或模式匹配。

在某些情況下,您可以在FPGA上實現(xiàn)所有的處理步驟,并只將處理結(jié)果發(fā)送回CPU。這使得CPU可以將更多的資源用于運動控制、網(wǎng)絡(luò)通信和圖像顯示等其他操作。

圖1.在FPGA協(xié)處理中,圖像使用CPU進行采集后,通過DMA發(fā)送到FPGA,然后由FPGA對圖像進行處理。

在嵌入式FPGA處理架構(gòu)中,您可以將相機接口直接連接到FPGA的引腳,以便像素可直接從相機發(fā)送到FPGA。這種架構(gòu)通常與Camera Link相機一起使用,因為它們的采集邏輯易于使用FPGA上的數(shù)字電路來實現(xiàn)。 這個架構(gòu)有兩個主要的好處:

首先,與協(xié)處理一樣,在FPGA上執(zhí)行預(yù)處理功能時,可以使用嵌入式處理將部分工作從CPU轉(zhuǎn)移到FPGA。例如,在將像素發(fā)送到CPU之前,可以在FPGA上執(zhí)行高速預(yù)處理,如濾波或閾值處理。這也減少了CPU必須處理的數(shù)據(jù)量,因為CPU上的邏輯只需捕獲感興趣區(qū)域的像素,這最終提高了整個系統(tǒng)的吞吐量。

這種架構(gòu)的第二個好處是可以在不使用CPU的情況下直接在FPGA內(nèi)進行高速控制操作。FPGA是控制應(yīng)用的理想選擇,因為它們可以提供非??焖偾腋叨却_定的循環(huán)速率。其中一個例子就是高速分類,其中FPGA向執(zhí)行器發(fā)送脈沖,當(dāng)脈沖通過執(zhí)行器時,執(zhí)行器會對零件進行剔除或分類操作。

圖2.在嵌入式FPGA處理架構(gòu)中,您可以將相機接口直接連接到FPGA的引腳,以便像素可直接從相機發(fā)送到FPGA。

2CPU與FPGA視覺算法

在對構(gòu)建異構(gòu)視覺系統(tǒng)的不同方式有了基本了解,您可以看一下在FPGA上運行的最佳算法。 首先需要了解CPU和FPGA的工作原理。 為了解釋這一概念,我們假設(shè)一個理論算法可對圖像執(zhí)行四個不同的操作,然后看一下這四個操作部署到CPU和FPGA上時分別是如何運行的:

CPU按順序執(zhí)行操作,因此第一個操作必須在整個圖像上運行結(jié)束后,第二個操作才能啟動。在本例中,假設(shè)算法中的每個步驟在CPU上運行需要6ms; 因此,總處理時間是24ms。

現(xiàn)在考慮在FPGA上運行相同的算法。由于FPGA本質(zhì)上是大規(guī)模并行的,所以該算法中的四個操作可以同時對圖像中的不同像素上操作。這意味著接收第一個處理的像素僅需2ms的時間,處理整個圖像需要4ms的時間,因而總處理時間為6ms。這比CPU的執(zhí)行速度快得多。

即使使用FPGA協(xié)處理架構(gòu)并將圖像傳輸?shù)紺PU,整個處理時間(包括傳輸時間)也比單獨使用CPU要短得多。

圖3.由于FPGA在本質(zhì)上是大規(guī)模并行的,因此相比CPU,可顯著性能提升。

現(xiàn)在考慮一個真實的例子,比如粒子計數(shù)所需的圖像。

首先需要應(yīng)用卷積濾鏡來銳化圖像。

接下來,通過閾值運行圖像以生成二進制圖像。這不僅可以通過將其從8位單色轉(zhuǎn)換為二進制來減少圖像中的數(shù)據(jù)量,還可以為二進制形態(tài)學(xué)應(yīng)用準(zhǔn)備圖像。

最后一步是使用形態(tài)學(xué)來應(yīng)用關(guān)閉功能。 這會去除二進制粒子中的任何孔。

如果僅在CPU上執(zhí)行上述算法,則必須在閾值步驟開始之前完成整個圖像的卷積步驟。使用NI公司面向LabVIEW的視覺開發(fā)模塊(Vision Development Module)和基于Xilinx Zynq-7020全可編程SoC的cRIO-9068 CompactRIO控制器時,執(zhí)行上述算法需要的時間為166.7ms。

但是,如果在FPGA上運行相同的算法,則可以并行執(zhí)行每個步驟。在FPGA上運行相同的算法只需8ms即可完成。請記住,8ms的時間中包括將圖像從CPU發(fā)送到FPGA的DMA傳輸時間,以及算法完成的時間。在某些應(yīng)用中,可能需要將處理后的圖像發(fā)回到CPU,以供應(yīng)用中的其他部分使用。如果加上這個時間的話,整個過程也只需8.5ms??偟膩碚f,F(xiàn)PGA執(zhí)行這個算法要比CPU快20倍。

圖4:使用FPGA協(xié)同處理架構(gòu)運行視覺算法,性能比僅用CPU運行同樣的算法提高了20倍。

3那么,為什么不在FPGA上運行每個算法呢?

盡管FPGA比CPU更有益于視覺處理,但是要享受這些優(yōu)勢也要做出一定的權(quán)衡。例如,考慮CPU與FPGA的原始時鐘頻率。FPGA的時鐘頻率在100~200MHz數(shù)量級。很顯然,F(xiàn)PGA的時鐘頻率低于CPU的時鐘頻率,CPU可以輕松地在3GHz或更高的頻率下運行。因此,如果一個應(yīng)用需要一種必須迭代運行的圖像處理算法,并且不能利用FPGA的并行性,那么CPU能夠更快地進行處理。

前面討論的示例算法在FPGA上運行可以獲得20倍的速度提升。該算法中的每個處理步驟同時對各個像素或一組像素進行操作,因此該算法可以利用FPGA的并行優(yōu)勢來處理圖像。 然而,如果算法使用諸如模式匹配和OCR這樣的處理步驟,這些要求立即分析整個圖像,這時候FPGA的優(yōu)勢就比較勉強了。這是由于缺少處理步驟的并行化,以及需要大量內(nèi)存進行圖像與模板之間的比對分析。

雖然FPGA可以直接訪問內(nèi)部和外部存儲器,但通常情況下,F(xiàn)PGA可用的存儲器數(shù)量遠不及CPU可用的數(shù)量,或是這些處理操作所需的數(shù)量。

4克服編程復(fù)雜性

FPGA用于圖像處理的優(yōu)勢,取決于每種應(yīng)用要求,包括應(yīng)用的特定算法、延遲或抖動要求、I/O同步和功耗等因素。通常使用具有FPGA和CPU的架構(gòu),能充分利用FPGA和CPU各自的優(yōu)勢,并且在性能、成本和可靠性方面都具有競爭優(yōu)勢。然而,實現(xiàn)基于FPGA的視覺系統(tǒng)面臨的最大挑戰(zhàn)之一是克服FPGA的編程復(fù)雜性。

視覺算法開發(fā)本質(zhì)上是一個迭代過程。完成任何一項任務(wù)都必須嘗試多種方法。大多數(shù)情況下,需要確定的不是哪種方法可行,而是哪種方法最好,而“最好方法”的判定則因應(yīng)用的不同而不同。例如,對于某些應(yīng)用而言,速度至關(guān)重要;而對于另一些應(yīng)用,則更看重準(zhǔn)確度。至少,需要嘗試幾種不同的方法才能為特定應(yīng)用找到最好的方法。

為了實現(xiàn)生產(chǎn)率的最大化,不論使用哪種處理平臺,都需要立即獲得關(guān)于算法的反饋和基準(zhǔn)測試信息。當(dāng)使用迭代探索性方法時,實時查看算法結(jié)果將會節(jié)省大量時間。什么是正確的閾值?用二進制形態(tài)濾波器剔除的顆粒多大或多小? 哪種圖像預(yù)處理算法和算法參數(shù)可以最好地清理圖像? 這些都是開發(fā)視覺算法時的常見問題,而關(guān)鍵在于是否能夠更改并快速查看結(jié)果。然而,傳統(tǒng)的FPGA開發(fā)方法可能會減緩創(chuàng)新,因為算法的每個設(shè)計變化之間需要編譯時間??朔@一點的一個方法是使用一個算法開發(fā)工具,可讓您在同一個環(huán)境進行CPU和FPGA的開發(fā)工作,而不會在FPGA編譯時陷入困境。NI Vision Assistant是一種算法工程工具,用于開發(fā)部署到CPU或FPGA上的算法,以幫助您簡化視覺系統(tǒng)設(shè)計。您還可以使用Vision Assistant在目標(biāo)硬件上編譯和運行之前測試算法,同時輕松訪問吞吐量和資源利用率信息。

圖5. 在具有集成基準(zhǔn)測試的FPGA硬件上使用基于配置的工具開發(fā)算法,可減少等待代碼編譯的時間,從而提高了開發(fā)速度。

因此在考慮誰更適合進行圖像處理時,CPU還是FPGA?答案是“視情況而定”。您需要了解應(yīng)用的目標(biāo),才能使用最適合該設(shè)計的處理元件。但是,不管是什么應(yīng)用,基于CPU或FPGA的架構(gòu)及其固有的優(yōu)勢都可以將機器視覺應(yīng)用的性能提升一個等級。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22432

    瀏覽量

    637092
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11292

    瀏覽量

    225308
  • 視覺算法
    +關(guān)注

    關(guān)注

    0

    文章

    33

    瀏覽量

    5963

原文標(biāo)題:CPU vs FPGA,圖像處理誰更厲害?

文章出處:【微信號:mcuworld,微信公眾號:嵌入式資訊精選】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于FPGA的低照度條件下EBAPS圖像混合噪聲去除算法

    本文提出了基于可編程邏輯門陣列(field programmable gate array,FPGA)的開關(guān)融合中值-高斯(open and close mix-median-Gaussian,OCMMG)濾波算法。
    的頭像 發(fā)表于 03-11 09:24 ?5822次閱讀
    基于<b class='flag-5'>FPGA</b>的低照度條件下EBAPS圖像混合噪聲去除<b class='flag-5'>算法</b>

    雙目立體視覺相機產(chǎn)品介紹

    產(chǎn)品是一款主打高精度感知、采用5V穩(wěn)定供電的雙目立體視覺相機,核心由兩個經(jīng)過精密同步調(diào)試與專業(yè)校準(zhǔn)的獨立相機模塊組成,固定基線嚴(yán)格設(shè)定為60mm,專為各類場景下的三維空間感知與精準(zhǔn)距離測量需求量
    的頭像 發(fā)表于 02-28 15:08 ?177次閱讀
    雙目立體<b class='flag-5'>視覺</b>相機<b class='flag-5'>產(chǎn)品</b>介紹

    瑞為技術(shù)蜻豚視覺大模型算法通過國家網(wǎng)信辦備案

    近日,國家互聯(lián)網(wǎng)信息辦公室公布第十四批深度合成服務(wù)算法備案信息,瑞為技術(shù)自研的“Reconova QTune瑞為蜻豚視覺大模型算法”成功入選,正式獲得國家級算法備案資質(zhì)。
    的頭像 發(fā)表于 12-12 10:40 ?425次閱讀
    瑞為技術(shù)蜻豚<b class='flag-5'>視覺</b>大模型<b class='flag-5'>算法</b>通過國家網(wǎng)信辦備案

    新潔能NCE65TF099:高頻開關(guān)性能如何賦能不同產(chǎn)品應(yīng)用?

    在當(dāng)今快速發(fā)展的電子技術(shù)領(lǐng)域,高頻開關(guān)性能已成為衡量功率器件性能的關(guān)鍵指標(biāo)之一。新潔能憑借其卓越的高頻開關(guān)性能,正在為各種產(chǎn)品應(yīng)用帶來前所未有的賦能與變革。本文將深入探討新潔能NCE65TF099
    的頭像 發(fā)表于 10-20 16:21 ?858次閱讀
    新潔能NCE65TF099:高頻開關(guān)性能如何賦能不同<b class='flag-5'>產(chǎn)品應(yīng)用</b>?

    極細同軸線在AI+FPGA視覺加速方案中的應(yīng)用

    極細同軸線束憑借其高帶寬、柔性結(jié)構(gòu)與優(yōu)異的電氣性能,正在成為 AI+FPGA 視覺系統(tǒng)中不可或缺的信號通道。它不僅優(yōu)化了高速數(shù)據(jù)傳輸?shù)姆€(wěn)定性,也為設(shè)備的小型化、輕量化提供了重要支持。隨著 AI 視覺加速需求的不斷增長,合理選用并
    的頭像 發(fā)表于 10-20 15:35 ?1940次閱讀
    極細同軸線在AI+<b class='flag-5'>FPGA</b><b class='flag-5'>視覺</b>加速方案中的應(yīng)用

    基于FPGA的CLAHE圖像增強算法設(shè)計

    CLAHE圖像增強算法又稱為對比度有限的自適應(yīng)直方圖均衡算法,其算法原理是通過有限的調(diào)整圖像局部對比度來增強有效信號和抑制噪聲信號。
    的頭像 發(fā)表于 10-15 10:14 ?690次閱讀
    基于<b class='flag-5'>FPGA</b>的CLAHE圖像增強<b class='flag-5'>算法</b>設(shè)計

    25年11月上海FPGA算法實現(xiàn)與應(yīng)用技術(shù)高級研修分享

    。希望有更多的朋友參與其中,一起深入研究和探討,一起成長。   適合參加的對象:適合于使用FPGA器件進行科研和產(chǎn)品開發(fā)的工程技術(shù)人員,也適合于相關(guān)領(lǐng)域的教師和研究生。參加學(xué)習(xí)的學(xué)員只需要具有
    發(fā)表于 10-11 11:55

    FPGA 加持,友思特圖像采集卡高速預(yù)處理助力視覺系統(tǒng)運行提速增效

    圖像預(yù)處理是圖像處理關(guān)鍵環(huán)節(jié),可優(yōu)化數(shù)據(jù)傳輸、減輕主機負擔(dān),其算法可在FPGA等硬件上執(zhí)行。友思特FPGA圖像采集卡憑借FPGA特性,能縮短處理時間、降低延遲,適用于高速接口及實時、大
    的頭像 發(fā)表于 08-13 17:41 ?1159次閱讀
    <b class='flag-5'>FPGA</b> 加持,友思特圖像采集卡高速預(yù)處理助力<b class='flag-5'>視覺</b>系統(tǒng)運行提速增效

    基于FPGA實現(xiàn)FOC算法之PWM模塊設(shè)計

    哈嘍,大家好,從今天開始正式帶領(lǐng)大家從零到一,在FPGA平臺上實現(xiàn)FOC算法,整個算法的框架如下圖所示,如果大家對算法的原理不是特別清楚的話,可以先去百度上學(xué)習(xí)一下,本教程著重介紹實現(xiàn)
    的頭像 發(fā)表于 07-17 15:21 ?3545次閱讀
    基于<b class='flag-5'>FPGA</b>實現(xiàn)FOC<b class='flag-5'>算法</b>之PWM模塊設(shè)計

    基于Matlab與FPGA的雙邊濾波算法實現(xiàn)

    前面發(fā)過中值、均值、高斯濾波的文章,這些只考慮了位置,并沒有考慮相似度。那么雙邊濾波來了,既考慮了位置,有考慮了相似度,對邊緣的保持比前幾個好很多,當(dāng)然實現(xiàn)上也是復(fù)雜很多。本文將從原理入手,采用Matlab與FPGA設(shè)計實現(xiàn)雙邊濾波算法。
    的頭像 發(fā)表于 07-10 11:28 ?4616次閱讀
    基于Matlab與<b class='flag-5'>FPGA</b>的雙邊濾波<b class='flag-5'>算法</b>實現(xiàn)

    基于FPGA的壓縮算法加速實現(xiàn)

    本設(shè)計中,計劃實現(xiàn)對文件的壓縮及解壓,同時優(yōu)化壓縮中所涉及的信號處理和計算密集型功能,實現(xiàn)對其的加速處理。本設(shè)計的最終目標(biāo)是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA 上實現(xiàn)該算法時,可以大大提高該算法
    的頭像 發(fā)表于 07-10 11:09 ?2429次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮<b class='flag-5'>算法</b>加速實現(xiàn)

    shimetapi:開源RGB+EVS視覺融合相機事件相機工具鏈與算法

    事件相機的原始數(shù)據(jù)流,執(zhí)行高級的計算機視覺算法,以提升數(shù)據(jù)質(zhì)量、提取有用信息或進行三維理解。 包含的模塊: 降噪 (Denoise): 去除事件流中的噪聲,提高信號質(zhì)量。 插值 (Inter
    的頭像 發(fā)表于 06-26 13:52 ?719次閱讀

    【「# ROS 2智能機器人開發(fā)實踐」閱讀體驗】視覺實現(xiàn)的基礎(chǔ)算法的應(yīng)用

    的本質(zhì)是解決“雞與蛋”問題:機器人需要地圖來定位,又需要準(zhǔn)確定位來構(gòu)建地圖。書中從前端(傳感器數(shù)據(jù)處理)和后端(位姿優(yōu)化)兩個層面解析了SLAM的算法邏輯。 激光雷達和視覺SLAM各有優(yōu)劣,例如激光
    發(fā)表于 05-03 19:41

    大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產(chǎn)品

    集成于同一硬件平臺。內(nèi)置RISC-V AI核,接入ONNXRuntime加速框架,可快速部署Transformer、CNN等主流算法,實現(xiàn)視覺跟蹤、語音交互與自主決策的一體化應(yīng)用。 低門檻開發(fā) 提供
    發(fā)表于 04-25 17:59

    湖南銀河電氣有限公司產(chǎn)品應(yīng)用案例

    湖南銀河電氣有限公司產(chǎn)品應(yīng)用案例
    發(fā)表于 04-23 11:21 ?0次下載