91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

1分鐘學(xué)會(huì)如何提升PCIe通信速率,基于RK3568J + FPGA國(guó)產(chǎn)平臺(tái)!

Tronlong創(chuàng)龍科技 ? 來(lái)源:Tronlong創(chuàng)龍科技 ? 作者:Tronlong創(chuàng)龍科技 ? 2025-01-23 16:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

測(cè)試數(shù)據(jù)匯總

表 1

wKgZPGeR-xCAI5peAABmvZWdsSk47.jpeg

PCIe總線介紹

PCIe,即PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn)。主要用于擴(kuò)充計(jì)算機(jī)系統(tǒng)總線數(shù)據(jù)吞吐量以及提高設(shè)備通信速度。

wKgZO2eR-xGAUls1AABLr-GTP7o661.png

圖 1

DMA技術(shù)介紹

DMA(Direct Memory Access,直接內(nèi)存訪問(wèn))是一種讓硬件外設(shè)直接與存儲(chǔ)器進(jìn)行數(shù)據(jù)交換的技術(shù),無(wú)需CPU參與數(shù)據(jù)傳輸過(guò)程。

使用非DMA方式進(jìn)行數(shù)據(jù)傳輸時(shí),外設(shè)與內(nèi)存之間的數(shù)據(jù)搬運(yùn)需要依靠CPU來(lái)完成。這意味著每次數(shù)據(jù)傳輸都需要CPU的介入,導(dǎo)致CPU資源占用較高,并且數(shù)據(jù)傳輸速度相對(duì)較低。

使用DMA方式進(jìn)行數(shù)據(jù)傳輸時(shí),外設(shè)可以直接與內(nèi)存進(jìn)行數(shù)據(jù)交換。減少了CPU的介入和中斷處理,數(shù)據(jù)傳輸過(guò)程更加流暢和高效。

wKgZPGeR-xGAPFE_AADzT7D7RYE95.jpeg

圖 2

RK3568J + FPGA典型應(yīng)用場(chǎng)景

wKgZO2eR-xKAAdcZAALP_wa4qMo578.png

圖 3

基于RK3568J + FPGA的PCIe通信案例

本文主要介紹基于RK3568J + FPGA的PCIe通信案例,適用開(kāi)發(fā)環(huán)境如下:

Windows開(kāi)發(fā)環(huán)境:Windows 7 64bit、Windows 10 64bit

Linux開(kāi)發(fā)環(huán)境:VMware15.5.5、Ubuntu18.04.4 64bit

U-Boot:U-Boot-2017.09

Kernel:Linux-4.19.232、Linux-RT-4.19.232

LinuxSDK:LinuxSDK-[版本號(hào)](基于rk356x_linux_release_v1.3.1_20221120)

硬件平臺(tái):創(chuàng)龍科技TL3568F-EVM工業(yè)評(píng)估板

(基于瑞芯微RK3568J + 紫光同創(chuàng)Logos-2)

為了簡(jiǎn)化描述,本文僅摘錄部分方案功能描述與測(cè)試結(jié)果,詳細(xì)產(chǎn)品資料可以通過(guò)公眾號(hào)(Tronlong創(chuàng)龍科技)下載。

案例說(shuō)明

ARM端基于PCIe總線對(duì)FPGA DRAM進(jìn)行讀寫(xiě)測(cè)試。應(yīng)用程序通過(guò)ioctl函數(shù)發(fā)送命令開(kāi)啟DMA傳輸數(shù)據(jù)后,等待驅(qū)動(dòng)上報(bào)input事件;當(dāng)應(yīng)用層接收到input事件,說(shuō)明DMA傳輸數(shù)據(jù)完成。

程序流程如下圖所示。

wKgZPGeR-xKAMnPHAAD21_HbSIM982.png

圖 4

(1)ARM端程序原理說(shuō)明如下:

a)采用DMA方式;

b)將數(shù)據(jù)寫(xiě)至dma_memcpy驅(qū)動(dòng)申請(qǐng)的連續(xù)內(nèi)存空間(位于DDR);

c)配置DMA,如源地址、目標(biāo)地址、傳輸?shù)臄?shù)據(jù)大小等;

d)寫(xiě)操作:通過(guò)ioctl函數(shù)啟動(dòng)DMA,通過(guò)PCIe總線將數(shù)據(jù)搬運(yùn)至FPGA DRAM;

e)程序接收驅(qū)動(dòng)上報(bào)input事件后,將通過(guò)ioctl函數(shù)獲取DMA搬運(yùn)數(shù)據(jù)耗時(shí),并計(jì)算DMA傳輸速率(即寫(xiě)速率);

f)讀操作:通過(guò)ioctl函數(shù)啟動(dòng)DMA,通過(guò)PCIe總線將FPGA DRAM中的數(shù)據(jù)搬運(yùn)至dma_memcpy驅(qū)動(dòng)申請(qǐng)的連續(xù)內(nèi)存空間(位于DDR);

g)程序接收驅(qū)動(dòng)上報(bào)input事件后,將數(shù)據(jù)從內(nèi)核空間讀取至用戶空間,然后校驗(yàn)數(shù)據(jù),同時(shí)通過(guò)ioctl函數(shù)獲取DMA搬運(yùn)數(shù)據(jù)耗時(shí),并計(jì)算DMA傳輸速率(即讀速率)。

(2) FPGA端程序原理說(shuō)明如下:

a)實(shí)現(xiàn)PCIe Endpoint功能;

a)處理PCIe RC端發(fā)起的PCIe BAR0空間讀寫(xiě)事務(wù);

b)將PCIe BAR0讀寫(xiě)數(shù)據(jù)緩存至FPGA DRAM中。

案例演示

評(píng)估板上電啟動(dòng)后,進(jìn)入評(píng)估板文件系統(tǒng)執(zhí)行如下命令,將隨機(jī)數(shù)據(jù)先寫(xiě)入FPGA DRAM,再?gòu)腇PGA DRAM讀出。測(cè)試完成后,程序?qū)?huì)打印最終測(cè)試結(jié)果,包含讀寫(xiě)平均傳輸耗時(shí)、讀寫(xiě)平均傳輸速率、讀寫(xiě)錯(cuò)誤統(tǒng)計(jì)等信息。

Target#./dma_memcpy_demo -a 0xf0200000 -s 65536 -c 100 -d /dev/input/event6

wKgZO2eR-xOAbGbjAAASw-_Ti5o878.png

圖 5

表 2 測(cè)試結(jié)果說(shuō)明

wKgZPGeR-xOAbuttAADVCikSRGA67.jpeg

到這里,我們的演示步驟結(jié)束。想要查看更多瑞芯微RK3568J + FPGA相關(guān)的案例演示,歡迎各位工程師通過(guò)公眾號(hào)(Tronlong創(chuàng)龍科技)下載,快來(lái)試試吧!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636520
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88453
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RK3568 Android11編譯環(huán)境搭建及報(bào)錯(cuò)解決指南

    在嵌入式開(kāi)發(fā)領(lǐng)域,RK3568 芯片憑借其出色的性能被廣泛應(yīng)用?;?RK3568 進(jìn)行 Android11 系統(tǒng)的開(kāi)發(fā),首先要搭建好編譯環(huán)境。本文將詳細(xì)介紹在 Ubuntu20.04 系統(tǒng)上搭建 RK3568 Android1
    的頭像 發(fā)表于 02-04 17:37 ?1725次閱讀
    <b class='flag-5'>RK3568</b> Android11編譯環(huán)境搭建及報(bào)錯(cuò)解決指南

    迅為RK3576對(duì)比RK3568:AI算力與接口的全面躍遷

    迅為RK3576對(duì)比RK3568:AI算力與接口的全面躍遷
    的頭像 發(fā)表于 12-22 15:24 ?1682次閱讀
    迅為<b class='flag-5'>RK</b>3576對(duì)比<b class='flag-5'>RK3568</b>:AI算力與接口的全面躍遷

    【迅為工業(yè)RK3568穩(wěn)定可靠】itop-3568開(kāi)發(fā)板Linux驅(qū)動(dòng)開(kāi)發(fā)實(shí)戰(zhàn):RK3568內(nèi)核模塊符號(hào)導(dǎo)出詳解

    【迅為工業(yè)RK3568穩(wěn)定可靠】itop-3568開(kāi)發(fā)板Linux驅(qū)動(dòng)開(kāi)發(fā)實(shí)戰(zhàn):RK3568內(nèi)核模塊符號(hào)導(dǎo)出詳解
    的頭像 發(fā)表于 11-21 13:25 ?1227次閱讀
    【迅為工業(yè)<b class='flag-5'>RK3568</b>穩(wěn)定可靠】itop-<b class='flag-5'>3568</b>開(kāi)發(fā)板Linux驅(qū)動(dòng)開(kāi)發(fā)實(shí)戰(zhàn):<b class='flag-5'>RK3568</b>內(nèi)核模塊符號(hào)導(dǎo)出詳解

    【賽題教程】基于RK3568+PG2L50H實(shí)現(xiàn)八路視頻輸入?yún)⒖挤桨?/a>

    大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競(jìng)賽FPGA賽道RK3568+PG2L50H是一款基于瑞芯微RK3568J處理器+紫光同創(chuàng)Logos-2PG2L50HFPGA設(shè)計(jì)的異構(gòu)多
    的頭像 發(fā)表于 09-12 16:03 ?1465次閱讀
    【賽題教程】基于<b class='flag-5'>RK3568</b>+PG2L50H實(shí)現(xiàn)八路視頻輸入?yún)⒖挤桨? />    </a>
</div>                              <div   id=

    【HZ-RK3568開(kāi)發(fā)板免費(fèi)體驗(yàn)】HZ-RK3568開(kāi)發(fā)板操作系統(tǒng)編譯

    ========================================== + make -C /home/jack/HZ-EVM-RK3568-5.10-KERNEL-SDK/kernel/ -j5 CROSS_COMPILE=/home/jack
    發(fā)表于 08-17 09:15

    迅為RK3568?重制版RK3568驅(qū)動(dòng)指南全面升級(jí)

    迅為RK3568 重制版RK3568驅(qū)動(dòng)指南全面升級(jí)
    的頭像 發(fā)表于 07-28 15:25 ?2611次閱讀
    迅為<b class='flag-5'>RK3568</b>?重制版<b class='flag-5'>RK3568</b>驅(qū)動(dòng)指南全面升級(jí)

    【HZ-RK3568開(kāi)發(fā)板免費(fèi)體驗(yàn)】合眾HZ-RK3568開(kāi)發(fā)板測(cè)評(píng)

    Cortex-A55 架構(gòu),主頻高達(dá) 2.0GHz,且內(nèi)置 NPU,功能豐富,可玩性極高。 1 HZ-RK3568開(kāi)發(fā)板簡(jiǎn)介 HZ-RK3568開(kāi)發(fā)板基于RK3568處理器設(shè)計(jì),
    發(fā)表于 07-14 22:24

    【HZ-RK3568開(kāi)發(fā)板免費(fèi)體驗(yàn)】HZ-RK3568開(kāi)發(fā)板初步接觸

    首先感謝合眾恒躍與發(fā)燒友論壇提供的機(jī)會(huì)! 一、開(kāi)箱 首先是一個(gè)大盒子,上面赫然“工業(yè)領(lǐng)域嵌入式產(chǎn)品專家”! 打開(kāi)后,一塊很大的黑色PCB。 開(kāi)發(fā)板由底板和核心板組成,核心板基于瑞芯微RK3568J
    發(fā)表于 07-10 23:19

    【HZ-RK3568開(kāi)發(fā)板免費(fèi)體驗(yàn)】01 開(kāi)箱+環(huán)境搭建+系統(tǒng)燒錄升級(jí)

    強(qiáng)大的兼容性,可以輕松地轉(zhuǎn)換基于 TensorFlow/MXNet/PyTorch/Caffe 等一系列框架的網(wǎng)絡(luò)模型。RK3568J 具有高性能的DDR4,能夠提供高性能場(chǎng)景下所需的內(nèi)存帶寬。 開(kāi)發(fā)板
    發(fā)表于 06-29 18:08

    Rockchip RK3568技術(shù)參考手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《Rockchip RK3568技術(shù)參考手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 05-17 17:24 ?53次下載

    紫光同創(chuàng)Logos2+RK3568開(kāi)發(fā)板|國(guó)產(chǎn)器件強(qiáng)強(qiáng)聯(lián)合開(kāi)啟嵌入式開(kāi)發(fā)新篇章

    PG2L50H FPGA 設(shè)計(jì)的異構(gòu)多核國(guó)產(chǎn)工業(yè)評(píng)估板,整套開(kāi)發(fā)板由核心板和底板組成。普遍適用于通信、圖像視頻處理、數(shù)據(jù)分析、網(wǎng)絡(luò)信息安全、儀器儀表等行業(yè)。 核心板采用瑞芯微RK3568J
    發(fā)表于 05-14 18:04

    HZ-CORE-RK3568-規(guī)格書(shū)

    電子發(fā)燒友網(wǎng)站提供《HZ-CORE-RK3568-規(guī)格書(shū).pdf》資料免費(fèi)下載
    發(fā)表于 04-17 15:45 ?0次下載

    rk3568開(kāi)發(fā)工具

    rk3568開(kāi)發(fā)工具
    發(fā)表于 04-16 17:03 ?7次下載

    基于RK3568 + FPGA國(guó)產(chǎn)平臺(tái)的多通道AD實(shí)時(shí)采集顯示方案分享

    在工業(yè)控制與數(shù)據(jù)采集領(lǐng)域,高精度的AD采集和實(shí)時(shí)顯示至關(guān)重要。今天,我們就來(lái)基于瑞芯微RK3568J+FPGA國(guó)產(chǎn)平臺(tái)深入探討以下,它是如何實(shí)現(xiàn)該功能的。適用開(kāi)發(fā)環(huán)境如下:Windows開(kāi)發(fā)環(huán)境
    的頭像 發(fā)表于 03-28 10:11 ?1462次閱讀
    基于<b class='flag-5'>RK3568</b> + <b class='flag-5'>FPGA</b><b class='flag-5'>國(guó)產(chǎn)</b><b class='flag-5'>平臺(tái)</b>的多通道AD實(shí)時(shí)采集顯示方案分享

    飛凌嵌入式RK3568核心板的司機(jī)權(quán)限信息采集器方案

    在某廠商的司機(jī)權(quán)限采集器項(xiàng)目中,選擇了飛凌嵌入式的FET3568J-C工業(yè)級(jí)核心板作為主控平臺(tái)。該核心板采用RK3568J四核64位Cortex-A55架構(gòu),主頻高達(dá)1.8GHz,性能強(qiáng)勁;同時(shí)內(nèi)置
    的頭像 發(fā)表于 03-20 14:27 ?1658次閱讀
    飛凌嵌入式<b class='flag-5'>RK3568</b>核心板的司機(jī)權(quán)限信息采集器方案