91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簽約頂級封裝廠,普萊信巨量轉(zhuǎn)移技術(shù)掀起晶圓級封裝和板級封裝的技術(shù)革命

焦點(diǎn)訊 ? 來源:焦點(diǎn)訊 ? 作者:焦點(diǎn)訊 ? 2025-03-04 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

經(jīng)過半年的測試,普萊信智能和某頂級封裝廠就其巨量轉(zhuǎn)移式板級封裝設(shè)備(FOPLP)設(shè)備XBonder Pro達(dá)成戰(zhàn)略合作協(xié)議,這將是巨量轉(zhuǎn)移技術(shù)在IC封裝領(lǐng)域第一次規(guī)?;膽?yīng)用,將掀起晶圓級封裝和板級封裝領(lǐng)域的一次技術(shù)革命。普萊信同時在和某全球最領(lǐng)先的封裝廠,某全球領(lǐng)先的功率器件公司就XBonder Pro在晶圓級封裝的應(yīng)用開展合作。

芯片的轉(zhuǎn)移是晶圓級封裝和板級封裝的核心工序,由于高端的板級封裝和晶圓級封裝需要在貼片完成后,進(jìn)行RDL等工藝,所以對貼片精度要求極高,一般精度要求不低于±7微米,甚至要達(dá)到±3微米,而傳統(tǒng)的高精度貼固晶機(jī)(貼片機(jī)),速度較低,各個設(shè)備廠家只能通過增加邦頭和吸嘴的數(shù)量來提升單機(jī)的UPH,這就導(dǎo)致機(jī)器復(fù)雜,成本高昂,吸嘴的不穩(wěn)定導(dǎo)致稼動率和良率極低,而且隨著IC設(shè)計的發(fā)展,芯片集成度越來越高,小芯片的數(shù)量越來越多,導(dǎo)致傳統(tǒng)吸嘴式的貼片設(shè)備難以支持產(chǎn)業(yè)的發(fā)展。下圖展示了普萊信巨量轉(zhuǎn)移設(shè)備相對傳統(tǒng)設(shè)備的巨大優(yōu)勢。

wKgZPGfGc0OAPznHAARKs223fIA871.jpg

普萊信的巨量轉(zhuǎn)移技術(shù)采用了完全不同于傳統(tǒng)固晶設(shè)備的工藝,從而將整個固晶效率提升了十倍,將固晶,或者裝片的成本也降低了數(shù)倍。刺晶式固晶機(jī)是如何做到速度的數(shù)量級提升的呢。在傳統(tǒng)的IC封裝工藝中,固晶,或者叫裝片,貼片,是整個生產(chǎn)工藝的關(guān)鍵環(huán)節(jié),傳統(tǒng)的固晶機(jī),裝片機(jī),無一列外采用的都是Pick & Place的工藝。

1.通過頂針,將芯片從下向上在藍(lán)膜上頂起;

2.吸嘴過來,通過視覺定位后,將芯片吸取;

3.吸住芯片后,移動到目標(biāo)位置,通過多次視覺定位后,將芯片貼合到目標(biāo)位置。

這種Pick&Place工藝非常成熟,市場上的各種固晶機(jī),從貼裝精度三微米以下的高精度固晶機(jī)到貼裝精度幾十微米的LED固晶機(jī),無一列外都是這種工藝模式,Pick & Place模式下,對精度要求越高,每小時產(chǎn)出(UPH)就會越低,比如貼裝精度3微米的高精度固晶機(jī),UPH只有幾百個每小時。

wKgZO2fGc0OAWV5pAA1StqwZTRw280.jpg

刺晶式巨量轉(zhuǎn)移設(shè)備,采用了更簡化的工藝,將芯片翻轉(zhuǎn),基板置于其下,針,晶圓同時移動相對基板進(jìn)行定位,用針刺的方式把芯片刺到基板,這樣大幅度減少了動作,提高了效率,普萊信的刺晶式固晶機(jī),在MiniLED領(lǐng)域,其UPH可以超過300K。普萊信在其MiniLED巨量轉(zhuǎn)移設(shè)備的基礎(chǔ)上,結(jié)合板級封裝和晶圓級封裝的要求,設(shè)計了專為高精度IC封裝的XBonder Pro系列產(chǎn)品,高精度下UPH可以達(dá)到30K左右,因?yàn)闆]有吸嘴的損耗或者多吸嘴的不一致問題,刺晶的稼動率遠(yuǎn)高于傳統(tǒng)的高精度多頭設(shè)備。真正幫FOPLP和晶圓級封裝降低生產(chǎn)成本,讓其做到貼片成本可以低于傳統(tǒng)封裝。

同時,相對傳統(tǒng)的封裝設(shè)備,刺晶效率高,耗電耗氣大幅度降低,極大的降低了設(shè)備投入成本和運(yùn)營成本,相信巨量轉(zhuǎn)移式設(shè)備在IC封裝領(lǐng)域的成熟,將會引起IC封裝行業(yè)的一次新技術(shù)變革。

3月26-28日,SEMICON China展會期間,普萊信(展位號:N1-1285)將攜巨量轉(zhuǎn)移式板級封裝設(shè)備XBonder Pro、TCB熱壓鍵合機(jī)Loong(國產(chǎn)唯一HBM/CoWoS鍵合設(shè)備)、高速夾焊系統(tǒng)Clip Bonder、多功能超高精度機(jī)DA403等亮相。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9259

    瀏覽量

    148697
  • 晶圓級
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    10186
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    扇入型封裝技術(shù)介紹

    扇入技術(shù)屬于單芯片晶封裝形式,常被用于制備
    的頭像 發(fā)表于 03-09 16:06 ?225次閱讀
    扇入型<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>介紹

    扇出型封裝的三大核心工藝流程

    在后摩爾時代,扇出型封裝(FOWLP) 已成為實(shí)現(xiàn)異構(gòu)集成、提升I/O密度和縮小封裝尺寸的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 02-03 11:31 ?1097次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>扇出型<b class='flag-5'>封裝</b>的三大核心工藝流程

    封裝良率提升方案:DW185半導(dǎo)體級低黏度助焊劑

    封裝的隱藏痛點(diǎn):助焊劑選擇決定焊接質(zhì)量在
    的頭像 發(fā)表于 01-10 10:01 ?244次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>良率提升方案:DW185半導(dǎo)體級低黏度<b class='flag-5'>晶</b><b class='flag-5'>圓</b>助焊劑

    扇出型封裝技術(shù)的概念和應(yīng)用

    扇出型封裝(FOWLP)的概念最早由德國英飛凌提出,自2016 年以來,業(yè)界一直致力于FOWLP 技術(shù)的發(fā)展。
    的頭像 發(fā)表于 01-04 14:40 ?1941次閱讀
    扇出型<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的概念和應(yīng)用

    功率半導(dǎo)體封裝的發(fā)展趨勢

    在功率半導(dǎo)體封裝領(lǐng)域,芯片規(guī)模封裝技術(shù)正引領(lǐng)著分立功率器件向更高集成度、更低損耗及更優(yōu)熱性
    的頭像 發(fā)表于 10-21 17:24 ?4207次閱讀
    功率半導(dǎo)體<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>的發(fā)展趨勢

    一文詳解封裝與多芯片組件

    封裝(WLP)與多芯片組件(MCM)作為先進(jìn)封裝的“雙引擎”,前者在
    的頭像 發(fā)表于 10-13 10:36 ?2494次閱讀
    一文詳解<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>與多芯片組件

    系統(tǒng)封裝技術(shù)解析

    本文主要講述什么是系統(tǒng)封裝技術(shù)。 從封裝內(nèi)部的互連方式來看,主要包含引線鍵合、倒裝、硅通孔(TSV)、引線框架外引腳堆疊互連、封裝基板與上
    的頭像 發(fā)表于 08-05 15:09 ?2375次閱讀
    系統(tǒng)<b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>解析

    基于封裝的異構(gòu)集成詳解

    基于封裝的異構(gòu)集成作為彌合微電子與應(yīng)用差距的關(guān)鍵方法,結(jié)合“延續(xù)摩爾”與“超越摩爾”理念,通過SiP技術(shù)集成多材料(如Si、GaN、光子器件等)裸片及無源元件,借助扇出
    的頭像 發(fā)表于 07-18 11:43 ?2763次閱讀
    基于<b class='flag-5'>板</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>的異構(gòu)集成詳解

    封裝:連接密度提升的關(guān)鍵一步

    了解封裝如何進(jìn)一步提高芯片的連接密度,為后續(xù)技術(shù)發(fā)展奠定基礎(chǔ)。
    的頭像 發(fā)表于 06-27 16:51 ?760次閱讀

    什么是扇出封裝技術(shù)

    扇出封裝(FO-WLP)通過環(huán)氧樹脂模塑料(EMC)擴(kuò)展芯片有效面積,突破了扇入型封裝的I/O密度限制,但其
    的頭像 發(fā)表于 06-05 16:25 ?2593次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>扇出<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    什么是扇入封裝技術(shù)

    在微電子行業(yè)飛速發(fā)展的背景下,封裝技術(shù)已成為連接芯片創(chuàng)新與系統(tǒng)應(yīng)用的核心紐帶。其核心價值不僅體現(xiàn)于物理防護(hù)與電氣/光學(xué)互聯(lián)等基礎(chǔ)功能,更在于應(yīng)對多元化市場需求的適應(yīng)性突破,本文著力介紹
    的頭像 發(fā)表于 06-03 18:22 ?1315次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>扇入<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    扇出型封裝技術(shù)的工藝流程

    常規(guī)IC封裝需經(jīng)過將與IC封裝基板焊接,再將IC基板焊接至普通PCB的復(fù)雜過程。與之不同,WLP基于IC
    的頭像 發(fā)表于 05-14 11:08 ?2806次閱讀
    扇出型<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的工藝流程

    封裝工藝中的封裝技術(shù)

    我們看下一個先進(jìn)封裝的關(guān)鍵概念——封裝(Wafer Level Package,WLP)。
    的頭像 發(fā)表于 05-14 10:32 ?1885次閱讀
    <b class='flag-5'>封裝</b>工藝中的<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    封裝技術(shù)革命:陶瓷VS金屬封裝如何影響設(shè)備可靠性

    在電子設(shè)備向小型化、高性能化發(fā)展的浪潮中,振作為核心頻率元件,其性能不僅取決于內(nèi)部晶體和電路設(shè)計,封裝技術(shù)同樣扮演著關(guān)鍵角色。封裝材料的選擇直接影響
    的頭像 發(fā)表于 05-10 11:41 ?730次閱讀

    封裝技術(shù)的概念和優(yōu)劣勢

    封裝(WLP),也稱為封裝,是一種直接在
    的頭像 發(fā)表于 05-08 15:09 ?2607次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的概念和優(yōu)劣勢