91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

下一代3D晶體管技術(shù)突破,半導(dǎo)體行業(yè)迎新曙光!

北京中科同志科技股份有限公司 ? 2025-03-20 15:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導(dǎo)體技術(shù)的浩瀚星空中,每一次技術(shù)的突破都如同璀璨的星辰,照亮著人類科技進(jìn)步的道路。近年來(lái),隨著計(jì)算和人工智能應(yīng)用的快速發(fā)展,對(duì)高性能、低功耗電子產(chǎn)品的需求日益增長(zhǎng),這驅(qū)使著科研人員不斷探索新的晶體管技術(shù)。加州大學(xué)圣巴巴拉分校的研究人員在這一領(lǐng)域邁出了重要一步,他們利用二維(2D)半導(dǎo)體技術(shù),成功研發(fā)出新型三維(3D)晶體管,為半導(dǎo)體技術(shù)的發(fā)展開啟了新的篇章。

一、技術(shù)突破的背景與意義

晶體管作為現(xiàn)代電子產(chǎn)品的基本元件,其性能的提升對(duì)于整個(gè)電子行業(yè)的進(jìn)步至關(guān)重要。為了提高現(xiàn)有設(shè)備的性能并推動(dòng)新技術(shù)的進(jìn)步,科研人員一直致力于將晶體管小型化,以便更密集地封裝它們,并在相同尺寸的芯片上實(shí)現(xiàn)更多操作。事實(shí)上,微型化領(lǐng)域的一些重要進(jìn)步已經(jīng)促成了應(yīng)變硅和高k/金屬柵極場(chǎng)效應(yīng)晶體管(FET)的設(shè)計(jì)和開發(fā),這些晶體管解決了尺寸縮小難題并提高了性能。

然而,就主流硅技術(shù)而言,晶體管只能縮小到一定尺寸,否則就會(huì)達(dá)到性能極限,尤其是在能效方面。這些限制被稱為“短溝道效應(yīng)”,表現(xiàn)為亞閾值漏電流和開關(guān)不良,這使得在保持低功耗的同時(shí)縮小這些晶體管的尺寸變得困難。十多年前,隨著Fin-FET(鰭式場(chǎng)效應(yīng)晶體管)的引入,許多限制都得到了克服。Fin-FET是一種3D架構(gòu),將“柵極”包裹在從晶體管源極到漏極的通道周圍,從而減輕了短通道效應(yīng),同時(shí)縮小了占位面積。然而,即使對(duì)于最先進(jìn)的Fin-FET來(lái)說(shuō),將晶體管縮小到10納米以下通道長(zhǎng)度,同時(shí)保持低功耗和良好的性能,也越來(lái)越具有挑戰(zhàn)性。

加州大學(xué)圣巴巴拉分校的研究人員正是在這一背景下,通過(guò)利用2D半導(dǎo)體技術(shù),成功研發(fā)出新型3D晶體管,這一突破代表著朝著下一代晶體管技術(shù)邁出了重要一步。這種技術(shù)能夠支持計(jì)算和人工智能應(yīng)用的快速發(fā)展,為性能提升、晶體管可擴(kuò)展性和能源效率開辟了新的可能性。

二、新型3D晶體管的技術(shù)原理與實(shí)現(xiàn)

加州大學(xué)圣巴巴拉分校的研究人員將原子厚度的2D半導(dǎo)體集成到3D架構(gòu)中,研發(fā)出新型3D晶體管。他們將這些3D柵極環(huán)繞(GAA)結(jié)構(gòu)晶體管縮寫為NXFET,其中N=納米,X=片、叉或板,代表通道堆疊的拓?fù)浣Y(jié)構(gòu)。他們的研究確定了如何使用2D半導(dǎo)體獨(dú)特地設(shè)計(jì)此類晶體管。

具體而言,研究中引入的納米板FET架構(gòu)被證明可以最大限度地發(fā)揮原子級(jí)厚度的2D材料(如二硫化鎢(WS?))的獨(dú)特性能。這種新穎的架構(gòu)利用了2D層的橫向堆疊,類似于“板堆”,將集成密度提高了十倍,并具有等性能指標(biāo)。通過(guò)利用2D材料獨(dú)特的物理和量子力學(xué)特性,研究人員克服了許多與用硅設(shè)計(jì)的傳統(tǒng)3D晶體管相關(guān)的限制。他們的模擬表明,納米板晶體管在能源效率和性能方面實(shí)現(xiàn)了顯著的改進(jìn),通道長(zhǎng)度縮小到5nm以下。

為了評(píng)估其設(shè)計(jì)的性能,研究團(tuán)隊(duì)利用最先進(jìn)的模擬工具(包括QTX,一種基于非平衡格林函數(shù)框架的量子傳輸工具)。這種方法使他們能夠模擬關(guān)鍵因素,如能帶非拋物線性、有限帶寬、接觸電阻和載流子遷移率,這些測(cè)量值描述了材料與穿過(guò)它的電荷載流子(如電子)之間的關(guān)系。為了提供準(zhǔn)確的輸入?yún)?shù),研究人員還使用了密度泛函理論,該理論部分由已故的Walter Kohn開發(fā),他是加州大學(xué)圣塔芭芭拉分校的物理學(xué)家,因“開發(fā)密度泛函理論”而獲得1998年諾貝爾化學(xué)獎(jiǎng)。

三、新型3D晶體管的優(yōu)勢(shì)與應(yīng)用前景

新型3D晶體管在多個(gè)關(guān)鍵指標(biāo)方面表現(xiàn)出色,優(yōu)于硅基3D-FET。具體來(lái)說(shuō),基于2D半導(dǎo)體的3D-FET在驅(qū)動(dòng)電流(操作器件的電流量)和能量延遲積(切換所需的能量)等方面具有顯著優(yōu)勢(shì)。2D材料的薄度可最大限度地降低器件電容,從而降低功耗,而其垂直堆疊則支持在制造過(guò)程中實(shí)現(xiàn)更好的縮放。

這一技術(shù)的突破不僅展示了二維材料的潛力,還為將其集成到三維晶體管設(shè)計(jì)中提供了詳細(xì)的藍(lán)圖。這是半導(dǎo)體行業(yè)在尋求延續(xù)摩爾定律的過(guò)程中向前邁出的關(guān)鍵一步。摩爾定律指出,集成電路上的晶體管數(shù)量大約每?jī)赡攴环?,這一規(guī)律已經(jīng)指導(dǎo)了半導(dǎo)體行業(yè)幾十年的快速發(fā)展。然而,隨著晶體管尺寸的不斷縮小,傳統(tǒng)硅基晶體管的性能提升和功耗降低變得越來(lái)越困難。新型3D晶體管的出現(xiàn),為半導(dǎo)體行業(yè)的持續(xù)發(fā)展提供了新的動(dòng)力。

從應(yīng)用前景來(lái)看,新型3D晶體管的影響超出了傳統(tǒng)計(jì)算的范圍。在邊緣AI、柔性電子和物聯(lián)網(wǎng)超低功耗設(shè)備方面都有潛在應(yīng)用。隨著人工智能和物聯(lián)網(wǎng)技術(shù)的快速發(fā)展,對(duì)高性能、低功耗電子產(chǎn)品的需求日益增長(zhǎng)。新型3D晶體管的出現(xiàn),有望滿足這些新興應(yīng)用的需求,推動(dòng)相關(guān)技術(shù)的進(jìn)一步發(fā)展。

四、行業(yè)內(nèi)的其他技術(shù)進(jìn)展與競(jìng)爭(zhēng)態(tài)勢(shì)

在半導(dǎo)體技術(shù)領(lǐng)域,除了加州大學(xué)圣巴巴拉分校的研究人員外,其他科研機(jī)構(gòu)和企業(yè)也在積極探索新型晶體管技術(shù)。例如,在2023年IEEE國(guó)際電子器件會(huì)議(IEDM2023)上,臺(tái)積電、三星英特爾各自展示了在下一代晶體管結(jié)構(gòu)領(lǐng)域的尖端技術(shù)。其中,被稱為“互補(bǔ)場(chǎng)效應(yīng)晶體管(CFET)”的晶體管結(jié)構(gòu)被視為1nm以下制程的關(guān)鍵要素,是繼FinFET和GAA之后的新一代晶體管技術(shù)。

CFET與此前晶體管結(jié)構(gòu)的最大不同之處在于采用晶體管垂直堆疊結(jié)構(gòu),這或?qū)㈤_啟三維晶體管結(jié)構(gòu)新紀(jì)元。業(yè)內(nèi)人士介紹,在FinFET和GAA架構(gòu)出現(xiàn)以前,芯片晶體管結(jié)構(gòu)采用的是平面MOSFET。然而,當(dāng)溝道長(zhǎng)度小于一定值時(shí),柵極對(duì)于溝道的控制能力會(huì)下降,出現(xiàn)短溝道效應(yīng)。為了解決這個(gè)問(wèn)題,業(yè)界提出了FinFET和GAA兩種新型晶體管結(jié)構(gòu)。隨著摩爾定律的不斷發(fā)展,芯片制程也愈發(fā)接近物理極限,為了能夠進(jìn)一步增加單位面積上的器件數(shù)量,業(yè)內(nèi)開始嘗試將原本的立體結(jié)構(gòu)晶體管再進(jìn)行堆疊,提出了采用垂直堆疊結(jié)構(gòu)的CFET。

臺(tái)積電、三星和英特爾都在密切關(guān)注CFET相關(guān)技術(shù)。臺(tái)積電指出,CFET晶體管現(xiàn)已在臺(tái)積電實(shí)驗(yàn)室中進(jìn)行性能、效率和密度測(cè)試,并已經(jīng)實(shí)現(xiàn)了48nm的柵極間距。三星將CFET晶體管結(jié)構(gòu)稱為3DSFET,目前的柵極間距為45/48nm,并在技術(shù)創(chuàng)新方面實(shí)現(xiàn)了對(duì)堆疊式pFET和nFET器件的源極和漏極進(jìn)行有效的電氣隔離。英特爾則展示了將CFET晶體管結(jié)構(gòu)與背面供電技術(shù)相結(jié)合的新技術(shù),并利用該技術(shù)實(shí)現(xiàn)了60nm的柵極間距。

盡管CFET結(jié)構(gòu)具有廣闊的應(yīng)用前景,但目前仍面臨多層堆疊帶來(lái)的大量技術(shù)挑戰(zhàn)。例如,多層堆疊熱退火問(wèn)題是CFET面臨的最大挑戰(zhàn)之一。半導(dǎo)體材料在晶體生長(zhǎng)和制造過(guò)程中會(huì)出現(xiàn)缺陷、雜質(zhì)、位錯(cuò)等結(jié)構(gòu)性缺陷,導(dǎo)致晶格不完整。通過(guò)熱退火處理可以使材料得到修復(fù),但在堆疊結(jié)構(gòu)中,每堆疊一層就要再多進(jìn)行一次熱退火,增加了工藝難度和成本。

五、未來(lái)展望與挑戰(zhàn)

對(duì)于加州大學(xué)圣巴巴拉分校的研究人員來(lái)說(shuō),新型3D晶體管的成功研發(fā)只是一個(gè)開始。著眼于未來(lái)的發(fā)展,他們計(jì)劃深化與行業(yè)合作伙伴的合作,以加速這些技術(shù)的采用。同時(shí),他們還計(jì)劃通過(guò)納入缺陷散射和自熱等其他現(xiàn)實(shí)因素來(lái)改進(jìn)模型,以支持實(shí)驗(yàn)驗(yàn)證。

此外,新型3D晶體管技術(shù)在實(shí)際應(yīng)用中還面臨一些挑戰(zhàn)。例如,如何將這種技術(shù)大規(guī)模應(yīng)用于實(shí)際生產(chǎn)中,如何降低生產(chǎn)成本,如何進(jìn)一步提高晶體管的性能和穩(wěn)定性等。這些問(wèn)題都需要科研人員和企業(yè)界共同努力去解決。

從整個(gè)半導(dǎo)體行業(yè)來(lái)看,隨著技術(shù)的不斷進(jìn)步和競(jìng)爭(zhēng)的加劇,新型晶體管技術(shù)的研發(fā)和應(yīng)用將成為未來(lái)發(fā)展的重要方向。除了加州大學(xué)圣巴巴拉分校和臺(tái)積電、三星、英特爾等領(lǐng)先企業(yè)外,其他科研機(jī)構(gòu)和企業(yè)也在積極投入資源進(jìn)行相關(guān)研究。這種競(jìng)爭(zhēng)態(tài)勢(shì)將推動(dòng)半導(dǎo)體技術(shù)的不斷發(fā)展和創(chuàng)新。

六、結(jié)語(yǔ)

下一代3D晶體管技術(shù)的研發(fā)和應(yīng)用標(biāo)志著半導(dǎo)體行業(yè)在尋求延續(xù)摩爾定律的過(guò)程中邁出了重要一步。加州大學(xué)圣巴巴拉分校的研究人員通過(guò)利用2D半導(dǎo)體技術(shù)成功研發(fā)出新型3D晶體管,為半導(dǎo)體技術(shù)的發(fā)展開啟了新的篇章。這一技術(shù)的突破不僅展示了二維材料的潛力,還為將其集成到三維晶體管設(shè)計(jì)中提供了詳細(xì)的藍(lán)圖。盡管在實(shí)際應(yīng)用中還面臨一些挑戰(zhàn)和競(jìng)爭(zhēng)態(tài)勢(shì),但隨著技術(shù)的不斷進(jìn)步和創(chuàng)新的持續(xù)推動(dòng),相信新型3D晶體管技術(shù)將在未來(lái)發(fā)揮越來(lái)越重要的作用,推動(dòng)半導(dǎo)體行業(yè)和相關(guān)技術(shù)的持續(xù)發(fā)展。

隨著人工智能、物聯(lián)網(wǎng)等新興技術(shù)的快速發(fā)展,對(duì)高性能、低功耗電子產(chǎn)品的需求日益增長(zhǎng)。新型3D晶體管技術(shù)有望滿足這些新興應(yīng)用的需求,推動(dòng)相關(guān)技術(shù)的進(jìn)一步發(fā)展。同時(shí),這一技術(shù)的突破也將為半導(dǎo)體行業(yè)帶來(lái)新的商業(yè)機(jī)會(huì)和市場(chǎng)前景。相信在未來(lái)的發(fā)展中,新型3D晶體管技術(shù)將成為半導(dǎo)體行業(yè)的重要驅(qū)動(dòng)力之一。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電子產(chǎn)品
    +關(guān)注

    關(guān)注

    6

    文章

    1299

    瀏覽量

    61046
  • 半導(dǎo)體封裝
    +關(guān)注

    關(guān)注

    4

    文章

    319

    瀏覽量

    15237
  • 3D晶體管
    +關(guān)注

    關(guān)注

    0

    文章

    25

    瀏覽量

    17700
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深圳市薩科微slkor半導(dǎo)體有限公司是宋仕強(qiáng)于2015年在深圳市華強(qiáng)北成立,當(dāng)時(shí)掌握了行業(yè)領(lǐng)先的第三半導(dǎo)體

    深圳市薩科微slkor半導(dǎo)體有限公司是宋仕強(qiáng)于2015年在深圳市華強(qiáng)北成立,當(dāng)時(shí)掌握了行業(yè)領(lǐng)先的第三半導(dǎo)體碳化硅材料的肖特基二極和碳化硅
    發(fā)表于 01-31 08:46

    簡(jiǎn)單認(rèn)識(shí)3D SOI集成電路技術(shù)

    半導(dǎo)體技術(shù)邁向“后摩爾時(shí)代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?562次閱讀
    簡(jiǎn)單認(rèn)識(shí)<b class='flag-5'>3D</b> SOI集成電路<b class='flag-5'>技術(shù)</b>

    英特爾半導(dǎo)體制造技術(shù)突破:2D 材料晶體管、新型電容器、12吋硅基氮化鎵

    聚焦晶體管微型化、功率傳輸效率、新興材料應(yīng)用等行業(yè)關(guān)鍵痛點(diǎn),涵蓋 MIM 電容器創(chuàng)新、GaN 芯片 let 技術(shù)、2D FET 優(yōu)化及 CMOS 縮放演進(jìn)等多個(gè)前沿方向,為人工智能(A
    的頭像 發(fā)表于 12-16 09:33 ?2089次閱讀

    晶體管的定義,晶體管測(cè)量參數(shù)和參數(shù)測(cè)量?jī)x器

    晶體管種以半導(dǎo)體材料為基礎(chǔ)的電子元件,具有檢波、整流、放大、開關(guān)、穩(wěn)壓和信號(hào)調(diào)制等多種功能?。其核心是通過(guò)控制輸入電流或電壓來(lái)調(diào)節(jié)輸出電流,實(shí)現(xiàn)信號(hào)放大或電路開關(guān)功能?。 基本定義 晶體管
    的頭像 發(fā)表于 10-24 12:20 ?503次閱讀
    <b class='flag-5'>晶體管</b>的定義,<b class='flag-5'>晶體管</b>測(cè)量參數(shù)和參數(shù)測(cè)量?jī)x器

    意法半導(dǎo)體推進(jìn)下一代芯片制造技術(shù) 在法國(guó)圖爾工廠新建條PLP封裝試點(diǎn)生產(chǎn)線

    意法半導(dǎo)體(簡(jiǎn)稱ST)公布了其位于法國(guó)圖爾的試點(diǎn)生產(chǎn)線開發(fā)下一代面板級(jí)包裝(PLP)技術(shù)的最新進(jìn)展。該生產(chǎn)線預(yù)計(jì)將于2026年第三季度投入運(yùn)營(yíng)。
    的頭像 發(fā)表于 10-10 09:39 ?750次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    。 叉行片:連接并集成兩個(gè)晶體管NFET和PFET,它們之間同時(shí)被放置層不到10nm的絕緣膜,放置缺陷的發(fā)生。 CFET:屬于下一代晶體管結(jié)構(gòu),采用
    發(fā)表于 09-15 14:50

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“后摩爾時(shí)代”的到來(lái),芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過(guò)異構(gòu)集成將不同的芯片
    的頭像 發(fā)表于 08-07 15:42 ?4702次閱讀
    華大九天推出芯粒(Chiplet)與2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b>先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    意法半導(dǎo)體攜手Flex推動(dòng)下一代移動(dòng)出行發(fā)展

    Flex提供產(chǎn)品生命周期服務(wù),可助力各行各業(yè)的品牌實(shí)現(xiàn)快速、靈活和大規(guī)模的創(chuàng)新。他們將積淀50余年的先進(jìn)制造經(jīng)驗(yàn)與專業(yè)技術(shù)注入汽車業(yè)務(wù),致力于設(shè)計(jì)和打造推動(dòng)下一代移動(dòng)出行的前沿創(chuàng)新技術(shù)——從軟件定義
    的頭像 發(fā)表于 07-30 16:09 ?853次閱讀

    現(xiàn)代集成電路半導(dǎo)體器件

    目錄 第1章?半導(dǎo)體中的電子和空穴第2章?電子和空穴的運(yùn)動(dòng)與復(fù)合 第3章?器件制造技術(shù) 第4章?PN結(jié)和金屬半導(dǎo)體結(jié) 第5章?MOS電容 第6章?MOSFET
    發(fā)表于 07-12 16:18

    晶體管光耦的工作原理

    晶體管光耦(PhotoTransistorCoupler)是種將發(fā)光器件和光敏器件組合在起的半導(dǎo)體器件,用于實(shí)現(xiàn)電路之間的電氣隔離,同時(shí)傳遞信號(hào)或功率。
    的頭像 發(fā)表于 06-20 15:15 ?908次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    的過(guò)渡步驟。 不過(guò)2017 年提出的叉片設(shè)計(jì)初始版本似乎過(guò)于復(fù)雜,無(wú)法以可接受的成本和良率進(jìn)行制造?,F(xiàn)在,Imec 推出了其叉片晶體管設(shè)計(jì)的改進(jìn)版本,該設(shè)計(jì)有望更易于制造,同時(shí)仍能為下一代工藝技術(shù)提供功率
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語(yǔ)薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動(dòng)元件,通過(guò)材料創(chuàng)新與工藝優(yōu)化,實(shí)現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜
    的頭像 發(fā)表于 05-27 09:51 ?2870次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流工藝路線

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    晶體管(Transistor)是種?半導(dǎo)體器件?,用于?放大電信號(hào)?、?控制電流?或作為?電子開關(guān)?。它是現(xiàn)代電子技術(shù)的核心元件,幾乎所有電子設(shè)備(從手機(jī)到超級(jí)計(jì)算機(jī))都依賴
    的頭像 發(fā)表于 05-16 10:02 ?4427次閱讀

    SC2020晶體管參數(shù)測(cè)試儀/?半導(dǎo)體分立器件測(cè)試系統(tǒng)介紹

    SC2020晶體管參數(shù)測(cè)試儀/?半導(dǎo)體分立器件測(cè)試系統(tǒng)-日本JUNO測(cè)試儀DTS-1000國(guó)產(chǎn)平替 ?專為半導(dǎo)體分立器件測(cè)試而研發(fā)的新一代高速高精度測(cè)試機(jī)。? ? ? ? ? ? ?
    發(fā)表于 04-16 17:27 ?0次下載

    中國(guó)下一代半導(dǎo)體研究超越美國(guó)

    美國(guó)機(jī)構(gòu)分析,認(rèn)為中國(guó)在支持下一代計(jì)算機(jī)的基礎(chǔ)研究方面處于領(lǐng)先地位。如果這些研究商業(yè)化,有人擔(dān)心美國(guó)為保持其在半導(dǎo)體設(shè)計(jì)和生產(chǎn)方面的優(yōu)勢(shì)而實(shí)施的出口管制可能會(huì)失效。 喬治城大學(xué)新興技術(shù)觀察站(ETO
    的頭像 發(fā)表于 03-06 17:12 ?819次閱讀