91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局布線的100個(gè)基本問題解答

fcsde-sh ? 來源:未知 ? 作者:鄧佳佳 ? 2018-03-20 10:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在電子產(chǎn)品設(shè)計(jì)中,PCB 布局布線是最重要的一步,PCB 布局布線的好壞將直接影響電路的性能?,F(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB 自動(dòng)布局布線,但是隨著信號頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān) PCB 布局布線的最基本的原則和技巧,這樣才可以讓自己的設(shè)計(jì)完美無缺,《PCB布局布線100問!》涵蓋了 PCB 布局布線的相關(guān)基本原理和設(shè)計(jì)技巧,以問答形式解答了有關(guān) PCB 布局布線方面的疑難問題,對于 PCB 設(shè)計(jì)人員來說是非常難得實(shí)用讀物.

1 問高頻信號布線時(shí)要注意哪些問題?

答1.信號線的阻抗匹配;

2.與其他信號線的空間隔離;

3.對于數(shù)字高頻信號,差分線效果會(huì)更好;

2 問在布板時(shí),如果線密,過孔就可能要多,當(dāng)然就會(huì)影響板子的電氣性能,請問怎樣提高板子的電氣性能?

答對于低頻信號,過孔不要緊,高頻信號盡量減少過孔。如果線多可以考慮多層板;

3 問是不是板子上加的去耦電容越多越好?

答去耦電容需要在合適的位置加合適的值。例如,在你的模擬器件的供電端口就進(jìn)加,并且需要用不同的電容值去濾除不同頻率的雜散信號;

4 問一個(gè)好的板子它的標(biāo)準(zhǔn)是什么?

答布局合理、功率線功率冗余度足夠、高頻阻抗阻抗、低頻走線簡潔.

5 問通孔和盲孔對信號的差異影響有多大?應(yīng)用的原則是什么?

答采用盲孔或埋孔是提高多層板密度、減少層數(shù)和板面尺寸的有效方法,并大大減少了鍍覆通孔的數(shù)量。但相比較而言,通孔在工藝上好實(shí)現(xiàn),成本較低,所以一般設(shè)計(jì)中都使用通孔。

6 問在涉及模擬數(shù)字混合系統(tǒng)的時(shí)候,有人建議電層分割,地平面采取整片敷銅,也有人建議電地層都分割,不同的地在電源源端點(diǎn)接,但是這樣對信號的回流路徑就遠(yuǎn)了,具體應(yīng)用時(shí)應(yīng)如何選擇合適的方法?

答如果你有高頻>20MHz 信號線,并且長度和數(shù)量都比較多,那么需要至少兩層給這個(gè)模擬高頻信號。一層信號線、一層大面積地,并且信號線層需要打足夠的過孔到地。這樣的目的是:

1、對于模擬信號,這提供了一個(gè)完整的傳輸介質(zhì)和阻抗匹配;

2、地平面把模擬信號和其他數(shù)字信號進(jìn)行隔離;

3、地回路足夠小,因?yàn)槟愦蛄撕芏噙^孔,地有是一個(gè)大平面。

7 問在電路板中,信號輸入插件在 PCB 最左邊沿,MCU 在靠右邊,那么在布局時(shí)是把穩(wěn)壓電源芯片放置在靠近接插件(電源 IC 輸出 5V 經(jīng)過一段比較長的路徑才到達(dá) MCU),還是把電源 IC 放置到中間偏右(電源 IC 的輸出 5V 的線到達(dá) MCU 就比較短,但輸入電源線就經(jīng)過比較長一段 PCB 板)?或是有更好的布局 ?

答首先你的所謂信號輸入插件是否是模擬器件?如果是是模擬器件,建議你的電源布局應(yīng)盡量不影響到模擬部分的信號完整性.因此有幾點(diǎn)需要考慮

(1)首先你的穩(wěn)壓電源芯片是否是比較干凈,紋波小的電源.對模擬部分的供電,對電源的要求比較高.

(2)模擬部分和你的MCU是否是一個(gè)電源,在高精度電路的設(shè)計(jì)中,建議把模擬部分和數(shù)字部分的電源分開.

(3)對數(shù)字部分的供電需要考慮到盡量減小對模擬電路部分的影響.

8 問在高速信號鏈的應(yīng)用中,對于多 ASIC 都存在模擬地和數(shù)字地,究竟是采用地分割,還是不分割地?既有準(zhǔn)則是什么?哪種效果更好?

答迄今為止,沒有定論。一般情況下你可以查閱芯片的手冊。ADI 所有混合芯片的手冊中都是推薦你一種接地的方案,有些是推薦公地、有些是建議隔離地。這取決于芯片設(shè)計(jì)。

9 問何時(shí)要考慮線的等長?如果要考慮使用等長線的話,兩根信號線之間的長度之差最大不能超過多少?如何計(jì)算?

答差分線計(jì)算思路:如果你傳一個(gè)正弦信號,你的長度差等于它傳輸波長的一半是,相位差就是 180 度,這時(shí)兩個(gè)信號就完全抵消了。所以這時(shí)的長度差是最大值。以此類推,信號線差值一定要小于這個(gè)值。

10 問高速中的蛇形走線,適合在那種情況?有什么缺點(diǎn)沒,比如對于差分走線,又要求兩組信號是正交的。

答蛇形走線,因?yàn)閼?yīng)用場合不同而具不同的作用:

(1)如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感和阻抗匹配的作用,提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號中,如PCI-Clk,AGPCIK,IDE,DIMM 等信號線。

(2)若在一般普通 PCB 板中,除了具有濾波電感的作用外,還可作為收音機(jī)天線的電感線圈等等。如 2.4G 的對講機(jī)中就用作電感。

(3)對一些信號布線長度要求必須嚴(yán)格等長,高速數(shù)字 PCB 板的等線長是為了使各信號的延遲差保持在一個(gè)范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個(gè)時(shí)鐘周期時(shí)會(huì)錯(cuò)讀下一周期的數(shù)據(jù))。如INTELHUB 架構(gòu)中的 HUBLink,一共 13 根,使用 233MHz 的頻率,要求必須嚴(yán)格等長,以消除時(shí)滯造成的隱患,繞線是惟一的解決辦法。

一般要求延遲差不超過 1/4 時(shí)鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬、線長、銅厚、板層結(jié)構(gòu)有關(guān),但線過長會(huì)增大分布電容和分布電感,使信號質(zhì)量有所下降。所以時(shí)鐘 IC 引腳一般都接;" 端接,但蛇形走線并非起電感的作用。相反地,電感會(huì)使信號中的上升沿中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍。信號的上升時(shí)間越小,就越易受分布電容和分布電感的影響。

(4)蛇形走線在某些特殊的電路中起到一個(gè)分布參數(shù)的 LC 濾波器的作用。

11 問在設(shè)計(jì) PCB 時(shí),如何考慮電磁兼容EMC/EMI,具體需要考慮哪些方面?采取哪些措施?

答好的 EMI/EMC 設(shè)計(jì)必須一開始布局時(shí)就要考慮到器件的位置, PCB 疊層的安排,重要聯(lián)機(jī)的走法, 器件的選擇等。例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對外的連接器,高速信號盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號電流之回流路徑使其回路面積盡量小(也就是回路阻抗 loop impedance盡量小)以減少輻射, 還可以用分割地層的方式以控制高頻噪聲的范圍,最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)(chassis ground)。

12 問請問射頻寬帶電路 PCB 的傳輸線設(shè)計(jì)有何需要注意的地方?傳輸線的地孔如何設(shè)置比較合適,阻抗匹配是需要自己設(shè)計(jì)還是要和 PCB 加工廠家合作?

答這個(gè)問題要考慮很多因素.比如 PCB 材料的各種參數(shù),根據(jù)這些參數(shù)最后建立的傳輸線模型,器件的參數(shù)等.阻抗匹配一般要根據(jù)廠家提供的資料來設(shè)計(jì)

13 問在模擬電路和數(shù)字電路并存的時(shí)候,如一半是 FPGA單片機(jī)數(shù)字電路部分,另一半是 DAC 和相關(guān)放大器的模擬電路部分。各種電壓值的電源較多,遇到數(shù)模雙方電路都要用到的電壓值的電源,是否可以用共同的電源,在布線和磁珠布置上有什么技巧?

答一般不建議這樣使用.這樣使用會(huì)比較復(fù)雜,也很難調(diào)試.

14 問您好,請問在進(jìn)行高速多層 PCB 設(shè)計(jì)時(shí),關(guān)于電阻電容等器件的封裝的選擇的,主要依據(jù)是什么?常用那些封裝,能否舉幾個(gè)例子。

答0402 是手機(jī)常用;0603 是一般高速信號的模塊常用;依據(jù)是封裝越小寄生參數(shù)越小,當(dāng)然不同廠家的相同封裝在高頻性能上有很大差異。建議你在關(guān)鍵的位置使用高頻專用元件。

15 問一般在設(shè)計(jì)中雙面板是先走信號線還是先走地線?

答這個(gè)要綜合考慮.在首先考慮布局的情況下,考慮走線.

16 問在進(jìn)行高速多層 PCB 設(shè)計(jì)時(shí),最應(yīng)該注意的問題是什么?能否做詳細(xì)說明問題的解決方案。

答最應(yīng)該注意的是你的層的設(shè)計(jì),就是信號線、電源線、地、控制線這些你是如何劃分在每個(gè)層的。一般的原則是模擬信號和模擬信號地至少要保證單獨(dú)的一層。電源也建議用單獨(dú)一層。

17 問請問具體何時(shí)用 2 層板,4 層板,6 層板在技術(shù)上有沒有嚴(yán)格的限制?(除去體積原因)是以 CPU 的頻率為準(zhǔn)還是其和外部器件數(shù)據(jù)交互的頻率為準(zhǔn)?

答采用多層板首先可以提供完整的地平面,另外可以提供更多的信號層,方便走線。對于CPU 要去控制外部存儲(chǔ)器件的應(yīng)用,應(yīng)以交互的頻率為考慮,如果頻率較高,完整的地平面是一定要保證的,此外信號線最好要保持等長。

18 問PCB 布線對模擬信號傳輸?shù)挠绊懭绾畏治?,如何區(qū)分信號傳輸過程中引入的噪聲是布線導(dǎo)致還是運(yùn)放器件導(dǎo)致。

答這個(gè)很難區(qū)分,只能通過 PCB 布線來盡量減低布線引入額外噪聲。

19 問最近我學(xué)習(xí) PCB 的設(shè)計(jì),對高速多層 PCB 來說,電源線、地線和信號線的線寬設(shè)置為多少是合適的,常用設(shè)置是怎樣的,能舉例說明嗎?例如工作頻率在 300Mhz 的時(shí)候該怎么設(shè)置?

答300MHz 的信號一定要做阻抗仿真計(jì)算出線寬和線和地的距離;電源線需要根據(jù)電流的大小決定線寬地在混合信號 PCB 時(shí)候一般就不用“線”了,而是用整個(gè)平面,這樣才能保證回路電阻最小,并且信號線下面有一個(gè)完整的平面

20 問請問怎樣的布局才能達(dá)到最好的散熱效果?

答PCB 中熱量的來源主要有三個(gè)方面:(1)電子元器件的發(fā)熱;(2)P c B 本身的發(fā)熱;(3)其它部分傳來的熱。在這三個(gè)熱源中,元器件的發(fā)熱量最大,是主要熱源,其次是 PCB 板產(chǎn)生的熱,外部傳入的熱量取決于系統(tǒng)的總體熱設(shè)計(jì),暫時(shí)不做考慮。那么熱設(shè)計(jì)的目的是采取適當(dāng)?shù)拇胧┖头椒ń档驮骷臏囟群?PCB 板的溫度,使系統(tǒng)在合適的溫度下正常工作。主要是通過減小發(fā)熱,和加快散熱來實(shí)現(xiàn)。

21 問可否解釋下線寬和與之匹配的過孔的大小比例關(guān)系?

答這個(gè)問題很好,很難說有一個(gè)簡單的比例關(guān)系,因?yàn)樗麅傻哪M不一樣。一個(gè)是面?zhèn)鬏斠粋€(gè)是環(huán)狀傳輸。您可以在網(wǎng)上找一個(gè)過孔的阻抗計(jì)算軟件,然后保持過孔的阻抗和傳輸線的阻抗一致就行。

22 問在一塊普通的有一 MCU 控制的 PCB 電路板中,但沒大電流高速信號等要求不是很高,那么在 PCB 的四周最外的邊沿是否鋪一層地線把整個(gè)電路板包起來會(huì)比較好?

答一般來講,就鋪一個(gè)完整的地就可以了。

23 問1、我知道 AD 轉(zhuǎn)換芯片下面要做模擬地和數(shù)字地的單點(diǎn)連接,但如果板上有多個(gè)AD 轉(zhuǎn)換芯片的情況下怎么處理呢?2、多層電路板中,多路開關(guān)(multiplexer)切換模擬量采樣時(shí),需要像 AD 轉(zhuǎn)換芯片那樣把模擬部分和數(shù)字部分分開嗎?

答1、幾個(gè) ADC 盡量放在一起,模擬地?cái)?shù)字地在 ADC 下方單點(diǎn)連接;

2、取決于 MUX 與 ADC 的切換速度,一般 ADC 的速度會(huì)高于 MUX,所以建議放在 ADC下方。當(dāng)然,保險(xiǎn)起見,可以在 MUX 下方也放一個(gè)磁珠的封裝,調(diào)試時(shí)視具體情況來選擇在哪進(jìn)行單點(diǎn)連接。

24 問在常規(guī)的網(wǎng)絡(luò)電路設(shè)計(jì)中,有的采用把幾個(gè)地連在一起,又這樣的用法嗎?為什么?謝謝!

答不是很清楚您的問題。對于混合系統(tǒng)肯定會(huì)有幾種類型的地,最終是會(huì)在一點(diǎn)將其連接一起,這樣做的目的是等電勢。大家需要一個(gè)共同的地電平做參考。

25 問PCB 中的模擬部分和數(shù)字部分、模擬地和數(shù)字地如何有效處理,多謝!

答模擬電路和數(shù)字電路要分開區(qū)域放置,使得模擬電路的回流在模擬電路區(qū)域,數(shù)字的在數(shù)字區(qū)域內(nèi),這樣數(shù)字就不會(huì)影響到模擬。模擬地和數(shù)字地處理的出發(fā)點(diǎn)是類似的,不能讓數(shù)字信號的回流流到模擬地上去。

26 問模擬電路和數(shù)字電路在 PCB 板設(shè)計(jì)時(shí),對地線的設(shè)計(jì)有哪些不同?需要注意哪些問題?

答模擬電路對地的主要要求是,完整、回路小、阻抗匹配。數(shù)字信號如果低頻沒有特別要求;如果速度高,也需要考慮阻抗匹配和地完整。

27 問去耦電容一般有兩個(gè),0.1 和 10 的,如果面積比較緊張的情況話,如何放置兩個(gè)電容,哪個(gè)放置背面好些?

答要根據(jù)具體的應(yīng)用和針對什么芯片來設(shè)計(jì)

28 問請問老師,射頻電路中,經(jīng)常會(huì)出現(xiàn) IQ 兩路信號,請問這兩根線的長度是否需要一樣?

答在射頻電路里盡量使用一樣的

29 問高頻信號電路的設(shè)計(jì)與普通電路設(shè)計(jì)有什么不同嗎?能以走線設(shè)計(jì)為例簡單說明一下嗎?

答高頻電路設(shè)計(jì)要考慮很多參數(shù)的影響,在高頻信號下,很多普通電路可以忽略的參數(shù)不能忽略,因此可能要考慮到傳輸線效應(yīng) 。

30 問高速 PCB,布線過程中過孔的避讓如何處理,有什么好的建議?

答高速 PCB,最好少打過孔,通過增加信號層來解決需要增加過孔的需求。

31 問PCB 板設(shè)計(jì)中電源走線的粗細(xì)如何選???有什么規(guī)則嗎?

答可以參考:0.15×線寬(mm)=A,也需要考慮銅厚

32 問數(shù)字電路和模擬電路在同一塊多層板上時(shí),模擬地和數(shù)字地要不要排到不同的層上?

答不需要這樣做,但模擬電路和數(shù)字電路要分開放置。

33 問一般數(shù)字信號傳輸時(shí)最多幾個(gè)過孔比較合適?(120Mhz 以下的信號)

答最好不要超過兩個(gè)過孔。

34 問在即有模擬電路又有數(shù)字電路的電路中,PCB 板設(shè)計(jì)時(shí)如何避免互相干擾問題?

答模擬電路如果匹配合理輻射很小,一般是被干擾。干擾源來自器件、電源、空間和 PCB;數(shù)字電路由于頻率分量很多,所以肯定是干擾源。解決方法一般是,合理器件的布局、電源退偶、PCB 分層,如果干擾特點(diǎn)大或者模擬部分非常敏感,可以考慮用屏蔽罩 。

35 問對于高速線路板,到處都可能存在寄生參數(shù),面對這些寄生參數(shù),我們是精確各種參數(shù)然后再來消除,還是采用經(jīng)驗(yàn)方法來解決?應(yīng)該如何平衡這種效率與性能的問題?

答一般來說要分析寄生參數(shù)對于電路性能的影響.如果影響不能忽略,就一定要考慮解決和消除。

36 問多層板布局時(shí)要注意哪些事項(xiàng)?

答多層板布局時(shí),因?yàn)殡娫春偷貙釉趦?nèi)層,要注意不要有懸浮的地平面或電源平面,另外要確保打到地上的過孔確實(shí)連到了地平面上,最后是要為一些重要的信號加一些測試點(diǎn),方便調(diào)試的時(shí)候進(jìn)行測量。

37 問如何避免高速信號的 crosstalk?

答可以讓信號線離的遠(yuǎn)一些,避免走平行線,通過鋪地或加保護(hù)來起到屏蔽作用,等等。

38 問請問在多層板設(shè)計(jì)中經(jīng)常會(huì)用到電源平面,可是在雙層板中需要設(shè)計(jì)電源平面嗎?

答很難,因?yàn)槟愀鞣N信號線在雙層布局已經(jīng)差不多了

39 問PCB 板的厚度對電路有什么影響嗎?一般是如何選取的?

答厚度在作阻抗匹配時(shí)比較重要,PCB 廠商會(huì)詢問阻抗匹配是在板厚為多少時(shí)進(jìn)行計(jì)算的,PCB 廠商會(huì)根據(jù)你的要求進(jìn)行制作。

40 問地平面可以使信號最小回路,但是也會(huì)和信號線產(chǎn)生寄生電容,這個(gè)應(yīng)該怎么取舍?

答要看寄生電容對信號是否有不可忽略的影響.如果不可忽略,那就要重新考慮

41 問LDO 輸出當(dāng)做數(shù)字電源還是模擬電源意思是數(shù)字跟模擬哪個(gè)先接電源輸出好 ?

答如果想用一個(gè) LDO 來為數(shù)字和模擬提供電源,建議先接模擬電源,模擬電源經(jīng)過 LC 濾波后,為數(shù)字電源。

42 問請問應(yīng)該在模擬 Vcc 和數(shù)字 Vcc 之間用磁珠,還是應(yīng)該在模擬地和數(shù)字地之間用磁珠呢 ?

答模擬 VCC 經(jīng)過 LC 濾波后得到數(shù)字 VCC,模擬地和數(shù)字地間用磁珠。

43 問LVDS 等差分信號線如何布線?

答一般需要注意:所有布線包括周圍的器件擺放、地平面都需要對稱。

44 問一個(gè)好的 PCB 設(shè)計(jì),需要做到自身盡量少的向外發(fā)射電磁輻射,還要防止外來的電磁輻射對自身的干擾,請問防止外來的電磁干擾,電路需要采取哪些措施呢?

答最好的方法是屏蔽,阻止外部干擾進(jìn)入。電路上,比如有 INA 時(shí),需要在 INA 前加 RFI濾波器濾除 RF 干擾。

45 問采用高時(shí)鐘頻率的快速集成電路芯片電路,在 PCB 板設(shè)計(jì)時(shí)如何來解決傳輸線效應(yīng)的問題?

答這個(gè)快速集成電路芯片是什么芯片?如果是數(shù)字芯片,一般不用考慮.如果是模擬芯片,要看傳輸線效應(yīng)是否大到影響芯片的性能 。

46 問在一個(gè)多層的 PCB 設(shè)計(jì)中,是否還需要覆銅呢?如果覆銅的話應(yīng)該將其連接到哪一層?

答如果內(nèi)部有完整的地平面和電源平面,則頂層和底層可以不敷銅。

47 問在高速多層 PCB 設(shè)計(jì)時(shí),進(jìn)行阻抗仿真一般怎么進(jìn)行,利用什么軟件?有什么要特別注意的問題嗎?

答你可以采用 Multisim 軟件來仿真電阻電容效應(yīng)。

48 問有些器件的引腳較細(xì),但是 PCB 板上走線較粗,連接后會(huì)不會(huì)造成阻抗不匹配的問題?如果有該如何解決?

答要看是什么器件.而且器件的阻抗一般在數(shù)據(jù)手冊上給出,一般和引腳粗細(xì)關(guān)系不大

49 問差分線一般都需要等長如果實(shí)在在 LAYOUT 中有困難實(shí)現(xiàn),是否有其他補(bǔ)救措施?

答可以通過走蛇形線來解決等長的問題,現(xiàn)在大多數(shù)的 PCB 軟件都可以自動(dòng)走等長線,很方便。

50 問在用萬用表測量芯片的模擬地與數(shù)字地接口的時(shí)候是導(dǎo)通的,這樣模擬地域數(shù)字地不就是多點(diǎn)連接了嗎?

答芯片內(nèi)部的地管腳都是連接在一起的。但是在 PCB 板上仍然需要連接。最理想的單點(diǎn)接地,應(yīng)該是要了解芯片內(nèi)部模擬和數(shù)字部分的連接點(diǎn)位置,然后把 PCB 板上的單點(diǎn)連接位置也設(shè)計(jì)在芯片的模擬和數(shù)字分界點(diǎn)。

51 問由于受到板子尺寸的限制,我的電路板采用兩面貼片焊接芯片,板子上走了很多的過孔,信號線也走在附近,這樣走線會(huì)對信號產(chǎn)生干擾嗎?

答如果是低速數(shù)字信號,應(yīng)該問題不大。否則肯定會(huì)影響信號的質(zhì)量。

52 問數(shù)字線在考慮要不要做阻抗匹配時(shí),是看信號傳出至反射回來時(shí),總時(shí)間是否超過上升沿的20%,若超過則需阻抗匹配。請問模擬線要不要阻抗匹配?怎樣考慮?

答低頻的模擬信號是不需要匹配的,射頻的模擬信號當(dāng)然也要考慮匹配問題。

53 問關(guān)于完整的地平面,在使用AD/DA芯片的板子上,如果層數(shù)比較多,可以提供一個(gè)完整的模擬地和一個(gè)完整的數(shù)字地;也可以在這兩層地平面上都分別劃分模擬地,數(shù)字地。二者孰優(yōu)孰劣?

答一般來講,都會(huì)鋪完整的地平面。除非是一些特殊的情況,比如板子的模擬部分和數(shù)字部分是明顯分開的,可以很容易地區(qū)分開。

54 問用磁珠或MECCA連接數(shù)字、模擬地時(shí),是利用其頻率特性,使數(shù)字地中高頻成分不影響模擬地,同時(shí)保證二者電平相等。那么,0ohm電阻連接數(shù)字、模擬地有什么作用,有時(shí)還只用一小塊銅連接,能分析一下嗎?

答磁珠的等效電路相當(dāng)于帶阻限波器,只對某個(gè)頻點(diǎn)的噪聲有顯著抑制作用,使用時(shí)需要預(yù)先估計(jì)噪點(diǎn)頻率,以便選用適當(dāng)型號。對于頻率不確定或無法預(yù)知的情況,磁珠不合。 0歐電阻相當(dāng)于很窄的電流通路,能夠有效地限制環(huán)路電流,使噪聲得到抑制。電阻在所有頻帶上都有衰減作用(0歐電阻也有阻抗),這點(diǎn)比磁珠強(qiáng)。 銅皮類似于0ohm電阻。

55 問如何避免布線時(shí)引入的噪聲?

答數(shù)字地與模擬地要單點(diǎn)接地,否則數(shù)字地回流會(huì)流過模擬地對模擬電路造成干擾。

56 問PCB如何預(yù)防PWM等突變信號對模擬信號(如運(yùn)放)產(chǎn)生的干擾,又如何進(jìn)行測試這種干擾(輻射干擾或傳導(dǎo)干擾)的大小?除布局布線需要注意外,有無其他方法來進(jìn)行抑制(除屏蔽的手段?

答要從運(yùn)放的幾個(gè)接口入手,輸入端要防止空間耦合干擾和PCB串?dāng)_(布局改善);電源需要不同容值去耦電容。 測試可以用示波器的探頭測試上面說的位置,判斷出干擾從何而來。 PWM信號如果是通過低通濾波變成直流控制電壓的話,可以考慮就進(jìn)做濾波,或者并聯(lián)對地一個(gè)小電容,讓PWM的波形變圓,減少高頻分量

57 問請問,在電路板中,一個(gè)ARM或者FPGA經(jīng)常會(huì)向外連接很多RAM,F(xiàn)LAH這樣的器件,請問這些主芯片與這些存儲(chǔ)器之間的連線需要注意什么,過孔的數(shù)目有什么限制么?數(shù)字信號中常用的過孔孔徑大小是多少?過孔孔徑的大小對信號的影響大么?

答如果速度大于100MHz,則一根信號線上的過孔最好不要超過兩個(gè),過孔不能太小,一般,10個(gè)mil的孔徑即可。

58 問請問在布雙面板(高頻是)的時(shí)候,頂層地和底層地相連時(shí)的過孔也是越少越好嗎?那么要怎么放過孔比較合理呢?

答過孔少是針對信號線,如果是地的過孔,適當(dāng)?shù)亩嘁恍?huì)減少地回路和阻抗。放的原則是就進(jìn)器件。

59 問LVDS信號布線應(yīng)該注意哪些?如何布線?

答平行等長

60 問請問數(shù)據(jù)線并行布線是不是為了相互干擾?

答并行走線要注意線與線的間距,防止串?dāng)_發(fā)生。

61 問在一塊4層板,布有一整個(gè)采集系統(tǒng),有模擬放大、數(shù)字采集、MCU。布好后,如何測量此系統(tǒng)的輸入阻抗,如何做到系統(tǒng)的輸入阻抗和傳感器匹配,如何匹配,有沒有相關(guān)的設(shè)計(jì)原則 。

答不知道您的模擬信號的頻率多高,如果不高則不需要阻抗匹配。阻抗匹配可以用一些仿真軟件計(jì)算PCB的阻抗。例如APPCAD。器件的阻抗可以通過手冊查詢。

62 問經(jīng)常會(huì)看到PCB板上有很多地孔,這些地孔是越多越好嗎?有什么規(guī)則嗎?

答不是.要盡量減少過孔的使用,在不得不使用過孔時(shí),也要考慮減少過孔對電路的影響

63 問在多層板布線的時(shí)候難免會(huì)有跨平面的現(xiàn)象。我們現(xiàn)在的做飯是在割平面時(shí)盡量優(yōu)先照顧到差分線不跨平面。但有一次以為老師的說法是單端的不能跨,差分的反倒沒那么嚴(yán)格。請教下老師對此的看法。

答單端和差分信號在跨越地平面后都得回流回去,如果回流繞很大圈才回去,一樣會(huì)感應(yīng)更多的干擾進(jìn)來,如果差分線上的噪聲一樣,則會(huì)彼此抵消,所以是有一定道理的。

64 問在高速多層PCB設(shè)計(jì)時(shí),數(shù)字地和模擬地怎么區(qū)分?是根據(jù)器件的數(shù)據(jù)手冊中說明的進(jìn)行連接嗎?

答高速設(shè)計(jì)不用分?jǐn)?shù)字地和模擬地。

65 問對PCB走線的熔斷電流如何考慮??PCB走線多大電流時(shí)會(huì)熔斷,和哪些因素有關(guān)?

答參考0.15×線寬(mm)=A,這時(shí)最大電流。設(shè)計(jì)時(shí)候不能用熔斷電流做預(yù)算。這樣就是銅線的截面積。

66 問請問,在信號輸入輸出接口和電源輸入接口等方面需要做哪些保護(hù)?電源為220V輸入轉(zhuǎn)直流時(shí),在實(shí)際應(yīng)用時(shí),需要采取哪些防護(hù)措施?

TVS管,保險(xiǎn)絲這些在電源上是必須的。信號的話,看情況也得加TVS管,及二極管來保護(hù)模擬電路輸入出現(xiàn)大電壓的情況。

67 問見PCB板的布線折彎時(shí)有45度角和圓弧兩種,有何優(yōu)缺點(diǎn),怎么選擇?

答從阻抗匹配的角度,這兩種線都可以做成匹配的彎角。但是圓角可能不好加工。

68 問在高頻走線中如果尺寸受限,最常用的走線方法或者說合理的走線方法有那些?比如說蛇形走線,可以嗎?

答不好,會(huì)引入更多寄生參數(shù)

69 問請問在使用儀表放大器時(shí)關(guān)鍵的輸入型號,我在器件層其周圍還有必要覆銅嗎,我在器件的底層已經(jīng)覆銅了。還有儀表放大器的反饋電阻我是用直插的,引線就長了,換成貼片的電阻溫漂和精度就達(dá)不到要求,請問該怎樣處理。

答一般儀放芯片資料會(huì)有推薦的Layout的方法及圖,可以參考。保證引線短和粗是必須的。選用貼片低精度的電阻還是直插高精度的電阻哪種好,得看具體調(diào)試的結(jié)果。

70 問PCB軟件可以自動(dòng)布線,但器件的位置布局是不是得手動(dòng)放置?

答最好布局布線都手動(dòng)完成。

71 問在做PCB板制板時(shí),PCB選材有沒有什么特殊的規(guī)定或是一般如何選材?我現(xiàn)在在制作高頻信號電路板,請問您最好選擇什么材質(zhì)的PCB板較好?

答目前較多采用的高頻電路板基材是氟糸介質(zhì)基板,如聚四氟乙烯(PTFE),平時(shí)稱為特氟龍,通常應(yīng)用在5GHz以上。做板時(shí)跟PCB廠商說明即可。

72 問我是PCB設(shè)計(jì)的初學(xué)者,我想了解下去耦電容的選型規(guī)則是什么?還有值的大小怎么計(jì)算?

答一般情況,對于電源產(chǎn)生部分,要用10u和0.1u的電容去耦,要同時(shí)考慮高頻和低頻的去耦;對于其他原件一般都是用0.1u的電容在電源部分去耦。

73 問一個(gè)5khz的脈沖信號在板子上走20cm長,10mil寬的走線之后,其衰減能達(dá)到多少呢 ?

答不同的材質(zhì)的PCB的寄生參數(shù)不同,可以根據(jù)你使用的寄生參數(shù)建立模型來計(jì)算.

74 問在高頻中走的微帶線走線與地平面的距離有什么要求嗎?比如說大于1mm。還是沒有太大的要求,只要差不多就可以了?還是要按共面波導(dǎo)計(jì)算?

答一定要用共面波導(dǎo)或者微帶線的阻抗仿真計(jì)算。

75 問如何布線才能盡可能地降低線間高頻信號的串?dāng)_?

答高頻信號匹配好會(huì)減少反射,同樣也會(huì)減少輻射。

76 問想請問在DC-DCConvertIC,在IC下方需要連接到地平面,透過Via連接到地平面,Via孔的數(shù)量多與少影響程度為何?

答一般可以根據(jù)參考設(shè)計(jì)來設(shè)計(jì).由于電流較大,可能需要一定數(shù)量的Via.

77 問阻抗匹配時(shí),若引腳給出的阻抗值為復(fù)數(shù),即既有阻抗部分又有電抗部分,這時(shí)阻抗匹配如何做?光考慮電阻部分嗎?

答考慮共軛匹配,將阻抗的虛部抵消。

78 問高頻中集中參數(shù)和分布參數(shù)那種比較好?要怎么選擇這兩種方法比較合適呢?謝謝!

答分布方法,精度較高,但比較復(fù)雜;集總方式相對簡化,但有一定誤差。

79 問雙層板連接上下覆銅地的過孔分布有何要求?

答一般來講只是為了提高連通性的話,應(yīng)該對分別沒有太多要求。

80 問如何在中頻應(yīng)用中,如何平衡放大器輸入端的寄生電感和寄生電容?

答一般來講寄生電感和電容對中頻電路的影響較小,可以忽略.只要保證不引入大的寄生電容和電感值就行了

81 問怎樣能有效減少電路元件間的干擾影響,以及放大器如何布局才能最大限度的抑制紋波的引入?

答減少干擾的原則是:

1、減少輻射端;

2、加強(qiáng)被干擾的隔離、屏蔽和退偶;

紋波減少的原則也是:

1、減少開關(guān)電源的紋波輸出;

2、足夠的退偶濾波;

82 問6層設(shè)計(jì)時(shí),層的分配技巧,那些走線要走中間層 ?

答看你的設(shè)計(jì)了。原則是保證模擬信號線和模擬地有單獨(dú)兩層。

83 問在模擬地和數(shù)字地相連時(shí),采用的方法是否在數(shù)字地處接一個(gè)合適的磁珠到模擬地?那這個(gè)磁珠要怎么選呢?謝謝!

答磁珠主要是起到隔離高頻噪聲的作用,不同的磁珠濾波頻率不同,所以要根據(jù)板上噪聲的情況來選擇合適的器件。

84 問請問對于高于5G以上的訊號布局有何要注意的地方?

答既要考慮傳輸線效應(yīng),又要考慮寄生效應(yīng),還有EMI的問題。

85 問電路中有高速邏輯器件時(shí),最大布線長度為多大?

答布線不怕長,就怕不對稱或者有比較大的差,這樣容易因?yàn)闀r(shí)延造成錯(cuò)誤的邏輯

86 問在高速數(shù)字電路板中,有多個(gè)不同電壓值的電源,鋪電源平面時(shí)應(yīng)該盡量采用多層電源平面還是在同一層電源平面上分開布置好?

答可以在一個(gè)平面上多個(gè)電壓,注意之間隔離開。也可以把最重要的電源單獨(dú)走一層,這樣保證它不受其他電源干擾。

87 問在走差分線的時(shí)候由于空間限制,不能完全等距等長,請問是等距優(yōu)先還是等長優(yōu)先?

答等長可以保證阻抗匹配,但是不等距實(shí)際上對差分匹配也有影響,需要仿真測試。

88 問在PCB布局中,如何減少電磁干擾?另外哪些模塊應(yīng)該距離主控制芯片近一點(diǎn)?謝謝!

答對于主控制器,主要傳輸數(shù)字信號,所以模擬和電源部分應(yīng)遠(yuǎn)離控制器;對于減小電磁干擾,需要注意匹配,去耦,布局布線,分層等問題,建議參考一些資料。

89 問考慮信號完整性時(shí),如果只知道數(shù)字芯片的頻率是1GHZ,一般會(huì)估算他的上升時(shí)間是為周期的1/10,即0.1ns。有何依據(jù)嗎?

答這是一個(gè)一般性原則,沿的速度取決于器件輸出口的速度。如果太慢會(huì)影響判決。再快了芯片工藝達(dá)不到了。

90 問你好,請問ARM芯片提高電源的抗干擾,除了在電源輸入端接入TVS管之外,電源輸入端的輸入腳要接電感比較好,還是磁珠比較好。

答一般會(huì)使用磁珠。

91 問你好,pcb板在線能不能仿真一下,也就是怎么驗(yàn)證下板子有沒有問題,謝謝?

答有些PCB軟件可以做一些走線檢查和完整性分析,例如CADENCE

92 問在pcb布線時(shí)有些人在信號的輸入輸出端串一個(gè)電阻進(jìn)行端接,這個(gè)作用大嗎?要如何選擇這個(gè)電阻呢?那些地方需要這樣做呢?謝謝!

答這要看串聯(lián)電阻的作用,有的是起到限流作用的,有的可能是做阻抗匹配。

93 問對影響電源的高速脈沖串有什么好的抑制方案或者成比較系統(tǒng)的處理方法嗎?

答您所謂的高速脈沖串,無非就是不同頻率的干擾信號,采用不同值的電容退偶。

94 問高速PCB對板材有什么特殊要求沒有?

答高頻電路對PCB材料有要求.在高頻下要考慮傳輸線效應(yīng)

95 問關(guān)于信號線的阻抗匹配,請作點(diǎn)介紹和作法?

答頻率較低場合,需要考慮信號線的寬度和電流的承載能力的關(guān)系,高頻時(shí),需要考慮匹配等長等問題。

96 問高頻信號線的抗干擾措施有哪些?布線時(shí)應(yīng)注意哪些方面?

答這個(gè)問題比較寬泛,很難一兩句話說清楚。有很多相關(guān)資料可以參考。

97 問為什么高速信號不用分?jǐn)?shù)字和模擬地?

答因?yàn)?a target="_blank">驅(qū)動(dòng)器端可以調(diào)整輸出相位差,PCB布局好了再調(diào)整就很難了,接收端直接輸入了,無法調(diào)整。

98 問關(guān)于差分線的等長補(bǔ)償,您為何就直接建議在驅(qū)動(dòng)器端補(bǔ)償呢?能解釋一下嗎?EricBogatin的書中也只是給出結(jié)論,但無解釋。

答驅(qū)動(dòng)端有些芯片有調(diào)整功能,PCB線設(shè)計(jì)好不容易改了,接受端直接輸入一般都沒有時(shí)延調(diào)整的功能。

99 問在高頻選用制板材料時(shí),介電常數(shù)是不是越小越好呢?謝謝!

答意味著寄生電容小,然而對于信號線特征阻抗的設(shè)計(jì)時(shí)對介電常數(shù)是有要求的,不能一概而論。

100 問多大頻率的晶振要考慮MCU與晶振間的走線方式?

答晶振與MCU應(yīng)盡量靠近,用最短的直線連接。

101 問開關(guān)電源過來的直流電上面帶有100mv左右的噪聲,應(yīng)該如何有效地濾除?

答可以考慮加一級調(diào)制器LDO產(chǎn)品穩(wěn)定電源,或者考慮適當(dāng)?shù)娜ヱ铍娙轂V除紋波。

102 問模擬電源是否也可以鋪平面,是否和地的作用相同?

答電源當(dāng)然可以鋪平面。若不能鋪平面,電源線要盡量粗。

103 問請問專家,兩層電路板的覆銅,什么時(shí)候選擇兩面均覆,什么時(shí)候僅選擇一面覆銅呢?

答如果能保證一面是全地平面的話,可以只鋪一層。

104 問請問在高頻(1GHz以上)板的設(shè)計(jì)中,過孔的大小及過孔間距有什么要求?阻抗匹配時(shí)需要考慮到的因素有哪些?板材需要注意么?差分走線與地平面的距離有什么注意事項(xiàng)?

答如何需要綜合考慮以上指標(biāo),建議做整體的電路仿真和調(diào)試,寄生效應(yīng)會(huì)影響仿真效果,需要進(jìn)行反復(fù)驗(yàn)證和嘗試。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23877

    瀏覽量

    424223
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43539

原文標(biāo)題:PCB布局布線100問!

文章出處:【微信號:fcsde-sh,微信公眾號:fcsde-sh】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    示波器常見問題解答 (FAQ)

    示波器是電子工程師不可或缺的“眼睛”,它能將看不見的電信號轉(zhuǎn)化為可視的波形圖像,幫助我們洞察電路的運(yùn)行狀態(tài)。為了幫助您更高效、安全地使用這一工具,我們整理了以下常見問題與解答。 ? 1.
    的頭像 發(fā)表于 02-02 18:21 ?400次閱讀
    示波器常見<b class='flag-5'>問題解答</b> (FAQ)

    深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團(tuán)隊(duì)與豐富經(jīng)驗(yàn),為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的
    的頭像 發(fā)表于 01-04 15:29 ?248次閱讀

    車載功放芯片選型高頻問題解答,看完秒懂)

    著新手,就連資深從業(yè)者也可能陷入誤區(qū)。 針對這些高頻問題,深智微科技結(jié)合華潤微 CD7377CZ 與 CD7388 兩款標(biāo)桿芯片的特性,為您一一解答,幫您快速理清選型思路。作為華潤微授權(quán)代理商,我們
    發(fā)表于 12-09 09:27

    四探針法測電阻的原理與常見問題解答

    法甚至被用作校正其他方法的基準(zhǔn)。下文,Xfilm埃利將系統(tǒng)闡述四探針法的基本原理,并對實(shí)際應(yīng)用中遇到的常見問題進(jìn)行詳細(xì)解答。四探針法測電阻的基本原理/Xfilm1
    的頭像 發(fā)表于 12-04 18:08 ?1052次閱讀
    四探針法測電阻的原理與常見<b class='flag-5'>問題解答</b>

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    1、PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧 1、[問] 高頻信號布線時(shí)要注意哪些問題? [答 ] 信號線的阻抗匹配; 與其他信號線的空間隔離; 對于數(shù)字高頻信號,差分線效果會(huì)更好
    發(fā)表于 11-14 06:11

    先收藏系列 工業(yè)相機(jī)的六問六答!

    工業(yè)相機(jī)常用問題解答
    的頭像 發(fā)表于 10-22 09:26 ?366次閱讀
    先收藏系列 工業(yè)相機(jī)的六問六答!

    示波器問題解答干貨

    很多人被繞了進(jìn)去,但是只要注意以下一點(diǎn)就可以了: 注意:示波器是一個(gè)實(shí)時(shí)工具,示波器顯示的,就是當(dāng)前時(shí)刻正在發(fā)生的。 為什么要強(qiáng)調(diào)這個(gè)問題呢?因?yàn)樵?jīng)有人問我:我的示波器怎么這么慢,顯示一條波形要等十幾秒鐘,作
    的頭像 發(fā)表于 10-13 14:51 ?835次閱讀
    示波器<b class='flag-5'>問題解答</b>干貨

    晶科能源Tiger Neo 3.0的問題解答(1)

    自晶科Tiger Neo 3.0 產(chǎn)品AI助手上線以來,后臺(tái)咨詢量飆升!看來大家對我們的旗艦產(chǎn)品——Tiger Neo 3.0 充滿了好奇與期待。我們認(rèn)真梳理了大家問得最頻繁、最熱門的問題,進(jìn)行解答
    的頭像 發(fā)表于 08-20 14:09 ?868次閱讀

    如何管理線束到 PCB 接口的 EMI

    轉(zhuǎn)載自:線束世界線束到PCB連接處的電磁干擾(EMI)是現(xiàn)代電子設(shè)計(jì)中最大的挑戰(zhàn)之一。這些接口點(diǎn)充當(dāng)弱點(diǎn),不需要的信號可能會(huì)逃脫您精心設(shè)計(jì)的電路,從而導(dǎo)致系統(tǒng)故障。本常見問題解答討論了四種協(xié)同
    的頭像 發(fā)表于 07-18 08:04 ?3973次閱讀
    如何管理線束到 <b class='flag-5'>PCB</b> 接口的 EMI

    汽車?yán)葰饷苄詸z測儀常見問題解答

    在汽車生產(chǎn)和檢測環(huán)節(jié),汽車?yán)葰饷苄詸z測儀起著至關(guān)重要的作用。以下是一些關(guān)于它的常見問題解答。(1)檢測儀的精度受哪些因素影響?檢測儀的精度主要受環(huán)境因素、儀器本身的穩(wěn)定性以及被測喇叭的特性
    的頭像 發(fā)表于 06-25 11:52 ?600次閱讀
    汽車?yán)葰饷苄詸z測儀常見<b class='flag-5'>問題解答</b>

    變頻器與傳動(dòng)使用的常見問題解答

    變頻器與傳動(dòng)系統(tǒng)作為工業(yè)自動(dòng)化領(lǐng)域的核心設(shè)備,其穩(wěn)定運(yùn)行直接影響生產(chǎn)效率和設(shè)備壽命。以下是針對實(shí)際應(yīng)用中高頻問題的系統(tǒng)性解答,結(jié)合技術(shù)原理與現(xiàn)場經(jīng)驗(yàn),為從業(yè)者提供實(shí)用參考。 一、電機(jī)過熱問題解析 某
    的頭像 發(fā)表于 06-10 07:35 ?684次閱讀
    變頻器與傳動(dòng)使用的常見<b class='flag-5'>問題解答</b>

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?2324次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB布線布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?760次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設(shè)計(jì)技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步
    發(fā)表于 04-22 09:46

    DC-DC 的 PCB布局設(shè)計(jì)小技巧

    恰當(dāng)?shù)?b class='flag-5'>PCB布局可能會(huì)導(dǎo)致整個(gè)芯片測試重新再來一次,多次改版耽誤時(shí)間。 那接下來我們就將討論一下DC-DC電源中PCB layout設(shè)計(jì)的六個(gè)小技巧。 1.高di/dt環(huán)路面積最小
    發(fā)表于 03-11 10:48