91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PDN阻抗仿真方法解析

巨霖 ? 來(lái)源:巨霖 ? 2025-05-12 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PDN 阻抗仿真概述

PDN(Power Delivery Network)阻抗表征電源分配網(wǎng)絡(luò)在頻域內(nèi)的動(dòng)態(tài)響應(yīng)特性,定義為從負(fù)載端觀察到的電源分配系統(tǒng)輸入阻抗。其設(shè)計(jì)目標(biāo)為在全頻段內(nèi)保持PDN阻抗低于目標(biāo)阻抗(Target Impedance),目標(biāo)阻抗的計(jì)算公式為:

42111558-2af0-11f0-9310-92fbcf53809c.png

其中,△Idynamic為負(fù)載芯片瞬態(tài)電流變化量,通常取Imax的50%作為經(jīng)驗(yàn)值。電源噪聲容限(Ripple%)根據(jù)應(yīng)用場(chǎng)景不同,典型值為3%~5%。

建模及結(jié)果分析

我們可以使用SIDesigner仿真軟件,進(jìn)行PDN前仿真分析,有以下兩種方法:

S參數(shù)仿真方法(頻域法)

1. 等效電路建模:

在SIDesigner中構(gòu)建分布式PDN模型,包含:

板級(jí)寄生參數(shù)Rpkg=5mΩ ,Lpkg=0.5nH;

去耦電容網(wǎng)絡(luò)Cbulk=500uF,ESL=2nH,ESR=10mΩ;

片上電容Cdie=500nF。

4223e700-2af0-11f0-9310-92fbcf53809c.png

2. 仿真設(shè)置:

采用S參數(shù)仿真,掃頻范圍1kHz–1GHz,提取Z11參數(shù)作為PDN阻抗曲線。

4239653a-2af0-11f0-9310-92fbcf53809c.png

3. 關(guān)鍵結(jié)果:

11.2MHz頻點(diǎn)處,因Cbulk與Cdie的LC諧振產(chǎn)生反諧振峰(Anti-resonance),導(dǎo)致阻抗抬升2個(gè)數(shù)量級(jí)。

424b4570-2af0-11f0-9310-92fbcf53809c.png

AC仿真方法(激勵(lì)響應(yīng)法)

1. 激勵(lì)配置:

在負(fù)載端注入1A --AC電流源(相位0°),頻率掃描范圍與S參數(shù)法一致。

4267ed9c-2af0-11f0-9310-92fbcf53809c.png

4284faf4-2af0-11f0-9310-92fbcf53809c.png

2.觀測(cè)指標(biāo):

直接測(cè)量電源網(wǎng)絡(luò)輸出電壓Vout(f),計(jì)算阻抗:

4298d13c-2af0-11f0-9310-92fbcf53809c.png

我們將Istimulus設(shè)置為1A,則Zpdn和Vout代數(shù)值相同。

3.查看仿真結(jié)果并與S參數(shù)法的對(duì)比:

42c1e40a-2af0-11f0-9310-92fbcf53809c.png

可以看到,兩者阻抗曲線趨勢(shì)一致,諧振點(diǎn)都處于11.2MHz處。

總結(jié)

綜上,AC仿真和S參數(shù)仿真均屬于頻域分析方法,在PCB設(shè)計(jì)階段均可使用以上兩種方法,通過(guò)掃頻獲取PDN網(wǎng)絡(luò)在不同頻點(diǎn)的阻抗特性,仿真得出以下關(guān)鍵結(jié)果:

(1) 阻抗-頻率曲線:識(shí)別反諧振點(diǎn)

(2) 頻域穩(wěn)定性分析:通過(guò)相位裕度判定諧振風(fēng)險(xiǎn)

(3) 電容貢獻(xiàn)度分解:量化各去耦電容在不同頻段的阻抗補(bǔ)償作用

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    988

    瀏覽量

    49271
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4488

    瀏覽量

    138331
  • S參數(shù)
    +關(guān)注

    關(guān)注

    2

    文章

    147

    瀏覽量

    47790
  • PDN
    PDN
    +關(guān)注

    關(guān)注

    0

    文章

    86

    瀏覽量

    23455

原文標(biāo)題:PDN阻抗特性前仿真分析

文章出處:【微信號(hào):巨霖,微信公眾號(hào):巨霖】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SPICE中的PDN阻抗仿真與分析

    高速信號(hào)行為、RF信號(hào)傳播和PDN仿真是PCB中最難仿真的部分。在這些電磁現(xiàn)象中,高速信號(hào)傳播和RF傳播需要電磁場(chǎng)求解器工具來(lái)提取有用的結(jié)果。在電路仿真中需要考慮的寄生效應(yīng)和設(shè)計(jì)特定效
    的頭像 發(fā)表于 10-11 07:45 ?5499次閱讀
    SPICE中的<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b><b class='flag-5'>仿真</b>與分析

    電源分配網(wǎng)絡(luò)(PDN)與目標(biāo)阻抗的計(jì)算方法

    使用目標(biāo)阻抗去衡量仿真得到的PDN阻抗是否達(dá)標(biāo),并不是一個(gè)科學(xué)的做法。但很多時(shí)候選擇的IC可能并沒(méi)有提供各個(gè)頻段所需的PDN
    的頭像 發(fā)表于 01-25 09:52 ?8693次閱讀
    電源分配網(wǎng)絡(luò)(<b class='flag-5'>PDN</b>)與目標(biāo)<b class='flag-5'>阻抗</b>的計(jì)算<b class='flag-5'>方法</b>

    PCB電源完整性的雙面視角,用一篇文章理清時(shí)域電源噪聲與頻域PDN阻抗的關(guān)系

    PDN阻抗關(guān)聯(lián)起來(lái)呢?那我們換成頻域的仿真方法來(lái)仿真上面的鏈路。如下所示:我們?nèi)ビ?jì)算從負(fù)載處看回去的頻域Z
    發(fā)表于 09-04 13:48

    PDN設(shè)計(jì)的目的

    本文所有權(quán)歸作者Aircity所有PDN設(shè)計(jì)的目的是降低電源紋波水平,減小電壓跌落。我們通常要求LDO的文波水平是30mV,DCDC是50mV,超過(guò)這個(gè)就需要PDN設(shè)計(jì)。PDN設(shè)計(jì)的方法
    發(fā)表于 11-11 06:31

    基于可分解的多目標(biāo)進(jìn)化算法的PDN阻抗的優(yōu)化

    應(yīng)用可分解的多目標(biāo)進(jìn)化算法,同時(shí)優(yōu)化這兩個(gè)目標(biāo),以獲得期望的Pareto Front(PF)。實(shí)驗(yàn)證明,該設(shè)計(jì)方法易于實(shí)現(xiàn),且效果良好、穩(wěn)定性強(qiáng)。優(yōu)化的PDN的輸入阻抗滿足設(shè)計(jì)要求并且優(yōu)化的去
    發(fā)表于 01-10 17:12 ?21次下載
    基于可分解的多目標(biāo)進(jìn)化算法的<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>的優(yōu)化

    在電源PDN性能的世界里 原來(lái)這些因素才至關(guān)重要

    本文討論了幾種確定電路板特征阻抗方法,并用仿真模型定義了PCB特征與PDN性能之間的重要關(guān)系。在經(jīng)過(guò)實(shí)際測(cè)量后,關(guān)系得到了確認(rèn)。
    的頭像 發(fā)表于 05-08 17:05 ?1.2w次閱讀
    在電源<b class='flag-5'>PDN</b>性能的世界里  原來(lái)這些因素才至關(guān)重要

    具有寄生提取功能的PDN阻抗分析(Q&A)

    盡管我們傾向于以不同的方式來(lái)考慮 PDN 阻抗和傳輸線的行為,但它們之間有著密切的聯(lián)系,甚至更合適的是使用類似的技術(shù)來(lái)提取用于電路模型的寄生效應(yīng)。讓我們更詳細(xì)地研究這個(gè)數(shù)學(xué)上豐富的主題。 寄生提取
    的頭像 發(fā)表于 11-04 19:45 ?3420次閱讀

    PDN設(shè)計(jì)

    是30mV,DCDC是50mV,超過(guò)這個(gè)就需要PDN設(shè)計(jì)。PDN設(shè)計(jì)的方法是用不同的容值,合適的總電容量,降低電源平面與地平面之間的交流阻抗,確定容值總量和電容大小的過(guò)程,就是
    發(fā)表于 11-06 15:21 ?15次下載
    <b class='flag-5'>PDN</b>設(shè)計(jì)

    利用Altium Designer自帶PDN Analyzer對(duì)電源平面進(jìn)行PDN實(shí)例仿真分析,超經(jīng)典!

    PDN分析及應(yīng)用系列四 --- 實(shí)例分析3:同時(shí)多網(wǎng)絡(luò)仿真的極限分析4.1 對(duì)仿真故障進(jìn)行分析4.2 識(shí)別電源完整性關(guān)
    發(fā)表于 01-11 11:12 ?71次下載
    利用Altium Designer自帶<b class='flag-5'>PDN</b> Analyzer對(duì)電源平面進(jìn)行<b class='flag-5'>PDN</b>實(shí)例<b class='flag-5'>仿真</b>分析,超經(jīng)典!

    兩種用ADS仿真PDN阻抗方法

    PDN阻抗是從負(fù)載端看過(guò)去的電源分配網(wǎng)絡(luò)的阻抗,PDN阻抗要小于目標(biāo)阻抗,這些概念對(duì)于做電源完整
    的頭像 發(fā)表于 02-22 16:11 ?1.3w次閱讀
    兩種用ADS<b class='flag-5'>仿真</b><b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>的<b class='flag-5'>方法</b>

    SPICE中的PDN阻抗仿真設(shè)計(jì)

    高速信號(hào)行為、RF信號(hào)傳播和PDN仿真是PCB中最難仿真的部分。在這些電磁現(xiàn)象中,高速信號(hào)傳播和RF傳播需要電磁場(chǎng)求解器工具來(lái)提取有用的結(jié)果。在電路仿真中需要考慮的寄生效應(yīng)和設(shè)計(jì)特定效
    的頭像 發(fā)表于 09-22 09:31 ?2485次閱讀
    SPICE中的<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b><b class='flag-5'>仿真</b>設(shè)計(jì)

    PDN 環(huán)路電感對(duì)紋波和總阻抗有何影響?

    本文要點(diǎn)電氣系統(tǒng)中電源分配網(wǎng)絡(luò)(PDN)的各個(gè)部分都有自己的環(huán)路電感,這將增加電路結(jié)構(gòu)的總阻抗。各種元件的環(huán)路電感會(huì)導(dǎo)致PDN阻抗譜中出現(xiàn)諧振和反諧振。設(shè)計(jì)人員應(yīng)認(rèn)真計(jì)算
    的頭像 發(fā)表于 12-16 08:12 ?3692次閱讀
    <b class='flag-5'>PDN</b> 環(huán)路電感對(duì)紋波和總<b class='flag-5'>阻抗</b>有何影響?

    PDN 元件對(duì)阻抗的影響

    在數(shù)字系統(tǒng)中,PCB的電源分配網(wǎng)絡(luò)(powerdeliverynetwork,即PDN)需要在較寬的頻率范圍內(nèi)具有較低的阻抗值,以確保在數(shù)字器件運(yùn)行時(shí),電壓波動(dòng)能保持在較低水平。決定PDN阻抗
    的頭像 發(fā)表于 07-13 08:13 ?2060次閱讀
    <b class='flag-5'>PDN</b> 元件對(duì)<b class='flag-5'>阻抗</b>的影響

    功率放大器測(cè)試解決方案分享——PDN阻抗特性測(cè)試

    功率放大器測(cè)試解決方案分享——PDN阻抗特性測(cè)試
    的頭像 發(fā)表于 11-20 01:00 ?1030次閱讀
    功率放大器測(cè)試解決方案分享——<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>特性測(cè)試

    NVSwitch芯片周圍MLCC陣列的PDN阻抗優(yōu)化方案

    文章詳細(xì)闡述了MLCC陣列在NVSwitch芯片供電網(wǎng)絡(luò)中的阻抗優(yōu)化方案,通過(guò)參數(shù)對(duì)比分析了其在降低PDN阻抗、提升電源完整性等方面的技術(shù)優(yōu)勢(shì)。
    的頭像 發(fā)表于 12-09 16:17 ?683次閱讀
    NVSwitch芯片周圍MLCC陣列的<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>優(yōu)化方案