91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解說DRAM、邏輯器件和NAND這三大尖端產(chǎn)品

電子工程師 ? 來源:未知 ? 作者:李倩 ? 2018-04-16 09:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近期筆者在清洗業(yè)務(wù)研討會上發(fā)表了演講。我不是一名清洗工藝專家,在演講中介紹更多的是制造工藝的發(fā)展趨勢及其對清洗的影響。我將在這篇文章中分享并進一步討論那次演講的內(nèi)容,主要圍繞DRAM、邏輯器件和NAND這三大尖端產(chǎn)品。

DRAM

在DRAM章節(jié)的第一張幻燈片中,我按公司和年份呈現(xiàn)了DRAM工藝節(jié)點的變化。美光科技、三星和SK海力士是DRAM市場的主導廠商,所以我以這三家公司為代表展示了其各自的工藝節(jié)點。DRAM節(jié)點尺寸目前是由器件上最小的半間距來定義的,美光DRAM基于字線,三星和SK海力士則基于主動晶體管

圖表下方在一定程度上展示了關(guān)鍵技術(shù)的發(fā)展情況。左側(cè)展示了具有掩埋字線的鞍形鰭片存取晶體管。具有掩埋字線的鞍形鰭片是目前存取晶體管的標準。在中間和右下角,顯示了DRAM電容器向更細節(jié)距-高長寬比結(jié)構(gòu)的演變。

影響DRAM工藝縮減的主要問題是電容。為了可靠地存儲數(shù)據(jù),電容需要大于一定的閾值。要繼續(xù)制造出占用面積更小的電容,可以把電容做得更高,薄膜更薄,或者增加薄膜的K值。但是問題在于,雖然從機械穩(wěn)定性的角度還可以可靠地做出更高更薄的電容,但是隨著薄膜厚度的降低,漏電會增加,而且隨著薄膜K值的增加,帶隙減小也會導致漏電問題。當前的標準是使用低漏電的鋁基氧化物薄膜和用于高k值的鋯基薄膜組成的復合膜,而且目前還不清楚是否還會有更好的替代方案。

在第五張和第六張幻燈片中,我介紹了一些主要的DRAM工藝塊,并討論了DRAM工藝對清洗和濕條帶的需求。

我在DRAM章節(jié)最后一張幻燈片中展示了三星工藝節(jié)點的清洗次數(shù)。可以看出,隨著工藝尺寸的縮減,DRAM清洗次數(shù)也在增加,這主要是因為在沉浸光刻步驟后需要進行更多次背面斜面清潔,而且越來越復雜的多層圖案化方案也會造成多次清洗。

邏輯器件

在第八張幻燈片中,我介紹了格羅方德、英特爾、三星和臺積電的邏輯器件工藝節(jié)點。這四家廠商是邏輯器件工藝領(lǐng)域的領(lǐng)導廠商。應(yīng)當特別指出的是,英特爾的節(jié)點通常等同于其他廠商下一代較小的工藝節(jié)點,比如英特爾的10nm和代工廠的7nm差不多。

幻燈片表格下方,左側(cè)顯示的是FinFET的橫截面,這是當前先進邏輯器件首選的工藝,右側(cè)顯示了納米線和納米片,預計將在4nm左右時替代FinFET。

在幻燈片9中,我介紹了一些主要的邏輯器件工藝的演變。在這張幻燈片中,我以英特爾/代工廠的兩個數(shù)字展示工藝節(jié)點,如上所述,英特爾的工藝節(jié)點和代工廠較小尺寸的工藝節(jié)點類似。

在第10張和第11張幻燈片中,我介紹了一些主要的邏輯工藝模塊,并討論了這些模塊對清洗和濕條帶的需求。

12號幻燈片是邏輯器件章節(jié)最后一張幻燈片,介紹了基于臺積電工藝節(jié)點的清洗步驟數(shù)量。當工藝尺寸下降到第一代7nm工藝時,由于增加了掩膜層,再加上多重圖案化的復雜性,清洗次數(shù)一直在增加,在隨后的7nm+和5nm節(jié)點上,由于EUV將顯著降低光刻的復雜度,因此消除了許多清洗步驟。

NAND

3D NAND取代了2D NAND,成為NAND產(chǎn)品的技術(shù)選擇,現(xiàn)在3D NAND的比特出貨量也已經(jīng)超過了2D NAND。3D NAND尺寸的縮減是由層數(shù)進行表征的,驅(qū)動力來自于層沉積和蝕刻取代了2D NAND中的光刻工藝。

在第13張幻燈片中,我展示了3D NAND的三個主要制造步驟-CMOS制造、存儲陣列制造和互聯(lián)。三星和東芝(NAND產(chǎn)品的頭兩號供應(yīng)商)使用的基本存儲陣列工藝如右側(cè)圖所示。隨著層數(shù)的增加,存儲器陣列必須在“位串堆疊”階段拆分成多個段。左下圖顯示了三家領(lǐng)先供應(yīng)商的層數(shù)和位串。

在第14張和第15張幻燈片中,我介紹了一些主要的3D NAND工藝模塊,并討論了這些模塊對清洗和濕條帶的需求。

幻燈片16展示了3D NAND的總清洗次數(shù)與三星3D NAND工藝的層數(shù)。3D NAND清洗次數(shù)之所以隨著層數(shù)增加而增加,主要是因為階梯成型時的CMP清洗。在第一階梯掩模之后,每個后續(xù)掩模都需要在施加掩膜之前通過CMP清洗將層平坦化。

結(jié)論

DRAM工藝尺寸的縮減正在面臨基本的物理限制,目前還有沒有明確的解決方案,由于印刷需求的推動,DRAM的清洗復雜度也在增加。

隨著行業(yè)向5nm和3nm的推進,邏輯器件的工藝尺寸將持續(xù)縮減。納米線和納米片將對清洗帶來新的挑戰(zhàn)。隨著掩膜數(shù)量的則更加,以及多重圖案化方案越來越復雜,邏輯器件的清洗次數(shù)也在增長。

NAND工藝尺寸的縮減已經(jīng)完成落腳到了3D NAND層數(shù)的增加上。由于階梯成型需要CMP清洗,3D NAND器件的清洗次數(shù)也在不斷增加。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    41

    文章

    2394

    瀏覽量

    189213
  • NAND
    +關(guān)注

    關(guān)注

    16

    文章

    1757

    瀏覽量

    141089
  • 邏輯器件
    +關(guān)注

    關(guān)注

    0

    文章

    107

    瀏覽量

    20725

原文標題:14張圖看懂半導體工藝演進對DRAM、邏輯器件、NAND的影響

文章出處:【微信號:icunion,微信公眾號:半導體行業(yè)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    從NOR Flash 到 NAND Flash 和SD NAND,從底層結(jié)構(gòu)到應(yīng)用差異

    (Read-Modify-Write)”,容易造成寫入放大問題   需要 ECC(糾錯)、壞塊管理、磨損均衡算法   、壽命與可靠性差異   這里是很多工程師誤解的關(guān)鍵點:   不是 NAND 天然
    發(fā)表于 03-05 18:23

    什么是DRAM存儲芯片

    在現(xiàn)代存儲芯片領(lǐng)域中,主要有兩大類型占據(jù)市場主導:DRAM(動態(tài)隨機存取存儲器)和NAND閃存。二者合計占據(jù)了全球存儲芯片市場的95%以上份額,其他存儲類型則多用于特定或輔助場景。
    的頭像 發(fā)表于 01-13 16:52 ?1376次閱讀

    創(chuàng)世品牌 SD NAND與eMMC優(yōu)劣勢對比

    NAND
    雷龍Lucca
    發(fā)布于 :2025年12月09日 17:32:32

    從NOR Flash到NAND Flash和SD NAND,從底層結(jié)構(gòu)到應(yīng)用差異

    (Read-Modify-Write)”,容易造成寫入放大問題   需要 ECC(糾錯)、壞塊管理、磨損均衡算法   、壽命與可靠性差異   這里是很多工程師誤解的關(guān)鍵點:   不是 NAND 天然
    發(fā)表于 12-08 17:54

    SD NAND vs SPI NAND:嵌入式存儲的精裝房和毛坯房之爭

    在嵌入式系統(tǒng)開發(fā)中,存儲芯片的選型往往是一個“看起來簡單、做起來復雜”的環(huán)節(jié)。表面上看,不就是選個能存數(shù)據(jù)的芯片嘛?但真到了實際項目中,你會發(fā)現(xiàn),不同的接口、封裝、控制邏輯,會直接影響到產(chǎn)品的性能
    的頭像 發(fā)表于 10-24 08:37 ?590次閱讀

    ?SN74AC10-Q1 汽車級路3輸入正與非門數(shù)據(jù)手冊摘要

    SN74AC10-Q1包含個獨立的3輸入NAND門。這些器件在正邏輯中執(zhí)行布爾函數(shù) Y = A ? B ? C。
    的頭像 發(fā)表于 09-28 14:40 ?1216次閱讀
    ?SN74AC10-Q1 汽車級<b class='flag-5'>三</b>路3輸入正與非門數(shù)據(jù)手冊摘要

    ?TPLD2001可編程邏輯器件技術(shù)文檔摘要

    該TPLD2001是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 10:36 ?819次閱讀
    ?TPLD2001可編程<b class='flag-5'>邏輯器件</b>技術(shù)文檔摘要

    ?TPLD801-Q1 可編程邏輯器件技術(shù)文檔總結(jié)

    TPLD801-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 10:03 ?686次閱讀
    ?TPLD801-Q1 可編程<b class='flag-5'>邏輯器件</b>技術(shù)文檔總結(jié)

    NAND Flash的基本原理和結(jié)構(gòu)

    NAND Flash是什么?NAND Flash(閃存)是一種非易失性存儲器技術(shù),主要用于數(shù)據(jù)存儲。與傳統(tǒng)的DRAM或SRAM不同,NAND Flash在斷電后仍能保存數(shù)據(jù)。它通過電荷
    的頭像 發(fā)表于 09-08 09:51 ?7113次閱讀
    <b class='flag-5'>NAND</b> Flash的基本原理和結(jié)構(gòu)

    美光宣布:停止移動 NAND開發(fā),包括終止UFS5開發(fā)

    產(chǎn)品的開發(fā),包括終止UFS5的開發(fā)。 此項決策僅影響全球移動 NAND 產(chǎn)品的開發(fā)工作,美光將繼續(xù)開發(fā)并支持其他 NAND 解決方案,如SSD和面向汽車及其他終端市場的
    的頭像 發(fā)表于 08-12 13:39 ?3157次閱讀

    SK海力士321層4D NAND的誕生

    SK海力士致力于成為“全方位面向AI的存儲器供應(yīng)商(Full Stack AI Memory Provider)”,不僅在DRAM領(lǐng)域持續(xù)創(chuàng)新,在NAND閃存(NAND Flash,以下簡稱N
    的頭像 發(fā)表于 07-10 11:37 ?1746次閱讀

    什么是Flash閃存以及STM32使用NAND Flash

    NAND 文章目錄 NAND 一、FLASH閃存是什么? 二、SD NAND Flash 、STM32例程 一、FLASH閃存是什么? 簡介 FLASH閃存是屬于內(nèi)存
    發(fā)表于 07-03 14:33

    創(chuàng)世CS SD NAND 8GByte產(chǎn)品特性介紹#芯片 #SDNAND #8GB #CS創(chuàng)世 #存儲

    NAND
    深圳市雷龍發(fā)展有限公司
    發(fā)布于 :2025年04月24日 17:50:09

    星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    星電子在 HBM3 時期遭遇了重大挫折,將 70% 的 HBM 內(nèi)存市場份額拱手送給主要競爭對手 SK 海力士,更是近年來首度讓出了第一大 DRAM 原廠的寶座。迫使星在 HB
    發(fā)表于 04-18 10:52