Microchip Technology ZL40294B 1至20個扇出緩沖器是超低附加抖動、低功耗緩沖器,完全符合Intel DB2000QL標(biāo)準(zhǔn)。ZL40294B的工作電壓為3.3V ±5%,支持PCIe Gen 5.0和Gen 6.0規(guī)格。
數(shù)據(jù)手冊:*附件:Microchip Technology ZL40294B 1至20個扇出緩沖器數(shù)據(jù)手冊.pdf
Microchip Technology ZL40294B 緩沖器提供12kHz至20MHz的附加相位抖動,抖動頻率為32fs,典型頻率為156.25MHz。這些設(shè)備的工作溫度范圍為-40°C至+85°C。ZL40294B非常適合PCI Express第1/2/3/4/5/6代時鐘分配、服務(wù)器、存儲器和數(shù)據(jù)中心。
特性
- 完全符合Intel DB2000QL規(guī)格
- 20個低功耗推挽HCSL PCIe輸出
- 支持PCIe Gen 5.0和Gen 6.0規(guī)范
- 在DB2000QL頻帶中,典型值為12fs的超低附加抖動
- PCIe Gen 6典型值為4fs RMS的附加相位抖動
- 12kHz至20MHz的附加相位抖動,典型值為32fs,頻率為156.25MHz
- 支持0 MHz至250 MHz的時鐘頻率
- 支持3.3 V電源
- 內(nèi)置低壓差 (LDO) 穩(wěn)壓器,具有出色的電源噪聲抑制能力
- 最大輸出至輸出偏移:50ps
- SMBus接口
- 側(cè)帶接口 (SBI)
- 八個OE引腳
- 85?差分傳輸線的嵌入式系列端接電阻器
- 對擴(kuò)頻時鐘透明
功能框圖

ZL40294B:面向PCIe Gen6的超低附加抖動時鐘扇出緩沖器
一、關(guān)鍵特性概覽
ZL40294B具備以下突出特性:
- 全面兼容性 :支持PCIe Gen1至Gen6,符合Intel DB2000QL標(biāo)準(zhǔn)。
- 高扇出能力 :提供20路低功耗推挽HCSL輸出,支持0 MHz至250 MHz的時鐘頻率。
- 超低附加抖動 :
- 典型值12 fs(DB2000QL頻段)
- PCIe Gen6附加相位抖動典型值僅為4 fs RMS
- 靈活的電源設(shè)計 :支持3.3V電源,內(nèi)置LDO提供優(yōu)異的電源噪聲抑制。
- 多種控制接口 :支持SMBus和邊帶接口(SBI),提供硬件和軟件兩種輸出使能方式。
- 集成終端電阻 :每路輸出均集成85Ω差分終端電阻,節(jié)省外部元件。
二、典型應(yīng)用場景
ZL40294B適用于以下高性能系統(tǒng):
- 多路PCIe時鐘分配 (如服務(wù)器中的GPU、NVMe、網(wǎng)卡等)
- Intel QPI/UPI互聯(lián)時鐘分發(fā)
- 數(shù)據(jù)中心與存儲設(shè)備
- 網(wǎng)絡(luò)交換機(jī)與路由器
其高扇出能力和低抖動特性使其成為多CPU服務(wù)器和高速通信設(shè)備的理想時鐘緩沖解決方案。
三、核心技術(shù)優(yōu)勢
1. 超低附加抖動性能
ZL40294B在多種頻率和帶寬條件下均表現(xiàn)出優(yōu)異的抖動性能:
- 在12 kHz至20 MHz帶寬內(nèi),典型附加抖動為32 fs(156.25 MHz時鐘)
- 支持PCIe Gen6的嚴(yán)格時序要求,附加抖動低至4 fs RMS
- 即使在輸入時鐘質(zhì)量較差(如800 mV差分電壓、1.5 V/ns擺率)的情況下,仍能保持優(yōu)良的抖動性能
2. 靈活的輸入與輸出配置
- 輸入支持 :支持差分或單端輸入,頻率范圍0–250 MHz,具備廣泛的兼容性。
- 輸出控制 :
- 8個硬件OE#引腳,支持異步輸出使能
- SMBus寄存器控制,可獨立配置每路輸出
- 邊帶接口(SBI)支持硬件級串行控制,適用于高可靠性系統(tǒng)
3. 電源噪聲抑制與節(jié)能設(shè)計
- 內(nèi)置LDO穩(wěn)壓器,提供優(yōu)異的電源噪聲抑制能力
- 支持電源管理模式(PWRDN#),在非活動狀態(tài)下功耗顯著降低
- 每路電源引腳(VDD、VDDA)均推薦使用0.1 μF去耦電容,進(jìn)一步提升噪聲免疫力
4. 封裝與熱管理
ZL40294B采用80引腳VGQFN封裝(6 mm × 6 mm),底部帶有2.8 mm × 2.8 mm的散熱焊盤,具有良好的熱性能。在靜止空氣中,結(jié)到環(huán)境的熱阻(θJA)為32.42°C/W,適合高密度板級布局。
四、控制與配置靈活性
1. SMBus接口
- 支持標(biāo)準(zhǔn)字節(jié)讀寫和塊讀寫操作
- 可通過三電平地址引腳(SA0_tri、SA1_tri)配置9個不同的設(shè)備地址
- 提供實時狀態(tài)回讀功能,便于系統(tǒng)監(jiān)控與診斷
2. 邊帶接口(SBI)
- 3線串行接口(vDATA、vCLK、vSHFT_LD#)
- 支持星型或鏈?zhǔn)酵負(fù)?,便于多設(shè)備協(xié)同控制
- 可通過SMBus屏蔽寄存器防止誤關(guān)閉關(guān)鍵輸出
3. 輸出使能優(yōu)先級
輸出使能由以下三者共同決定:
- OE#引腳狀態(tài)(低電平有效)
- SMBus輸出使能位(高電平有效)
- SBI移位寄存器值(需通過SBEN引腳使能)
任一條件不滿足時,輸出將被禁用,確保系統(tǒng)安全。
-
緩沖器
+關(guān)注
關(guān)注
6文章
2227瀏覽量
48881 -
microchip
+關(guān)注
關(guān)注
53文章
1640瀏覽量
120902 -
低功耗
+關(guān)注
關(guān)注
12文章
3438瀏覽量
106691
發(fā)布評論請先 登錄
瑞薩電子推出符合PCIe Gen6標(biāo)準(zhǔn)的時鐘緩沖器和多路復(fù)用器
測量時鐘緩沖器的附加抖動
瑞薩電子推符合PCIe Gen6時鐘緩沖器和多路復(fù)用器
超低附加抖動時鐘緩沖器的主要技術(shù)特點
核芯互聯(lián)推出符合DB2000QL及PCIe Gen5和Gen 6標(biāo)準(zhǔn)的低抖動時鐘緩沖器CLB2000
核芯互聯(lián)推出全新20路LP-HCSL差分時鐘緩沖器CLB2000
CDCDB800/803超低附加抖動、8路輸出PCIe Gen1至Gen5時鐘緩沖器
ZL30291B:面向PCIe Gen6與平臺時序的高性能時鐘發(fā)生器
ZL40294B:面向PCIe Gen6的超低附加抖動時鐘扇出緩沖器
評論