91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

下拉電阻的作用原理

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2018-08-22 17:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

下拉電阻

1、概念:將一個(gè)不確定的信號(hào),通過一個(gè)電阻與地GND相連,固定在低電平;

2、下拉是從器件輸出電流;拉電流;

3、當(dāng)一個(gè)接有下拉電阻的IO端口設(shè)置為輸入狀態(tài)時(shí),它的常態(tài)為低電平;

下拉電阻的作用

1、提高電壓準(zhǔn)位:

a、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V), 這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

b、OC門電路必須加上拉電阻,以提高輸出的搞電平值。

2、加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

3、N/A pin防靜電、防干擾:在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗, 提供泄荷通路。同時(shí)管腳懸空就比較容易接受外界的電磁干擾。

4、電阻匹配,抑制反射波干擾:長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

5、預(yù)設(shè)空間狀態(tài)/缺省電位:在一些 CMOS 輸入端接上或下拉電阻是為了預(yù)設(shè)缺省電位。 當(dāng)你不用這些引腳的時(shí)候, 這些輸入端下拉接 0 或上拉接 1。在I2C總線等總線上,空閑時(shí)的狀態(tài)是由上下拉電阻獲得

6、提高芯片輸入信號(hào)的噪聲容限:輸入端如果是高阻狀態(tài),或者高阻抗輸入端處于懸空狀態(tài),此時(shí)需要加上拉或下拉,以免收到隨機(jī)電平而影響電路工作。同樣如果輸出端處于被動(dòng)狀態(tài),需要加上拉或下拉,如輸出端僅僅是一個(gè)三極管的集電極。從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

下拉電阻的原理圖

下拉電阻的作用原理

下拉電阻典型電路

圖所示是下拉電阻電路。這是數(shù)字電路中的反相器,輸入端Ui通過下拉電阻R1接地,這樣在沒有高電平輸入時(shí),可以使輸入端穩(wěn)定地處于低電平狀態(tài),防止了可能出現(xiàn)的高電平干擾使反相器誤動(dòng)作。

如果沒有下拉電阻R1,反相器輸入端懸空,為高阻抗,外界的高電平干擾很容易從輸入端加入到反相器中,從而引起反相器朝輸出低電平方向翻轉(zhuǎn)的誤動(dòng)作。

在接入下拉電阻R1后,電源電壓為5伏時(shí),下拉電阻R1一般取值在100至470歐,由于R1阻值很小,所以將輸入端的各種高電平干擾短接到地,達(dá)到抗干擾的目的。

下拉電阻的作用原理

下拉電阻選擇

下拉電阻的設(shè)定的原則和上拉電阻是一樣的。下拉電阻的選擇應(yīng)結(jié)合開關(guān)管特性和下級(jí)電路的輸入特性進(jìn)行設(shè)定,主要需要考慮以下幾個(gè)因素:

1、驅(qū)動(dòng)能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅(qū)動(dòng)能力越強(qiáng),但功耗越大,設(shè)計(jì)時(shí)應(yīng)注意兩者之間的均衡。

2、下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開關(guān)管斷開,上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。

3、高低電平的設(shè)定。不同電路的高低電平的門檻電平會(huì)有不同,電阻應(yīng)適當(dāng)設(shè)定以確保能輸出正確的電平。以上拉電阻為例,當(dāng)輸出低電平時(shí),開關(guān)管導(dǎo)通,上拉電阻和開關(guān)管導(dǎo)通電阻分壓值應(yīng)確保在零電平門檻之下。

4、頻率特性。以上拉電阻為例,上拉電阻和開關(guān)管漏源級(jí)之間的電容和下級(jí)電路之間的輸入電容會(huì)形成RC延遲,電阻越大,延遲越大。上拉電阻的設(shè)定應(yīng)考慮電路在這方面的需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 下拉電阻
    +關(guān)注

    關(guān)注

    4

    文章

    154

    瀏覽量

    21330
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MOS管加下拉電阻的原因是什么?

    時(shí),常會(huì)疑惑為何需在柵極添加下拉電阻——看似多余的一個(gè)元件,實(shí)則是保障電路穩(wěn)定、器件安全、系統(tǒng)可靠的關(guān)鍵設(shè)計(jì),其作用背后深度關(guān)聯(lián)MOS管的物理特性、電路魯棒性及工程實(shí)踐需求。本文將從核心原理出發(fā),結(jié)合實(shí)際應(yīng)用場景,全面解析MOS
    的頭像 發(fā)表于 02-27 09:37 ?59次閱讀
    MOS管加<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的原因是什么?

    請(qǐng)問串口上串聯(lián)的電阻有什么作用

    看到有的電路在串口芯片的TX,RX上接了電阻,有的沒有接。想問一下接電阻作用是什么?
    發(fā)表于 01-20 06:33

    電阻的基礎(chǔ)知識(shí)

    作用 電阻是具有一定電阻的被動(dòng)元器件。電阻作用是基于歐姆定律“電壓(V)=電流(I)×電阻(
    發(fā)表于 01-07 14:36

    柴發(fā)接地電阻柜的作用和應(yīng)用

    電阻
    aozhuogeng
    發(fā)布于 :2025年12月16日 10:12:26

    單片機(jī)學(xué)習(xí)的8個(gè)知識(shí)點(diǎn)分享

    和可靠性。 8、上下拉電阻 上拉電阻作用是將引腳拉高,保證引腳在未接通時(shí)處于高電平狀態(tài);下拉電阻
    發(fā)表于 11-20 07:58

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來保持I/O低電平?

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來保持I/O低電平?
    發(fā)表于 08-26 07:40

    深入剖析電阻的用法和作用

    信號(hào)線上,為什么要接電阻?你一定想不到小小電阻,竟然有這么大的作用。本期貿(mào)澤科普實(shí)驗(yàn)室,就讓我們一起來重新認(rèn)識(shí)——電阻。
    的頭像 發(fā)表于 08-21 09:10 ?4.1w次閱讀
    深入剖析<b class='flag-5'>電阻</b>的用法和<b class='flag-5'>作用</b>

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來保持I/O低電平呢?

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來保持I/O低電平?
    發(fā)表于 08-21 07:54

    CYW5557x 上的內(nèi)部上拉/下拉電阻值是多少?

    CYW5557x 上的內(nèi)部上拉/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的電阻值, 以及其他 GPIO 較弱的內(nèi)部上拉/下拉
    發(fā)表于 07-17 07:03

    揭秘高效接地電阻柜的關(guān)鍵作用

    發(fā)生單相接地故障時(shí),接地電阻柜強(qiáng)制故障電流流經(jīng)其內(nèi)部的高阻值電阻。 ? ?關(guān)鍵作用:將原本可能高達(dá)數(shù)千安培的故障電流**顯著限制**在安全范圍內(nèi)(通常在5A-25A,最高可達(dá)數(shù)百安但遠(yuǎn)低于無
    的頭像 發(fā)表于 07-08 16:55 ?796次閱讀

    電路設(shè)計(jì)基礎(chǔ):上拉電阻、下拉電阻分析

    上拉電阻、下拉電阻在電子元器件間中,并不存在上拉電阻下拉電阻這兩種實(shí)體的
    的頭像 發(fā)表于 05-22 11:45 ?2479次閱讀
    電路設(shè)計(jì)基礎(chǔ):上拉<b class='flag-5'>電阻</b>、<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>分析

    浮思特 | 電子電路下拉電阻詳解:原理、計(jì)算與應(yīng)用指南

    下拉電阻是電子電路設(shè)計(jì)中的重要組成部分,尤其在處理數(shù)字邏輯、晶體管和通信接口時(shí)。本教程將系統(tǒng)講解其基本原理、計(jì)算方式、應(yīng)用場景、選型要點(diǎn)、功耗考量,以及在晶體管和串行通信線路中的實(shí)際應(yīng)用。什么是下拉
    的頭像 發(fā)表于 05-19 11:29 ?1248次閱讀
    浮思特 | 電子電路<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>詳解:原理、計(jì)算與應(yīng)用指南

    CYUSB3065 (CX3) GPIO 所有輸出都是推挽還是開漏? 需要配置外部上拉/下拉電阻嗎?

    CYUSB3065 (CX3) GPIO 所有輸出都是推挽還是開漏? 需要配置外部上拉/下拉電阻嗎?
    發(fā)表于 05-12 07:42

    一次性說清上拉電阻下拉電阻

    在電子元件領(lǐng)域,上拉電阻下拉電阻并非獨(dú)立的物理實(shí)體,而是依據(jù)電阻在不同電路場景中的功能定義。它們的本質(zhì)仍是普通電阻,但在電路設(shè)計(jì)中扮演著關(guān)
    的頭像 發(fā)表于 04-03 19:34 ?2026次閱讀
    一次性說清上拉<b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>

    電腦主板中電容電阻作用及品牌推薦

    在電源管理、電流控制和信號(hào)傳輸中扮演重要角色,還直接影響主板的穩(wěn)定性、耐用性和性能。本文將分析電容和電阻在電腦主板中的作用,并推薦知名品牌如村田、風(fēng)華、三星、國巨等,特別是深圳容樂電子作為元件代理商的重要作用。
    的頭像 發(fā)表于 03-13 09:35 ?2211次閱讀