德州儀器SDI解串器:功能特性、應(yīng)用與設(shè)計要點
在當今的視頻處理領(lǐng)域,SDI(Serial Digital Interface)解串器扮演著至關(guān)重要的角色。德州儀器(TI)的LMH0341、LMH0041、LMH0071和LMH0051系列SDI解串器,憑借其卓越的性能和豐富的功能,成為了眾多工程師的首選。本文將深入介紹這些解串器的特性、應(yīng)用場景以及設(shè)計過程中需要注意的要點。
文件下載:lmh0041.pdf
一、產(chǎn)品概述
TI的LMH0341、LMH0041、LMH0071和LMH0051系列SDI解串器,屬于FPGA - Attach SER/DES產(chǎn)品家族,支持與FPGA的5位LVDS接口。這些解串器能夠自動檢測輸入數(shù)據(jù)速率,并對符合DVB - ASI、SMPTE 259M、SMPTE 292M或SMPTE 424M標準的原始5位數(shù)據(jù)字進行解碼。
二、產(chǎn)品特性
2.1 接口與時鐘特性
2.2 電源與配置特性
- 掉電模式:可有效降低功耗。
- 3.3V SMBus配置接口:方便用戶進行配置。
2.3 封裝與溫度特性
- 小型48引腳WQFN封裝:節(jié)省電路板空間。
- 工業(yè)溫度范圍:-40°C至+85°C,適用于各種惡劣環(huán)境。
三、應(yīng)用場景
這些解串器廣泛應(yīng)用于各種SDI接口設(shè)備,如視頻攝像機、DVR、視頻切換器和視頻編輯系統(tǒng)等。在這些應(yīng)用中,解串器能夠?qū)⒋蠸DI信號轉(zhuǎn)換為并行數(shù)據(jù),以便后續(xù)的處理和存儲。
四、關(guān)鍵規(guī)格參數(shù)
4.1 輸出標準
輸出符合SMPTE 259M - C、SMPTE 292M、SMPTE 424M和DVB - ASI標準。
4.2 功耗
典型功耗為590mW(直通禁用,3G數(shù)據(jù)速率)。
4.3 輸入抖動容限
最小輸入抖動容限為0.6UI。
五、功能描述與設(shè)計要點
5.1 設(shè)備操作
解串器與FPGA配合使用,對輸入的SDI信號進行解碼。TI提供了源代碼格式的IP,幫助用戶進行數(shù)據(jù)解碼和目標應(yīng)用開發(fā)。
5.2 電源供應(yīng)
- 電源引腳連接:解串器有2.5V和3.3V的電源引腳,必須正確連接并進行旁路處理。旁路電容建議使用4.7μF和0.1μF的并聯(lián)電容,每個電源引腳還需連接一個0.1μF的電容。
- VDDPLL引腳:需要連接一個22μF的電容到3.3V電源軌。
- 接地連接:封裝底部中心的大接觸點必須連接到系統(tǒng)地,作為主要的接地連接。
5.3 上電與復(fù)位
- 上電順序:3.3V電源應(yīng)先于2.5V電源上電。
- 復(fù)位方式:有上電自動復(fù)位、復(fù)位引腳復(fù)位和軟件復(fù)位三種方式。
5.4 LVDS輸出
- 接口要求:LVDS輸出兼容ANSI/TIA/EIA - 644標準,期望驅(qū)動一個100Ω的傳輸線,并在FPGA輸入處進行適當?shù)慕K端匹配。
- PCB布線:建議FPGA與解串器之間的PCB走線長度不超過25cm,以減少信號衰減和通道偏斜。
5.5 DVB - ASI模式
當DVB - ASI引腳置高時,啟用DVB - ASI模式。內(nèi)部的成幀器和8b10b解碼器開始工作,RX0 - RX3表示解碼后的8b10b數(shù)據(jù)的半字節(jié),RX4用于空閑字符檢測。
5.6 SDI輸入與輸出接口
- 輸入接口:通過RX_MUX_SEL引腳選擇兩個輸入之一,并進行時鐘恢復(fù)。大多數(shù)SDI接口需要一個均衡器,如LMH0044或LMH0344。
- 輸出接口:串行直通輸出提供低偏斜的互補或差分信號。為了驅(qū)動75Ω的傳輸線,需要在每個輸出引腳到VDD2V5之間連接一個75Ω的電阻。
5.7 抖動管理
- 抖動容限:解串器的抖動容限決定了其能否無錯誤地接收信號。
- 抖動傳遞特性:抖動傳遞函數(shù)和抖動峰值是評估解串器抖動性能的重要參數(shù)。
5.8 SMBus接口
配置總線符合SMBus 2.0規(guī)范,支持多設(shè)備應(yīng)用。通過SMBus可以訪問解串器的內(nèi)部配置寄存器。
5.9 通用I/O引腳(GPIO)
解串器有三個GPIO引腳,可以配置為直接訪問某些寄存器值,用于監(jiān)測內(nèi)部狀態(tài)、接收外部信號或控制外部功能。
六、PCB布局與設(shè)計建議
6.1 PCB布局
- 位置安排:如果使用直通輸出,建議將解串器靠近直通輸出BNC連接器,將均衡器靠近SDI輸入BNC連接器。
- 布線要求:FPGA與解串器之間的PCB走線應(yīng)不超過25cm,并作為差分對進行布線,確保線長匹配和耦合緊密。
6.2 PCB設(shè)計注意事項
- 電源層:盡可能為每個電源分配一個完整的層,以減少電源平面的電感。
- 元件選擇:優(yōu)先使用表面貼裝元件。
- 旁路電容:旁路電容應(yīng)靠近每個電源引腳。
- 接地設(shè)計:避免接地環(huán)路和接地平面的不連續(xù)性。
七、典型應(yīng)用電路
7.1 SMPTE應(yīng)用電路
典型的SMPTE應(yīng)用電路中,解串器與FPGA通過5位LVDS數(shù)據(jù)總線和LVDS時鐘連接,同時通過SMBus進行配置。此外,還可以使用其他GPIO信號進行控制和監(jiān)測。
7.2 CML應(yīng)用電路
LMH0051的典型CML應(yīng)用電路也有其獨特的設(shè)計,能夠滿足特定的應(yīng)用需求。
八、寄存器描述
這些解串器的內(nèi)部配置寄存器涵蓋了設(shè)備識別、復(fù)位、GPIO配置、DVB - ASI模式設(shè)置、LVDS輸出控制、錯誤監(jiān)測和數(shù)據(jù)速率信息等多個方面。通過對這些寄存器的配置,可以實現(xiàn)解串器的各種功能。
九、總結(jié)
TI的LMH0341、LMH0041、LMH0071和LMH0051系列SDI解串器,以其高性能、多功能和靈活的配置選項,為視頻處理領(lǐng)域的工程師提供了強大的工具。在設(shè)計過程中,工程師需要充分考慮電源供應(yīng)、PCB布局、接口匹配和抖動管理等方面的因素,以確保解串器能夠發(fā)揮最佳性能。希望本文能夠為廣大電子工程師在使用這些解串器時提供有益的參考。大家在實際應(yīng)用中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
功能特性
+關(guān)注
關(guān)注
0文章
22瀏覽量
85
發(fā)布評論請先 登錄
德州儀器SDI解串器:功能特性、應(yīng)用與設(shè)計要點
評論