探索MAX5988A/MAX5988B:高效PoE供電設(shè)備的理想之選
在當(dāng)今的電子設(shè)備設(shè)計(jì)中,如何高效穩(wěn)定地為設(shè)備供電是工程師們面臨的重要挑戰(zhàn)之一。Power-over-Ethernet(PoE)技術(shù)的出現(xiàn)為解決這一問(wèn)題提供了有效的方案。今天,我們就來(lái)深入了解一下Maxim Integrated推出的MAX5988A/MAX5988B,這兩款產(chǎn)品為IEEE 802.3af標(biāo)準(zhǔn)的Class 1/Class 2 Powered Devices(PDs)提供了完整的電源解決方案。
文件下載:MAX5988A.pdf
產(chǎn)品概述
MAX5988A/MAX5988B將PD接口與高效DC-DC轉(zhuǎn)換器集成在一起,顯著減少了外部元件數(shù)量,同時(shí)還具備低壓差穩(wěn)壓器、MPS、睡眠和超低功耗模式等功能。這種高度集成的設(shè)計(jì)不僅節(jié)省了空間,還降低了物料清單(BOM)成本。
關(guān)鍵特性
- 高集成度:集成了高效DC-DC轉(zhuǎn)換器和開(kāi)關(guān),內(nèi)置輸出電壓監(jiān)控功能,能有效保護(hù)設(shè)備免受過(guò)載、輸出短路、輸出過(guò)壓和過(guò)熱等問(wèn)題的影響。此外,還集成了TVS二極管,可承受電纜放電事件(CDE),內(nèi)部LDO穩(wěn)壓器可提供高達(dá)100mA的負(fù)載。
- 符合標(biāo)準(zhǔn):完全符合IEEE 802.3af標(biāo)準(zhǔn),通過(guò)單個(gè)電阻即可設(shè)置PoE Class 1/Class 2分類(lèi),具備智能維護(hù)電源簽名(MPS)功能,簡(jiǎn)化了墻式適配器接口,能通過(guò)2kV、200m CAT-6電纜放電測(cè)試。
- 輕載高效:支持睡眠和超低功耗模式,采用頻率折返技術(shù),在輕載時(shí)將開(kāi)關(guān)頻率降低一半,還具備背偏置功能,可優(yōu)化效率。
- 性能穩(wěn)健:輸入電壓范圍寬,為8.8V至60V,具備打嗝模式失控電流限制、49mA(典型值)的浪涌電流限制和開(kāi)漏RESET輸出。
- 易于設(shè)計(jì):輸出電壓范圍可編程,為3.0V至14V,采用內(nèi)部補(bǔ)償,固定215kHz開(kāi)關(guān)頻率,LDO可提供固定3.3V或通過(guò)外部電阻分壓器調(diào)節(jié)輸出電壓。
電氣特性
絕對(duì)最大額定值
在使用MAX5988A/MAX5988B時(shí),需要注意其絕對(duì)最大額定值。例如,VDD到GND的電壓范圍為 -0.3V至 +70V(內(nèi)部鉗位),LX總RMS電流為1.6A等。超出這些額定值可能會(huì)對(duì)設(shè)備造成永久性損壞。
電氣參數(shù)
文檔中詳細(xì)列出了各種電氣參數(shù),如檢測(cè)模式下的輸入偏移電流、有效差分輸入電阻,分類(lèi)模式下的分類(lèi)啟用閾值、分類(lèi)禁用閾值等。這些參數(shù)對(duì)于準(zhǔn)確設(shè)計(jì)和使用該設(shè)備至關(guān)重要。例如,在檢測(cè)模式下,輸入偏移電流最大為8μA;在分類(lèi)模式下,分類(lèi)電流根據(jù)不同設(shè)置有所不同,CLASS2 = GND時(shí)為9.12 - 11.88mA,CLASS2 = VDRV時(shí)為16.1 - 20.9mA。
工作模式
檢測(cè)模式(1.4V ≤ VDD ≤ 10.1V)
在此模式下,設(shè)備通過(guò)單個(gè)外部簽名電阻提供檢測(cè)簽名,PSE(Power Sourcing Equipment)通過(guò)施加兩個(gè)電壓來(lái)計(jì)算差分電阻,以確保24.9kΩ簽名電阻的存在。設(shè)備在檢測(cè)模式下的VDD偏移電流小于10μA,保護(hù)二極管引起的直流偏移對(duì)簽名電阻測(cè)量影響不大。
分類(lèi)模式(12.6V ≤ VDD ≤ 20V)
設(shè)備在該模式下沉入Class 1/Class 2分類(lèi)電流,PSE通過(guò)施加分類(lèi)電壓并測(cè)量電流來(lái)確定要提供的最大功率。通過(guò)外部24.9kΩ電阻(RSIG)和CLASS2引腳可設(shè)置分類(lèi)電流,Class 1為10.5mA(CLASS1 = GND),Class 2為18mA(CLASS2 = VDRV)。
功率模式(VDD ≥ VON)
當(dāng)VDD高于欠壓鎖定閾值(VON)時(shí),設(shè)備進(jìn)入功率模式。此時(shí),內(nèi)部p溝道隔離MOSFET導(dǎo)通,連接VCC和VDD,浪涌電流限制內(nèi)部設(shè)置為49mA(典型值)。當(dāng)VCC接近VDD且浪涌電流低于限制時(shí),隔離MOSFET完全導(dǎo)通,電流限制變?yōu)?21mA(典型值)。123ms后,降壓轉(zhuǎn)換器開(kāi)啟。
保護(hù)功能
欠壓鎖定
設(shè)備的開(kāi)啟UVLO閾值(VON)典型值為38.8V,關(guān)閉UVLO閾值(VOFF)典型值為31.5V。當(dāng)輸入電壓高于VON時(shí),設(shè)備進(jìn)入功率模式,內(nèi)部隔離MOSFET導(dǎo)通;當(dāng)輸入電壓低于VOFF超過(guò)tOFF_DLY時(shí),MOSFET和降壓轉(zhuǎn)換器關(guān)閉。
熱關(guān)斷保護(hù)
當(dāng)設(shè)備的管芯溫度達(dá)到151°C時(shí),會(huì)產(chǎn)生過(guò)熱故障并關(guān)閉設(shè)備。管芯溫度必須冷卻到 +135°C以下才能消除過(guò)熱故障,熱關(guān)斷條件清除后,設(shè)備將復(fù)位。
電纜放電事件保護(hù)(CDE)
集成了70V電壓鉗位,可保護(hù)內(nèi)部電路免受電纜放電事件的影響。
打嗝模式
當(dāng)觸發(fā)打嗝保護(hù)時(shí),設(shè)備關(guān)閉高端MOSFET,打開(kāi)低端MOSFET,直到電感電流達(dá)到谷底電流限制??刂七壿嫷却?54ms后嘗試新的軟啟動(dòng)序列。在軟啟動(dòng)和正常運(yùn)行模式下,若高端MOSFET電流超過(guò)失控電流限制閾值,或在正常運(yùn)行模式下輸出欠壓事件發(fā)生(調(diào)節(jié)反饋電壓降至60%(典型值)以下),都會(huì)觸發(fā)打嗝模式。
應(yīng)用信息
與墻式適配器配合使用
對(duì)于使用墻式適配器等輔助電源為PD供電的應(yīng)用,設(shè)備具備墻式適配器檢測(cè)功能。當(dāng)檢測(cè)到墻式適配器(WAD到PGND的電壓大于8.8V)時(shí),內(nèi)部隔離MOSFET關(guān)閉,分類(lèi)電流禁用,設(shè)備通過(guò)VCC從輔助電源獲取電力。
調(diào)整LDO輸出電壓
通過(guò)將LDO_FB直接連接到VDRV,可設(shè)置預(yù)設(shè)電壓3.3V;若需要不同的輸出電壓,可連接一個(gè)電阻分壓器從LDO_OUT和LDO_FB到GND??偡答侂娮钁?yīng)在100kΩ范圍內(nèi),LDO最小輸出電流能力為85mA,設(shè)計(jì)時(shí)需考慮熱問(wèn)題以防止觸發(fā)熱關(guān)斷。
調(diào)整降壓轉(zhuǎn)換器輸出電壓
降壓轉(zhuǎn)換器的輸出電壓可通過(guò)改變反饋電阻分壓器的比例來(lái)設(shè)置,MAX5988A的輸出電壓范圍為3.0V至5.6V,MAX5988B為5.4V至14V。FB電壓調(diào)節(jié)為1.227V,應(yīng)保持FB引腳到電阻分壓器中心的走線短,并使總反饋電阻約為10kΩ。
元件選擇
- 電感選擇:可根據(jù)公式 (L=frac{V{OUT } timesleft(V{C C}-V{OUT }right)}{f{S} × V{C C} × L{I R} × I_{OUT(MAX) }}) 選擇電感,LIR建議在20%至40%之間,以獲得最佳性能和穩(wěn)定性。應(yīng)選擇直流電阻盡可能低且尺寸合適的電感,粉末鐵氧體磁芯類(lèi)型通常是性能的最佳選擇,磁芯尺寸要足夠大,以確保在設(shè)備電流限制下不會(huì)飽和。
- VCC輸入電容選擇:輸入電容可減少?gòu)妮斎腚娫醇橙〉碾娏鞣逯岛虸C中的開(kāi)關(guān)噪聲??傒斎腚娙輵?yīng)滿足 (C_{INMIN }=frac{D × T{S} × I{OUT }}{V{IN- RIPPLE }}) ,以將輸入紋波電壓保持在規(guī)格范圍內(nèi),并使高頻紋波電流反饋到輸入源的量最小。輸入電容在開(kāi)關(guān)頻率下的阻抗應(yīng)小于輸入源的阻抗,以確保高頻開(kāi)關(guān)電流通過(guò)輸入電容分流。輸入電容還需滿足開(kāi)關(guān)電流施加的紋波電流要求,RMS輸入紋波電流可通過(guò) (I{RIPPLE }=I{LOAD } × frac{sqrt{V{OUT } timesleft(V{CC} V_{OUT }right)}}{IN}) 計(jì)算。
- 輸出電容選擇:輸出電容的關(guān)鍵選擇參數(shù)包括電容值、ESR、ESL和電壓額定值,這些參數(shù)會(huì)影響DC-DC轉(zhuǎn)換器的整體穩(wěn)定性、輸出紋波電壓和瞬態(tài)響應(yīng)。可根據(jù)公式 (V{RIPPLE }=V{RIPPLE(C)}+V{RIPPLE(ESR) }+V{RIPPLE(ESL)}) 估算輸出電壓紋波,其中 (V{RIPPLE(C)}=frac{I{P-P}}{8 × C{OUT } × f{S}}) , (V{RIPPLE(ESR) }=l{P{-} P} × ESR) , (V{RIPPLE(ESL) }=frac{I{P-P}}{t{ON}} × ESL) 或 (V{RIPPLE(ESL) }=frac{I{P-P}}{t{OFF }} × ESL) (取較大值),峰值 - 峰值電感電流 (P{P-P}=frac{V{C C}-V{OUT }}{f{S} × L} × frac{V{OUT }}{V_{C C}}) 。建議使用陶瓷電容以獲得低ESR和低ESL,在使用陶瓷電容時(shí),ESL引起的紋波電壓可忽略不計(jì)。負(fù)載瞬態(tài)響應(yīng)取決于所選的輸出電容,較高的閉環(huán)帶寬可使控制器響應(yīng)更快,防止輸出偏離調(diào)節(jié)值。
PCB布局
PCB布局對(duì)于實(shí)現(xiàn)設(shè)備的清潔穩(wěn)定運(yùn)行至關(guān)重要。建議復(fù)制MAX5988A EV套件的布局以獲得最佳性能。若需要進(jìn)行調(diào)整,應(yīng)遵循以下準(zhǔn)則:
- 將輸入和輸出電容連接到電源接地平面,其他電容連接到信號(hào)接地平面。
- 將VDD、VCC、AUX、VDRV上的電容盡可能靠近IC及其相應(yīng)引腳,并使用直接走線。保持電源接地平面(連接到PGND)和信號(hào)接地平面(連接到GND)分開(kāi)。
- 盡量縮短和加寬高電流路徑,縮短開(kāi)關(guān)電流路徑,最小化LX、輸出電容和輸入電容形成的環(huán)路面積。
- 將VDD、VCC和PGND分別連接到大面積銅區(qū)域,以幫助IC散熱,提高效率和長(zhǎng)期可靠性。
- 確保所有反饋連接短而直接,將反饋電阻和補(bǔ)償組件盡可能靠近IC放置。
- 將高速開(kāi)關(guān)節(jié)點(diǎn)(如LX)遠(yuǎn)離敏感模擬區(qū)域(FB)。
- 在設(shè)備的EP焊盤(pán)上放置足夠的過(guò)孔,以便PCB銅層能有效散發(fā)內(nèi)部產(chǎn)生的熱量。過(guò)孔間距建議為1mm至1.2mm,熱過(guò)孔應(yīng)鍍銅(1oz),并具有較小的桶直徑(0.3mm至0.33mm)。
MAX5988A/MAX5988B憑借其高集成度、高效性能和豐富的保護(hù)功能,為PoE供電設(shè)備的設(shè)計(jì)提供了一個(gè)可靠的解決方案。在實(shí)際應(yīng)用中,工程師們需要根據(jù)具體需求合理選擇元件,并注意PCB布局,以充分發(fā)揮該產(chǎn)品的優(yōu)勢(shì)。你在使用PoE設(shè)備時(shí)遇到過(guò)哪些挑戰(zhàn)呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)。
-
PoE
+關(guān)注
關(guān)注
7文章
564瀏覽量
60329 -
供電設(shè)備
+關(guān)注
關(guān)注
0文章
39瀏覽量
7552
發(fā)布評(píng)論請(qǐng)先 登錄
探索MAX5988A/MAX5988B:高效PoE供電設(shè)備的理想之選
評(píng)論