文章來(lái)源:Jeff的芯片世界
原文作者:Jeff的芯片世界
本文介紹了晶圓加工流程前道、中道和后道三個(gè)核心階段。
集成電路的制造,堪稱(chēng)現(xiàn)代工業(yè)體系中最復(fù)雜精密的系統(tǒng)工程之一。一片硅晶圓從進(jìn)入晶圓廠到最終完成電路結(jié)構(gòu),需要經(jīng)歷數(shù)百乃至上千道工序。為了便于工藝管理、質(zhì)量控制及技術(shù)研發(fā),整個(gè)晶圓廠內(nèi)的加工流程被科學(xué)地劃分為前道(FEOL)、中道(MEOL)和后道(BEOL)三個(gè)核心階段。
前道工藝(FEOL)
前道工藝是指在原始硅晶圓上構(gòu)建有源器件結(jié)構(gòu)的所有制造步驟。它直接決定了晶體管的開(kāi)關(guān)速度、驅(qū)動(dòng)能力及靜態(tài)漏電等關(guān)鍵性能,是芯片功能的物理源頭。
這一階段首先需要進(jìn)行襯底準(zhǔn)備與隔離。在超凈清洗后,通過(guò)淺溝槽隔離工藝在硅襯底上刻蝕深溝槽并填充氧化物,從而在物理上隔絕相鄰的晶體管區(qū)域,防止電路干擾。隨后,便進(jìn)入晶體管構(gòu)建的核心環(huán)節(jié),包括柵氧化層生長(zhǎng)、柵極材料沉積,以及通過(guò)精確的離子注入來(lái)定義晶體管的源極、漏極和溝道區(qū)域。在先進(jìn)制程中,為克服短溝道效應(yīng),傳統(tǒng)平面晶體管已轉(zhuǎn)向鰭式場(chǎng)效應(yīng)晶體管及納米片柵極全包圍等三維結(jié)構(gòu),這使得前道工藝的制造難度大幅提升。

中道工藝(MEOL)
中道工藝是隨著制程縮小而獨(dú)立出來(lái)的關(guān)鍵階段,其戰(zhàn)略意義在于將前道工藝制造的晶體管微小電極引出,為后道的金屬布線提供可靠的物理接口。在先進(jìn)節(jié)點(diǎn),接觸電阻已成為影響芯片性能的主要瓶頸。
中道工藝的核心任務(wù)之一是形成金屬硅化物。在晶體管的柵極、源極和漏極表面,通過(guò)自對(duì)準(zhǔn)工藝形成低電阻、穩(wěn)定的金屬硅化物層,以大幅降低界面接觸電阻。隨后,在覆蓋的絕緣介質(zhì)層上,通過(guò)精密的刻蝕技術(shù)形成深寬比極高的接觸孔。這些接觸孔隨后被填充鎢或鈷等難熔金屬,并通過(guò)化學(xué)機(jī)械拋光進(jìn)行平坦化,形成微小的金屬柱,從而實(shí)現(xiàn)晶體管層級(jí)與第一層金屬層之間的可靠電學(xué)連接。
后道工藝(BEOL)
當(dāng)晶體管通過(guò)中道工藝建立好接觸接口后,后道工藝的使命就是將這些孤立的器件,按照電路設(shè)計(jì)邏輯,通過(guò)多層金屬布線精確連接起來(lái),形成完整的系統(tǒng)功能。
后道工藝首先涉及層間介質(zhì)的沉積與平坦化。在每一層金屬線之間,必須沉積絕緣材料(如低k介質(zhì)),以降低層間電容和信號(hào)延遲。隨后,利用化學(xué)機(jī)械拋光技術(shù)實(shí)現(xiàn)全局平坦化,為下一層光刻提供平整表面。在金屬互連方面,自0.13微米節(jié)點(diǎn)后,行業(yè)普遍采用銅互連技術(shù),其核心是雙大馬士革工藝。該工藝先在介質(zhì)層中刻蝕出溝槽和通孔,再整體填充銅,最后通過(guò)化學(xué)機(jī)械拋光去除多余金屬,從而形成兼具橫向布線與層間連接的復(fù)雜網(wǎng)絡(luò)?,F(xiàn)代芯片通常擁有十層甚至更多的金屬布線層。
三大階段的工藝特征與技術(shù)關(guān)聯(lián)
前道、中道、后道三個(gè)階段在材料、熱預(yù)算和尺寸上存在顯著差異,但又高度耦合,共同決定了芯片的最終性能。
三者的熱預(yù)算截然不同。前道工藝涉及大量高溫?cái)U(kuò)散和退火工序(如熱氧化、離子注入退火),所用材料需具備極高的熱穩(wěn)定性。而后道工藝由于銅互連和低k介質(zhì)的限制,必須在較低溫度(通常低于400攝氏度)下完成,以防止金屬擴(kuò)散和絕緣層失效。中道工藝的熱環(huán)境則介于兩者之間。
三者的特征尺寸存在明顯的梯度差異。前道工藝的尺寸最為微小,處于納米級(jí)極限;中道工藝次之;而后道工藝的布線尺寸則遵循“由細(xì)到粗”的原則,越往上層,金屬線越寬越厚,以承載更大電流并降低信號(hào)衰減。這種由器件構(gòu)建、接觸連接到互連網(wǎng)絡(luò)的層級(jí)遞進(jìn)結(jié)構(gòu),構(gòu)成了現(xiàn)代集成電路制造的整體技術(shù)框架,需要設(shè)計(jì)、工藝與材料等多方面的協(xié)同優(yōu)化。
-
集成電路
+關(guān)注
關(guān)注
5455文章
12604瀏覽量
374981 -
晶圓
+關(guān)注
關(guān)注
53文章
5425瀏覽量
132436
原文標(biāo)題:集成電路制造中的FEOL、MEOL、BEOL都是什么?
文章出處:【微信號(hào):bdtdsj,微信公眾號(hào):中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
集成電路晶圓測(cè)試基礎(chǔ)教程ppt
《集成電路制造工藝與工程應(yīng)用》最強(qiáng)PPT版,免費(fèi)奉送!
LM2450三通道視頻放大集成電路相關(guān)資料推薦
盤(pán)點(diǎn)半導(dǎo)體制造工藝中的主要設(shè)備及材料
CMOS集成電路制造工藝的詳細(xì)資料說(shuō)明
中科飛測(cè):中國(guó)集成電路光學(xué)檢測(cè)裝備制造企業(yè)
BJCORE半導(dǎo)體劃片機(jī)設(shè)備——封裝的八道工序
前道工序品質(zhì):后道工序成敗的關(guān)鍵紐帶
集成電路制造中的前道、中道和后道工藝介紹
評(píng)論