91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談FPGA的時鐘輸入要求

FPGA設(shè)計論壇 ? 來源:FPGA設(shè)計論壇 ? 2026-03-25 15:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

第一部分:XC7V690T FPGA全局時鐘輸入要求

Virtex-7 FPGA的時鐘輸入主要通過其全局時鐘緩沖器(BUFG、BUFH等)和時鐘管理模塊(MMCM、PLL)來處理。對輸入時鐘的要求主要圍繞電氣特性、抖動和引腳分配。

1. 電氣特性與引腳兼容性

支持的I/O標(biāo)準(zhǔn):全局時鐘輸入引腳(通常位于MRCC/SRCC bank)支持多種差分和單端標(biāo)準(zhǔn)。

差分:LVDS(低壓差分信號)、LVPECL、HSTL、HCSL、BLVDS等。這是最推薦的方式,因?yàn)榭乖肽芰?qiáng),抖動性能好。

單端:LVCMOS(3.3V, 1.8V等)、LVTTL、HSTL、SSTL。

電壓匹配:必須根據(jù)FPGA Bank的VCCO電壓來選擇匹配的I/O標(biāo)準(zhǔn)。例如,如果Bank的VCCO為1.8V,則不能使用LVCMOS3.3標(biāo)準(zhǔn)的時鐘信號。

端接:對于高速差分時鐘(>100 MHz),必須在PCB上靠近FPGA引腳處進(jìn)行端接匹配,以防止信號反射。

差分端接:通常在接收端并聯(lián)一個100Ω電阻

LVPECL端接:需要特殊的戴維寧端接(例如,130Ω上拉+82Ω下拉到VCC-2V)或使用AC耦合。

2. 抖動要求

抖動是衡量時鐘質(zhì)量的核心指標(biāo),分為時間間隔誤差(TIE)、周期抖動(Period Jitter)和相位抖動(Phase Jitter)。

總抖動(Total Jitter):對于一般應(yīng)用,需要小于時鐘周期的1/10到1/20。

相位抖動:這是更關(guān)鍵的指標(biāo),通常需要在特定頻帶內(nèi)(如12 kHz - 20 MHz)進(jìn)行測量。Xilinx的MMCM/PLL對輸入時鐘的相位抖動有容忍度。一個質(zhì)量優(yōu)良的時鐘源,其相位抖動應(yīng)低于1 ps RMS(在12 kHz - 20 MHz范圍內(nèi))。

MMCM要求:輸入時鐘的抖動會經(jīng)過MMCM的抖動濾波效應(yīng)。高頻抖動會被衰減,但低頻抖動( wander)會幾乎無衰減地傳遞到輸出。因此,時鐘源的低頻噪聲性能至關(guān)重要。

3. 引腳分配與使用建議

使用專用時鐘引腳:必須將外部時鐘輸入連接到標(biāo)有MRCC(多區(qū)域時鐘)或SRCC(區(qū)域時鐘)的引腳。這些引腳有專用的、低抖動的路由路徑直接連接到時鐘管理模塊(CMT)和全局時鐘緩沖器。

避免使用普通I/O:切勿將時鐘信號連接到普通用戶I/O引腳,否則會引入巨大的抖動和布線延遲,導(dǎo)致時序難以收斂。

參考手冊:具體使用必須參照《Virtex-7 FPGA Packaging and Pinout》手冊(UG475)和《7 Series FPGAs SelectIO Resources》手冊(UG471)。

第二部分:JESD204B 接口對時鐘的要求

JESD204B接口的時鐘架構(gòu)是其實(shí)現(xiàn)同步的關(guān)鍵,也是設(shè)計中最復(fù)雜的部分。它主要涉及兩種時鐘:器件時鐘(Device Clock)和SYSREF信號。

XC7V690T內(nèi)部的GTX收發(fā)器是實(shí)現(xiàn)JESD204B的核心。

1. 器件時鐘

定義:提供給FPGA和高速數(shù)據(jù)轉(zhuǎn)換器(ADC/DAC)的核心工作時鐘。所有收發(fā)器(GTX)的并行數(shù)據(jù)和邏輯操作都同步于這個時鐘。

頻率:其頻率與鏈路數(shù)據(jù)率(Lane Rate)和幀時鐘有確定的倍數(shù)關(guān)系。

鏈路數(shù)據(jù)率 = 器件時鐘頻率 × 40 / (CF × HD)

其中,CF是每幀的字節(jié)數(shù),HD是高密度模式標(biāo)志。

要求:

極低的抖動:這是最嚴(yán)格的要求。器件時鐘的抖動會直接傳遞給GTX收發(fā)器的串行數(shù)據(jù),增加接收端的誤碼率(BER)。通常要求< 100 fs RMS(在12 kHz - 20 MHz頻帶內(nèi))的高性能時鐘。

差分輸入:必須使用LVDS或HCSL等差分形式,通過MRCC引腳輸入。

路由匹配:連接到FPGA和所有數(shù)據(jù)轉(zhuǎn)換器的器件時鐘必須等長,以最小化器件間的時鐘偏斜(skew)。

2. SYSREF 信號

定義:JESD204BSubclass 1模式下的確定性延遲對齊參考信號。它用于同步所有設(shè)備內(nèi)的本地多幀時鐘(LMFC)和初始幀對齊。

性質(zhì):一個周期性的脈沖信號,其頻率是器件時鐘頻率的整數(shù)分頻。

要求:

與器件時鐘同步:SYSREF必須與器件時鐘邊沿對齊(在規(guī)定的建立/保持時間窗口內(nèi))。這通常要求SYSREF和器件時鐘來自同一個時鐘源(例如,同一時鐘芯片的不同輸出)。

嚴(yán)格的時序:必須滿足FPGA GTX收發(fā)器對SYSREF的建立和保持時間要求(詳見UG476)。 violation會導(dǎo)致對齊失敗,鏈路無法同步。

PCB布線:SYSREF到FPGA和所有轉(zhuǎn)換器的布線必須嚴(yán)格等長,甚至比器件時鐘的要求更高,以確保所有設(shè)備在同一時鐘邊沿捕獲到SYSREF。

3. XC7V690T GTX 對時鐘架構(gòu)的實(shí)現(xiàn)

在FPGA內(nèi)部,時鐘處理流程如下:

器件時鐘輸入后,通常通過一個BUFG連接到:

GTX收發(fā)器的QPLL/CPLL:為串行器/解串器提供比特率時鐘。

GTX的DRP時鐘:用于控制接口。

JESD204B IP核的用戶邏輯時鐘:用于處理并行數(shù)據(jù)。

SYSREF信號輸入后,會直接連接到GTX收發(fā)器的SYSREF專用引腳。GTX內(nèi)部電路會在SYSREF有效邊沿到來時,對本地計數(shù)器進(jìn)行復(fù)位,從而實(shí)現(xiàn)所有通道的確定性對齊。

總結(jié)與關(guān)鍵設(shè)計要點(diǎn)

FPGA全局時鐘 提供FPGA內(nèi)核和GTX的基本工作時鐘。 電氣兼容,抖動<1 ps RMS,使用MRCC/SRCC引腳。 差分走線,100Ω端接,參考完整地平面。
JESD204B 器件時鐘 FPGA和ADC/DAC的核心同步時鐘。 極低抖動(<100 fs RMS),頻率與鏈路速率匹配。 到FPGA和所有轉(zhuǎn)換器的時鐘線嚴(yán)格等長。
JESD204B SYSREF 實(shí)現(xiàn)確定性延遲(Subclass 1)。 必須與器件時鐘邊沿對齊,滿足建立/保持時間。 到所有設(shè)備的SYSREF線嚴(yán)格等長,且與器件時鐘同步同源。
時鐘類型 作用 關(guān)鍵要求 PCB設(shè)計要點(diǎn)

最終建議:

使用專業(yè)時鐘芯片:選擇支持JESD204B的時鐘發(fā)生器(如TI的LMK系列,ADI的HMC系列),它們能產(chǎn)生超低抖動的器件時鐘和與之嚴(yán)格同步的SYSREF信號。

meticulous PCB布局:

將時鐘芯片靠近FPGA放置。

器件時鐘和SYSREF走線必須作為差分對處理,長度匹配要求通常在±5 mil以內(nèi)。

為時鐘信號提供完整的接地屏蔽和隔離。

查閱官方文檔:

《7 Series FPGAs GTX/GTH Transceivers User Guide》(UG476) - JESD204B部分的圣經(jīng)。

《JESD204B Survival Guide》- 無論哪個廠商都會推薦的系統(tǒng)級參考資料。

Xilinx的JESD204 IP核文檔- 了解IP核具體的時鐘和SYSREF配置要求。

設(shè)計JESD204B系統(tǒng)時,時鐘質(zhì)量是成功的第一要素,必須從芯片選型和PCB布局階段就給予最高優(yōu)先級的重視。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1662

    文章

    22446

    瀏覽量

    637542
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9551

    瀏覽量

    157295
  • 時鐘輸入
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    2108

原文標(biāo)題:FPGA的時鐘輸入和JESD204B 接口對時鐘的要求

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速時鐘設(shè)計利器:AD9520 - 5全方位剖析

    的多輸出時鐘信號方面表現(xiàn)卓越,適用于眾多對時鐘精度要求極高的應(yīng)用場景。 文件下載: AD9520-5.pdf 芯片特性:精益求精,滿足多樣需求 低相噪 PLL :集成的低相位噪聲鎖相環(huán)(PLL)能搭配
    的頭像 發(fā)表于 03-22 17:20 ?948次閱讀

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考
    的頭像 發(fā)表于 02-26 14:41 ?3558次閱讀

    輸入引腳時鐘約束_Xilinx FPGA編程技巧-常用時序約束詳解

    基本的約束方法 為了保證成功的設(shè)計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Path),使用輸入約束 寄存器到寄存器路徑
    發(fā)表于 01-16 08:19

    基于FPGA的高效除法器設(shè)計

    FPGA可以通過除號直接實(shí)現(xiàn)除法,但是當(dāng)除數(shù)或被除數(shù)位寬較大時,計算會變得緩慢,導(dǎo)致時序約束不能通過。此時可以通過在除法IP中加入流水線來提高最大時鐘頻率,這種方式提高時鐘頻率也很有限。如果還不能達(dá)到
    的頭像 發(fā)表于 10-28 14:56 ?2341次閱讀
    基于<b class='flag-5'>FPGA</b>的高效除法器設(shè)計

    如何用FPGA實(shí)現(xiàn)4K視頻的輸入輸出與處理

    在游戲、影視和顯示領(lǐng)域,4K 已經(jīng)成為標(biāo)配。而今天,我們就來聊聊——如何用 FPGA 實(shí)現(xiàn) 4K 視頻的輸入輸出與處理。
    的頭像 發(fā)表于 10-15 10:47 ?2248次閱讀
    如何用<b class='flag-5'>FPGA</b>實(shí)現(xiàn)4K視頻的<b class='flag-5'>輸入</b>輸出與處理

    差分晶振在高速 FPGA 上的應(yīng)用

    差分晶振在高速 FPGA 設(shè)計中具有非常重要的應(yīng)用,尤其是在對時鐘精度、抗干擾能力、信號完整性要求高的系統(tǒng)中
    的頭像 發(fā)表于 07-11 14:24 ?964次閱讀
    差分晶振在高速 <b class='flag-5'>FPGA</b> 上的應(yīng)用

    Xilinx Ultrascale系列FPGA時鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2759次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b>資源與架構(gòu)解析

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認(rèn)會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘
    的頭像 發(fā)表于 04-23 09:50 ?1441次閱讀
    <b class='flag-5'>FPGA</b>時序約束之設(shè)置<b class='flag-5'>時鐘</b>組

    AD9253對時鐘抖動的要求怎么樣,應(yīng)該選擇怎樣的時鐘架構(gòu)?

    1:這款芯片支持連續(xù)采樣、沿觸發(fā)和外觸發(fā)工作方式 2:時鐘必須使用時鐘芯片配置才行?使用有源晶振是否可以? 3:這款芯片對時鐘抖動的要求怎么樣,應(yīng)該選擇怎樣的
    發(fā)表于 04-15 06:43

    AD9547雙路/四路輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器技術(shù)手冊

    AD9547針對許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時鐘可以與兩路差分或四路單端外部輸入參考時鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參考時鐘
    的頭像 發(fā)表于 04-11 09:37 ?982次閱讀
    AD9547雙路/四路<b class='flag-5'>輸入</b>網(wǎng)絡(luò)<b class='flag-5'>時鐘</b>發(fā)生器/同步器技術(shù)手冊

    ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時鐘扇出緩沖器技術(shù)手冊

    ADCLK948是一款超快時鐘扇出緩沖器,采用ADI公司專有的XFCB3硅-鍺(SiGe)雙極性工藝制造,設(shè)計用于要求低抖動的高速應(yīng)用。 該器件具有兩個差分輸入,通過IN_SEL控制引腳進(jìn)行
    的頭像 發(fā)表于 04-11 09:30 ?1185次閱讀
    ADCLK948 2路可選<b class='flag-5'>輸入</b>、8路LVPECL輸出、SiGe<b class='flag-5'>時鐘</b>扇出緩沖器技術(shù)手冊

    AD9558四路輸入多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    AD9558針對許多系統(tǒng)提供同步功能,包括同步以太網(wǎng)(SyncE)和同步光纖網(wǎng)絡(luò)(SONET/SDH)。AD9558可產(chǎn)生與最多四個外部輸入參考時鐘之一同步的輸出時鐘。數(shù)字鎖相環(huán)(PLL)可以
    的頭像 發(fā)表于 04-10 15:16 ?910次閱讀
    AD9558四路<b class='flag-5'>輸入</b>多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    AD9557雙路輸入多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    AD9557是一款低環(huán)路帶寬時鐘乘法器,可為包括同步光纖網(wǎng)絡(luò)(SONET/SDH)在內(nèi)的許多系統(tǒng)提供抖動清除和同步能力。AD9557可產(chǎn)生與一個或兩個外部輸入參考時鐘同步的輸出時鐘。數(shù)
    的頭像 發(fā)表于 04-10 14:42 ?1138次閱讀
    AD9557雙路<b class='flag-5'>輸入</b>多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    AD9559是一款低環(huán)路帶寬時鐘倍頻器,可針對包括同步光纖網(wǎng)絡(luò)(SONET/SDH)的許多系統(tǒng)提供抖動清除和同步功能。AD9559產(chǎn)生的輸出時鐘可以與多達(dá)四路外部輸入參考時鐘同步。DP
    的頭像 發(fā)表于 04-10 14:35 ?1156次閱讀
    AD9559雙路PLL四通道<b class='flag-5'>輸入</b>多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    AD9554 是一款低環(huán)路帶寬時鐘轉(zhuǎn)換器,可針對包括同步光纖網(wǎng)絡(luò)(SONET/SDH)的許多系統(tǒng)提供抖動清除和同步功能。 AD9554產(chǎn)生的輸出時鐘可以與多達(dá)四路外部輸入參考時鐘同步。
    的頭像 發(fā)表于 04-10 11:51 ?1101次閱讀
    AD9554四路PLL、四通道<b class='flag-5'>輸入</b>、八通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊