AD1974音頻ADC芯片:高性能與靈活性的完美結(jié)合
在音頻設(shè)計領(lǐng)域,一款高性能的模數(shù)轉(zhuǎn)換器(ADC)對于實現(xiàn)優(yōu)質(zhì)的音頻處理至關(guān)重要。AD1974就是這樣一款值得關(guān)注的ADC芯片,它具備諸多卓越特性,適用于多種音頻應(yīng)用場景。本文將結(jié)合AD1974的數(shù)據(jù)手冊,深入剖析其各項特性、工作原理以及實際應(yīng)用中的注意事項。
文件下載:AD1974WBSTZ.pdf
一、AD1974芯片特性概覽
AD1974是一款高性能單芯片ADC,擁有四個差分輸入的模數(shù)轉(zhuǎn)換器,采用了ADI公司專利的多位Σ - Δ架構(gòu)。其特性豐富多樣,主要體現(xiàn)在以下幾個方面:
1. 時鐘生成與低EMI設(shè)計
它支持鎖相環(huán)(PLL)生成或直接使用主時鐘,這一特性為系統(tǒng)設(shè)計提供了靈活的時鐘方案。同時,芯片采用了低EMI設(shè)計,從系統(tǒng)和電路設(shè)計架構(gòu)層面進(jìn)行考量。通過片上PLL從LR時鐘或外部晶體派生主時鐘,無需單獨(dú)的高頻主時鐘,還能配合抑制位時鐘使用。此外,ADC采用ADI最新的連續(xù)時間架構(gòu)進(jìn)一步降低EMI,使用3.3V電源也有助于降低功耗和減少電磁輻射。
2. 出色的音頻性能
具有107dB的動態(tài)范圍和信噪比, - 94dB的總諧波失真加噪聲(THD + N),能夠提供高保真的音頻轉(zhuǎn)換。它支持24位分辨率和8kHz至192kHz的采樣率,可滿足不同音頻應(yīng)用對精度和帶寬的要求。
3. 靈活的控制與工作模式
芯片支持SPI控制,便于通過微控制器對其進(jìn)行參數(shù)配置,如靜音控制和其他參數(shù)調(diào)整。還具備軟件可控的無咔嗒聲靜音功能和軟件掉電功能。它支持多種數(shù)據(jù)格式和模式,包括右對齊、左對齊、I2S和TDM模式,以及主從模式下高達(dá)16通道的輸入/輸出,適用于各種復(fù)雜的音頻系統(tǒng)架構(gòu)。
4. 電氣特性與封裝
采用單3.3V電源供電,可承受5V邏輯輸入,具有良好的電氣兼容性。芯片采用48引腳的LQFP封裝,為不同的PCB布局提供了便利。此外,該芯片還通過了汽車應(yīng)用認(rèn)證,可用于汽車音頻系統(tǒng)等對可靠性要求較高的場景。
二、應(yīng)用場景廣泛
基于上述特性,AD1974在多個音頻領(lǐng)域都有出色的應(yīng)用表現(xiàn):
1. 汽車音頻系統(tǒng)
汽車環(huán)境對音頻設(shè)備的可靠性和抗干擾能力要求極高。AD1974的低EMI設(shè)計和高音頻性能使其能夠在復(fù)雜的汽車電磁環(huán)境中穩(wěn)定工作,為乘客提供高品質(zhì)的音頻體驗。
2. 家庭影院系統(tǒng)
在家庭影院中,需要處理多聲道音頻信號,AD1974支持16通道的輸入/輸出,能夠滿足多聲道音頻處理的需求,實現(xiàn)環(huán)繞聲等效果。
3. 機(jī)頂盒
機(jī)頂盒需要對各種音頻信號進(jìn)行解碼和處理,AD1974的高分辨率和靈活的數(shù)據(jù)格式支持,使其能夠適應(yīng)不同的音頻編碼標(biāo)準(zhǔn),提供清晰、準(zhǔn)確的音頻輸出。
4. 數(shù)字音頻效果處理器
數(shù)字音頻效果處理器需要對音頻信號進(jìn)行實時處理和轉(zhuǎn)換,AD1974的高性能和快速響應(yīng)能力能夠滿足其對音頻處理速度和精度的要求。
三、技術(shù)參數(shù)詳解
1. 測試條件
在測試AD1974的性能時,需要滿足一定的條件。例如,電源電壓(AVDD、DVDD)為3.3V,溫度范圍根據(jù)不同情況在 - 40°C至 + 125°C之間,主時鐘為12.288MHz(48kHz采樣率,256×fS模式),輸入采樣率為48kHz,測量帶寬為20Hz至20kHz,字寬為24位等。
2. 模擬性能
在25°C環(huán)境下,ADC分辨率為24位,全量程輸入電壓(差分)為1.9Vrms。動態(tài)范圍方面,無濾波器(RMS)可達(dá)98 - 102dB,使用A加權(quán)濾波器(RMS)可達(dá)100 - 105dB??傊C波失真加噪聲(THD + N)在 - 1dBFS時為 - 96至 - 87dB。此外,還規(guī)定了增益誤差、通道間增益失配、偏移誤差等參數(shù)。
3. 時鐘信號
芯片的片上PLL可以從LRCLK或AUXLRCK引腳,或者從MCLKI/XI引腳參考輸入采樣率,默認(rèn)上電時為256×fs。在不同采樣率模式下,主時鐘頻率會相應(yīng)調(diào)整。內(nèi)部ADC時鐘為256×fS,也可以選擇直接使用512×fS(參考48kHz模式)的主時鐘,但192kHz模式下必須使用片上PLL。為保證性能,建議內(nèi)部主時鐘信號的時鐘抖動限制在小于300ps rms時間間隔誤差(TIE)。
4. 電源與電壓參考
AD1974采用3.3V電源,模擬和數(shù)字部分分別有獨(dú)立的電源引腳。這些引腳需要使用100nF陶瓷芯片電容進(jìn)行旁路,同時在PCB板上還應(yīng)放置至少22μF的鋁電解電容。ADC內(nèi)部電壓參考(VREF)通過FILTR引腳引出,需要使用10μF和100nF的并聯(lián)電容進(jìn)行旁路。CM引腳是內(nèi)部共模參考,也需要進(jìn)行旁路處理,其輸出電流有一定限制。
四、工作原理與模式
1. 模數(shù)轉(zhuǎn)換原理
AD1974有四個ADC通道,配置為兩個立體聲對,采用差分輸入。ADC包含片上數(shù)字抗混疊濾波器,具有79dB的阻帶衰減和線性相位響應(yīng),過采樣比為128。數(shù)字輸出通過兩個串行數(shù)據(jù)輸出引腳以及公共幀時鐘(ALRCLK)和位時鐘(ABCLK)提供。也可以使用時分復(fù)用(TDM)模式在單條TDM數(shù)據(jù)線上訪問多達(dá)16個通道。
2. 時鐘信號生成
片上PLL可根據(jù)不同的參考源生成內(nèi)部主時鐘。在不同采樣率模式下,主時鐘的倍數(shù)會相應(yīng)變化。同時,PLL可以在相關(guān)寄存器中進(jìn)行掉電操作,以節(jié)省功耗。內(nèi)部MCLK也可以在寄存器中禁用,在時鐘穩(wěn)定后再啟用。
3. 復(fù)位與掉電
復(fù)位引腳將所有控制寄存器設(shè)置為默認(rèn)值,但不會關(guān)閉模擬輸出。復(fù)位釋放后,PLL鎖定后會進(jìn)行初始化,約持續(xù)256個主時鐘周期??梢酝ㄟ^PLL和時鐘控制0寄存器以及ADC控制1寄存器對相應(yīng)部分進(jìn)行掉電操作,其他寄存器設(shè)置會保留。
4. 串行控制端口
AD1974的SPI控制端口允許對ADC、DAC和時鐘系統(tǒng)的內(nèi)部控制寄存器進(jìn)行編程和讀取。除了正常的SPI控制模式,還支持獨(dú)立模式,在獨(dú)立模式下,所有寄存器設(shè)置為默認(rèn)值,但內(nèi)部MCLK使能設(shè)置為1。
5. 串行數(shù)據(jù)端口與數(shù)據(jù)格式
四個ADC通道在串行數(shù)據(jù)端口使用公共的串行位時鐘(ABCLK)和左右?guī)瑫r鐘(ALRCLK)。默認(rèn)的串行數(shù)據(jù)模式為I2S,也可以編程為左對齊、右對齊和TDM模式。字寬默認(rèn)24位,也可設(shè)置為16或20位。
6. TDM模式
AD1974的串行端口有多種TDM串行數(shù)據(jù)模式,常見的是8通道I2S模式,ABCLK設(shè)置為256fS。此外,還支持更多通道的系統(tǒng)配置,但由于ABCLK頻率較高,這種模式僅在48kHz/44.1kHz/32kHz采樣率下可用。
7. 菊花鏈模式
芯片支持菊花鏈配置,可將系統(tǒng)擴(kuò)展到8個或16個ADC。有ABCLK為256fS和512fS兩種配置模式,在不同模式下,ADC通道的插槽分配不同。
五、設(shè)計與使用注意事項
1. 輸入信號處理
為了獲得最佳性能,ADC輸入應(yīng)使用差分信號源。輸入引腳連接到內(nèi)部開關(guān)電容,為了隔離外部驅(qū)動運(yùn)放與內(nèi)部開關(guān)電容引起的干擾,每個輸入引腳應(yīng)使用100Ω的外部串聯(lián)電阻和1nF的接地電容進(jìn)行隔離,電容應(yīng)選用高質(zhì)量的陶瓷NP0電容或聚丙烯薄膜電容。
2. 時鐘穩(wěn)定性
時鐘信號的穩(wěn)定性對芯片性能至關(guān)重要。建議將內(nèi)部主時鐘信號的時鐘抖動限制在小于300ps rms時間間隔誤差(TIE)。如果不使用內(nèi)部PLL,建議使用獨(dú)立的晶體振蕩器生成主時鐘,避免時鐘信號通過FPGA、CPLD、DSP等大型數(shù)字芯片,以減少時鐘抖動。
3. 電源與濾波
模擬和數(shù)字電源引腳應(yīng)使用適當(dāng)?shù)呐月冯娙荩詼p少噪聲拾取。對于關(guān)鍵應(yīng)用,建議使用獨(dú)立的模擬和數(shù)字電源,若無法實現(xiàn),可使用鐵氧體磁珠對電源進(jìn)行隔離。同時,內(nèi)部電壓參考和共模參考引腳需要進(jìn)行正確的旁路處理。
4. ESD防護(hù)
AD1974是靜電放電(ESD)敏感設(shè)備,盡管有專利或?qū)S?a href="http://www.makelele.cn/tags/保護(hù)電路/" target="_blank">保護(hù)電路,但在使用過程中仍需采取適當(dāng)?shù)腅SD防護(hù)措施,以避免性能下降或功能喪失。
AD1974以其高性能、靈活性和豐富的功能,為音頻設(shè)計工程師提供了一個強(qiáng)大的工具。在實際應(yīng)用中,工程師需要根據(jù)具體需求合理配置芯片參數(shù),注意各項設(shè)計和使用細(xì)節(jié),以充分發(fā)揮AD1974的優(yōu)勢,實現(xiàn)優(yōu)質(zhì)的音頻處理。你在使用AD1974芯片的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
應(yīng)用設(shè)計
+關(guān)注
關(guān)注
0文章
344瀏覽量
8655
發(fā)布評論請先 登錄
AD1974音頻ADC芯片:高性能與靈活性的完美結(jié)合
評論