LTC2159:高性能16位20Msps低功耗ADC的全方位解析
在電子設(shè)計領(lǐng)域,ADC(模擬 - 數(shù)字轉(zhuǎn)換器)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們就來深入探討一款性能卓越的ADC——LTC2159。
文件下載:LTC2159.pdf
一、產(chǎn)品概述
LTC2159是一款16位、20Msps的采樣A/D轉(zhuǎn)換器,專為數(shù)字化高頻、寬動態(tài)范圍信號而設(shè)計。它在通信應(yīng)用中表現(xiàn)出色,具備77dB的信噪比(SNR)和90dB的無雜散動態(tài)范圍(SFDR),超低抖動僅0.07psRMS,能在欠采樣中頻時保持出色的噪聲性能。
二、產(chǎn)品特性
2.1 高性能指標(biāo)
- 高SNR和SFDR:77dB的SNR和90dB的SFDR,確保了在處理高頻信號時能夠有效抑制噪聲和雜散信號,為信號處理提供了高質(zhì)量的基礎(chǔ)。
- 低功耗:僅43mW的功耗,對于一些對功耗要求較高的應(yīng)用場景,如便攜式設(shè)備,具有很大的優(yōu)勢。
- 單電源供電:采用單一的1.8V電源,簡化了電源設(shè)計,降低了系統(tǒng)的復(fù)雜性。
2.2 靈活的輸出模式
數(shù)字輸出支持全速率CMOS、雙倍數(shù)據(jù)速率CMOS或雙倍數(shù)據(jù)速率LVDS,并且輸出電源可使CMOS輸出擺幅在1.2V至1.8V之間調(diào)節(jié),滿足不同系統(tǒng)的接口需求。
2.3 豐富的功能特性
- 可選輸入范圍:輸入范圍可在1VP - P至2VP - P之間選擇,適應(yīng)不同的信號強(qiáng)度。
- 數(shù)據(jù)輸出隨機(jī)化:可選的數(shù)據(jù)輸出隨機(jī)化功能,增強(qiáng)了數(shù)據(jù)的安全性和抗干擾能力。
- 時鐘占空比穩(wěn)定器:可選的時鐘占空比穩(wěn)定器,可在寬范圍的時鐘占空比下實現(xiàn)高速高性能運行。
- 多種工作模式:具備關(guān)機(jī)和休眠模式,進(jìn)一步降低功耗,延長設(shè)備的續(xù)航時間。
- SPI配置接口:通過串行SPI端口進(jìn)行配置,方便用戶對ADC的各種參數(shù)進(jìn)行設(shè)置。
三、應(yīng)用領(lǐng)域
LTC2159的高性能和豐富特性使其在多個領(lǐng)域都有廣泛的應(yīng)用:
- 通信領(lǐng)域:如蜂窩基站、軟件定義無線電等,能夠準(zhǔn)確地對高頻信號進(jìn)行數(shù)字化處理,提高通信質(zhì)量。
- 醫(yī)療領(lǐng)域:在便攜式醫(yī)療成像設(shè)備中,低功耗和高分辨率的特性可以滿足設(shè)備對信號處理的要求,同時延長電池續(xù)航時間。
- 數(shù)據(jù)采集領(lǐng)域:多通道數(shù)據(jù)采集系統(tǒng)中,LTC2159可以高效地采集和處理模擬信號,為數(shù)據(jù)分析提供準(zhǔn)確的數(shù)據(jù)。
- 無損檢測領(lǐng)域:在檢測過程中,能夠精確地捕捉信號變化,為檢測結(jié)果提供可靠的依據(jù)。
四、電氣特性
4.1 絕對最大額定值
- 電源電壓(VDD,OVDD)范圍為 - 0.3V至2V。
- 模擬輸入電壓(AIN + ,AIN - ,PAR/SER,SENSE)范圍為 - 0.3V至(VDD + 0.2V)。
- 數(shù)字輸入電壓(ENC + ,ENC - ,CS,SDI,SCK)和SDO范圍為 - 0.3V至3.9V。
- 數(shù)字輸出電壓范圍為 - 0.3V至(OVDD + 0.3V)。
4.2 轉(zhuǎn)換器特性
- 分辨率:16位無失碼分辨率,保證了數(shù)據(jù)的準(zhǔn)確性和精度。
- 線性誤差:積分非線性誤差(INL)典型值為±2LSB,差分線性誤差(DNL)典型值為±0.5LSB,確保了信號轉(zhuǎn)換的線性度。
- 偏移誤差和增益誤差:偏移誤差和增益誤差在不同參考模式下有明確的指標(biāo),并且具有較低的漂移。
4.3 動態(tài)精度
在不同輸入頻率下,SNR、SFDR等動態(tài)指標(biāo)表現(xiàn)良好,如在5MHz輸入時,SNR可達(dá)77.1dBFS,SFDR可達(dá)90dBFS。
4.4 電源要求
不同輸出模式下,電源電壓、電流和功耗有所不同。例如,在CMOS輸出模式下,模擬電源電流典型值為24.4mA,功耗典型值為45mW;在LVDS輸出模式下,功耗相對較高。
五、引腳配置與功能
5.1 通用引腳
- (V_{CM}) :共模偏置輸出,用于偏置模擬輸入的共模電壓。
- (A{IN}^{+}) 和 (A{IN}^{-}) :正負(fù)差分模擬輸入。
- GND:ADC電源地,暴露焊盤必須焊接到PCB地。
- REFH和REFL:ADC高低參考,需進(jìn)行適當(dāng)?shù)呐月诽幚怼?/li>
- PAR/SER:編程模式選擇引腳,可選擇串行或并行編程模式。
- (V_{DD}) :模擬電源,需用0.1μF陶瓷電容旁路到地。
- (ENC ^{+}) 和 (ENC^{-}) :編碼輸入,可差分或單端驅(qū)動。
- CS、SCK、SDI、SDO:串行接口相關(guān)引腳,用于控制A/D操作模式。
- OGND:輸出驅(qū)動器地,需通過低電感路徑連接到地平面。
- OVDD:輸出驅(qū)動器電源,需用0.1μF陶瓷電容旁路到地。
- (VREF) :參考電壓輸出,需用2.2μF陶瓷電容旁路到地。
- SENSE:參考編程引腳,可選擇內(nèi)部或外部參考及輸入范圍。
5.2 不同輸出模式引腳
- 全速率CMOS輸出模式:D0 - D15為數(shù)字輸出,CLKOUT + 和CLKOUT - 為數(shù)據(jù)輸出時鐘,OF為溢出/欠溢出數(shù)字輸出。
- 雙倍數(shù)據(jù)速率CMOS輸出模式:D0_1 - D14_15為雙倍數(shù)據(jù)速率數(shù)字輸出,CLKOUT + 和CLKOUT - 功能與全速率模式類似。
- 雙倍數(shù)據(jù)速率LVDS輸出模式:D0_1 - /D0_1 + 至D14_15 - /D14_15 + 為差分?jǐn)?shù)字輸出,CLKOUT - /CLKOUT + 為數(shù)據(jù)輸出時鐘,OF - /OF + 為溢出/欠溢出數(shù)字輸出。
六、應(yīng)用信息
6.1 模擬輸入
- 模擬輸入為差分CMOS采樣保持電路,輸入應(yīng)圍繞 (V{CM}) 進(jìn)行差分驅(qū)動。對于2V輸入范圍,輸入應(yīng)在 (V{CM}) ± 0.5V范圍內(nèi)擺動。
- 對于對諧波失真不太敏感的應(yīng)用,可采用單端輸入方式,但會導(dǎo)致諧波失真和INL性能下降。
6.2 輸入驅(qū)動電路
- 輸入濾波:建議在模擬輸入處設(shè)置RC低通濾波器,以隔離驅(qū)動電路和A/D采樣保持開關(guān),并限制寬帶噪聲。
- 變壓器耦合電路:在5MHz至70MHz輸入頻率范圍內(nèi),推薦使用帶有中心抽頭次級的RF變壓器驅(qū)動模擬輸入,在更高頻率下,傳輸線巴倫變壓器可獲得更好的平衡和更低的失真。
- 放大器電路:高速差分放大器可用于驅(qū)動模擬輸入,對于單端增益塊,需使用變壓器電路將信號轉(zhuǎn)換為差分信號后再驅(qū)動A/D。
6.3 參考電路
LTC2159具有內(nèi)部1.25V電壓參考,可通過SENSE引腳選擇不同的輸入范圍。REFH、REFL和 (V_{REF}) 引腳需進(jìn)行適當(dāng)?shù)呐月诽幚?,推薦使用低電感2.2μF叉指電容。
6.4 輸出時鐘相移
在不同輸出模式下,為了保證數(shù)據(jù)鎖存的建立和保持時間,CLKOUT信號可能需要相對于數(shù)據(jù)輸出位進(jìn)行相移。可以通過FPGA或串行編程模式控制寄存器A2來實現(xiàn)。
七、總結(jié)
LTC2159憑借其高性能、低功耗、靈活的輸出模式和豐富的功能特性,在眾多應(yīng)用領(lǐng)域中展現(xiàn)出了強(qiáng)大的優(yōu)勢。電子工程師在設(shè)計相關(guān)系統(tǒng)時,可以根據(jù)具體需求充分利用LTC2159的特點,實現(xiàn)高效、可靠的信號處理。大家在實際應(yīng)用中是否遇到過類似ADC的使用問題呢?歡迎在評論區(qū)分享交流。
-
adc
+關(guān)注
關(guān)注
100文章
7653瀏覽量
556554 -
高性能
+關(guān)注
關(guān)注
0文章
609瀏覽量
21463
發(fā)布評論請先 登錄
LTC2159:高性能16位20Msps低功耗ADC的全方位解析
評論