91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CPU工藝提升性能也會提升嗎

454398 ? 來源:工程師吳畏 ? 2019-04-03 09:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導體的支持工藝和CPU的性能關(guān)系就大了,它關(guān)系到CPU內(nèi)能塞進多少個晶體管,還有CPU所能達到的頻率還有它的功耗,1978年Intel推出了第一顆CPU——8086,它采用3μm(3000nm)工藝生產(chǎn),只有29000個晶體管,工作頻率也只有5MHz,而現(xiàn)在晶體管數(shù)量最多的單芯片CPU應該是Intel的28核Skylake-SP Xeon處理器,它擁有超過80億個晶體管,而頻率最高的則是Core i9-9900K,最大睿頻能到5GHz,他們都是用Intel的14nm工藝生產(chǎn)的。

Intel 14nm工藝在性能、功耗方面繼續(xù)改進

CPU的生產(chǎn)是需要經(jīng)過7個工序的,分別是:硅提純,切割晶圓,影印,蝕刻,重復、分層,封裝,測試, 而當中的蝕刻工序是CPU生產(chǎn)的重要工作,也是重頭技術(shù),簡單來說蝕刻就是用激光在硅晶圓制造晶體管的過程,蝕刻這個過程是由光完成的,所以用于蝕刻的光的波長就是該技術(shù)提升的關(guān)鍵,它影響著在硅晶圓上蝕刻的最小尺寸,也就是線寬。

現(xiàn)在半導體工藝上所說的多少nm工藝其實是指線寬,也就是芯片上的最基本功能單位門電路的寬度,因為實際上門電路之間連線的寬度同門電路的寬度相同,所以線寬可以描述制造工藝??s小線寬意味著晶體管可以做得更小、更密集,而且在相同的芯片復雜程度下可使用更小的晶圓,于是成本降低了。

更先進半導體制造工藝另一個重要優(yōu)點就是可以提升工作頻率,縮減元件之間的間距之后,晶體管之間的電容也會降低,晶體管的開關(guān)頻率也得以提升,從而整個芯片的工作頻率就上去了。

另外晶體管的尺寸縮小會減低它們的內(nèi)阻,所需導通電壓會降低,這代表著CPU的工作電壓會降低,所以我們看到每一款新CPU核心,其電壓較前一代產(chǎn)品都有相應降低。另外CPU的動態(tài)功耗損失是與電壓的平方成正比的,工作電壓的降低,可使它們的功率也大幅度減小。

另外同種工藝的概率也是相當重要的,Intel自2015年14nm工藝投產(chǎn)以來已經(jīng)發(fā)展到了第三代,Intel一直在改進工藝,在不提升功耗的情況不斷提升性能,14nm++工藝比初代14nm工藝性能提升26%,或者功耗降低52%。

實際上AMD Ryzen處理器現(xiàn)在所用的12nm工藝本質(zhì)上也只是GlobalFoundries的14nm工藝的改良版,也就是原計劃的14nm+,晶體管密度并沒有提升,但在性能方面有所改善,最高工作頻率提升了250MHz,而同頻下Vcore下降了50mV。

多年前Intel對自家半導體工藝的進展預期,此處應該有個滑稽的表情

總的來說半導體工藝是決定各種集成電路性能、功耗的關(guān)鍵,線寬的縮小晶體管密度得以提升從而降低了成本,其次就是晶體管頻率提高,性能提升而功耗降低。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11285

    瀏覽量

    225149
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    比斯特綜合性能測試機提升電池組性能驗證效率精度

    深圳比斯特自動化設(shè)備有限公司推出的綜合性能測試機,憑通過技術(shù)創(chuàng)新重新定義了電池性能測試的標準,在保證測試精度的同時,提升了驗證效率。
    的頭像 發(fā)表于 02-06 16:37 ?949次閱讀
    比斯特綜合<b class='flag-5'>性能</b>測試機<b class='flag-5'>提升</b>電池組<b class='flag-5'>性能</b>驗證效率精度

    n型TOPCon電池中通過氘化/氫化混合策略提升鈍化性能

    在晶體硅太陽能電池領(lǐng)域,隧穿氧化層鈍化接觸(TOPCon)技術(shù)是突破效率瓶頸的關(guān)鍵方向,其鈍化性能直接決定電池效率。目前,TOPCon結(jié)構(gòu)的制備嚴重依賴氫化工藝來中和缺陷,但傳統(tǒng)方法面臨鈍化效果提升
    的頭像 發(fā)表于 12-12 09:03 ?460次閱讀
    n型TOPCon電池中通過氘化/氫化混合策略<b class='flag-5'>提升</b>鈍化<b class='flag-5'>性能</b>

    那么龍芯CPU性能如何呢?

    · ? 3A6000 ?:采用LA464架構(gòu),4核8線程設(shè)計,實測單核性能與英特爾10代酷睿i3-10100F持平,多核性能提升60%以上其每GHz性能表現(xiàn)甚至超越AMD Zen3架
    的頭像 發(fā)表于 12-03 13:42 ?1068次閱讀

    PD快充MOS管高性能低內(nèi)阻SGT工藝場效應管HG5511D應用方案

    、33W 等主流快充功率段的終端項目中實現(xiàn)應用,其性能表現(xiàn)可覆蓋電源驅(qū)動(DC-DC 轉(zhuǎn)換)、同步整流、開關(guān)線路等場景,適用范圍包括小家電、消費電子等領(lǐng)域。 HG5511D參數(shù)特點 【HG5511D】SGT工藝NMOS,高頻率大電流 低內(nèi)阻、小體積、低結(jié)電容,快充專用MO
    發(fā)表于 11-03 09:28

    一個提升蜂鳥E203性能的方法:乘除法器優(yōu)化

    ,最終得到完全準確的除法結(jié)果,總共最多需要 36個時鐘周期。 換用高性能單周期乘除法器 乘除法器優(yōu)化前跑分約為2.1 CoreMark/Mhz 換用高性能單周期乘除法器后,跑分顯著提升
    發(fā)表于 10-27 07:16

    低 ESR 設(shè)計降損耗:車規(guī)鋁電解電容提升電機驅(qū)動 EMC 性能

    低ESR車規(guī)鋁電解電容通過優(yōu)化材料、結(jié)構(gòu)與工藝,顯著降低電機驅(qū)動系統(tǒng)的電磁干擾(EMI)和能量損耗,提升電磁兼容性(EMC)性能,成為高壓環(huán)境下的關(guān)鍵解決方案。 以下從技術(shù)原理、性能優(yōu)
    的頭像 發(fā)表于 10-20 16:54 ?822次閱讀
    低 ESR 設(shè)計降損耗:車規(guī)鋁電解電容<b class='flag-5'>提升</b>電機驅(qū)動 EMC <b class='flag-5'>性能</b>

    樹莓派5超頻指南:安全高效地提升性能!

    為什么要對樹莓派5進行超頻?對樹莓派進行超頻,可通過提高CPU和GPU的時鐘頻率來釋放額外的性能。在需要額外處理能力以提高響應速度、減少延遲或處理更繁重工作負載的場景中,超頻尤其有益。性能提升
    的頭像 發(fā)表于 08-14 17:45 ?2569次閱讀
    樹莓派5超頻指南:安全高效地<b class='flag-5'>提升</b><b class='flag-5'>性能</b>!

    Arm KleidiAI與XNNPack集成實現(xiàn)AI性能提升

    INT4 矩陣乘法 (matmul) 優(yōu)化以增強 Google Gemma 2 模型性能開始,到后續(xù)完成多項底層技術(shù)增強,Arm 在 XNNPack 上實現(xiàn)了顯著的性能提升。
    的頭像 發(fā)表于 08-08 15:19 ?2838次閱讀
    Arm KleidiAI與XNNPack集成實現(xiàn)AI<b class='flag-5'>性能</b><b class='flag-5'>提升</b>

    基于納米流體強化的切割液性能提升與晶圓 TTV 均勻性控制

    摘要:本文圍繞基于納米流體強化的切割液性能提升及對晶圓 TTV 均勻性的控制展開研究。探討納米流體強化切割液在冷卻、潤滑、排屑等性能方面的提升機制,分析其對晶圓 TTV 均勻性的影響路
    的頭像 發(fā)表于 07-25 10:12 ?552次閱讀
    基于納米流體強化的切割液<b class='flag-5'>性能</b><b class='flag-5'>提升</b>與晶圓 TTV 均勻性控制

    淺切多道切割工藝對晶圓 TTV 厚度均勻性的提升機制與參數(shù)優(yōu)化

    一、引言 在半導體制造領(lǐng)域,晶圓總厚度變化(TTV)是衡量晶圓質(zhì)量的關(guān)鍵指標之一,直接影響芯片制造的良品率與性能。傳統(tǒng)切割工藝在加工過程中,易因單次切割深度過大引發(fā)應力集中、振動等問題,導致晶圓
    的頭像 發(fā)表于 07-11 09:59 ?617次閱讀
    淺切多道切割<b class='flag-5'>工藝</b>對晶圓 TTV 厚度均勻性的<b class='flag-5'>提升</b>機制與參數(shù)優(yōu)化

    交流充電樁負載能效提升技術(shù)

    隨著電動汽車普及率提升,交流充電樁的能效優(yōu)化成為降低運營成本、減少能源浪費的核心課題。負載能效提升需從硬件設(shè)計、拓撲優(yōu)化、智能控制及熱管理等多維度展開,以下結(jié)合技術(shù)原理與實踐方案進行闡述。 一、高效
    發(fā)表于 05-21 14:38

    快手上線鴻蒙應用高性能解決方案:數(shù)據(jù)反序列化性能提升90%

    ,“QuickTransformer”展現(xiàn)出卓越的性能提升效果。此前,快手主APP中大規(guī)模使用“class-transformer”,主要集中在反序列化方面,包含成員變量rename、成員變量類型轉(zhuǎn)換、成員變量層級轉(zhuǎn)換、添加
    發(fā)表于 05-15 10:01

    PCBA設(shè)計工藝邊:提升生產(chǎn)效率與精度的關(guān)鍵

    PCBA打樣廠家今天為大家講講什么是PCBA設(shè)計工藝邊?PCBA設(shè)計工藝邊其重要性與優(yōu)勢。在PCBA設(shè)計中,工藝邊(稱為邊緣工藝或邊緣設(shè)計
    的頭像 發(fā)表于 04-23 09:24 ?690次閱讀

    5G網(wǎng)絡中,信令測試儀如何幫助提升用戶體驗?

    在5G網(wǎng)絡中,信令測試儀通過全面、深入地測試和分析信令流程,為提升用戶體驗提供了有力支持。具體來說,信令測試儀在以下幾個方面發(fā)揮著關(guān)鍵作用:一、高效診斷和優(yōu)化網(wǎng)絡性能 實時捕捉和分析信令信息: 信
    發(fā)表于 03-21 14:33

    加強版PCB天線:提升無線通信性能的創(chuàng)新設(shè)計

    深圳安騰納天線|加強版PCB天線:提升無線通信性能的創(chuàng)新設(shè)計
    的頭像 發(fā)表于 03-12 09:02 ?1146次閱讀