91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Intel 14nm工藝在性能、功耗方面繼續(xù)改進(jìn)

kus1_iawbs2016 ? 來(lái)源:YXQ ? 2019-04-19 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導(dǎo)體的支持工藝和CPU的性能關(guān)系就大了,它關(guān)系到CPU內(nèi)能塞進(jìn)多少個(gè)晶體管,還有CPU所能達(dá)到的頻率還有它的功耗,1978年Intel推出了第一顆CPU——8086,它采用3μm(3000nm)工藝生產(chǎn),只有29000個(gè)晶體管,工作頻率也只有5MHz。

而現(xiàn)在晶體管數(shù)量最多的單芯片CPU應(yīng)該是Intel的28核Skylake-SP Xeon處理器,它擁有超過(guò)80億個(gè)晶體管,而頻率最高的則是Core i9-9900K,最大睿頻能到5GHz,他們都是用Intel的14nm工藝生產(chǎn)的。

Intel 14nm工藝在性能、功耗方面繼續(xù)改進(jìn)

CPU的生產(chǎn)是需要經(jīng)過(guò)7個(gè)工序的,分別是:硅提純,切割晶圓,影印,蝕刻,重復(fù)、分層,封裝,測(cè)試, 而當(dāng)中的蝕刻工序是CPU生產(chǎn)的重要工作,也是重頭技術(shù),簡(jiǎn)單來(lái)說(shuō)蝕刻就是用激光在硅晶圓制造晶體管的過(guò)程,蝕刻這個(gè)過(guò)程是由光完成的,所以用于蝕刻的光的波長(zhǎng)就是該技術(shù)提升的關(guān)鍵,它影響著在硅晶圓上蝕刻的最小尺寸,也就是線寬。

現(xiàn)在半導(dǎo)體工藝上所說(shuō)的多少nm工藝其實(shí)是指線寬,也就是芯片上的最基本功能單位門電路的寬度,因?yàn)閷?shí)際上門電路之間連線的寬度同門電路的寬度相同,所以線寬可以描述制造工藝。縮小線寬意味著晶體管可以做得更小、更密集,而且在相同的芯片復(fù)雜程度下可使用更小的晶圓,于是成本降低了。

更先進(jìn)半導(dǎo)體制造工藝另一個(gè)重要優(yōu)點(diǎn)就是可以提升工作頻率,縮減元件之間的間距之后,晶體管之間的電容也會(huì)降低,晶體管的開(kāi)關(guān)頻率也得以提升,從而整個(gè)芯片的工作頻率就上去了。

另外晶體管的尺寸縮小會(huì)減低它們的內(nèi)阻,所需導(dǎo)通電壓會(huì)降低,這代表著CPU的工作電壓會(huì)降低,所以我們看到每一款新CPU核心,其電壓較前一代產(chǎn)品都有相應(yīng)降低。另外CPU的動(dòng)態(tài)功耗損失是與電壓的平方成正比的,工作電壓的降低,可使它們的功率也大幅度減小。

另外同種工藝的概率也是相當(dāng)重要的,Intel自2015年14nm工藝投產(chǎn)以來(lái)已經(jīng)發(fā)展到了第三代,Intel一直在改進(jìn)工藝,在不提升功耗的情況不斷提升性能,14nm++工藝比初代14nm工藝性能提升26%,或者功耗降低52%。

實(shí)際上AMD Ryzen處理器現(xiàn)在所用的12nm工藝本質(zhì)上也只是GlobalFoundries的14nm工藝的改良版,也就是原計(jì)劃的14nm+,晶體管密度并沒(méi)有提升,但在性能方面有所改善,最高工作頻率提升了250MHz,而同頻下Vcore下降了50mV。

多年前Intel對(duì)自家半導(dǎo)體工藝的進(jìn)展預(yù)期,此處應(yīng)該有個(gè)滑稽的表情

總的來(lái)說(shuō)半導(dǎo)體工藝是決定各種集成電路性能、功耗的關(guān)鍵,線寬的縮小晶體管密度得以提升從而降低了成本,其次就是晶體管頻率提高,性能提升而功耗降低。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54083

    瀏覽量

    467064
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3510

    瀏覽量

    191430

原文標(biāo)題:CPU工藝與性能的關(guān)系探討

文章出處:【微信號(hào):iawbs2016,微信公眾號(hào):寬禁帶半導(dǎo)體技術(shù)創(chuàng)新聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SGM5208-14/SGM5209-14:低功耗14位ADC的技術(shù)剖析與應(yīng)用指南

    SGM5208-14/SGM5209-14:低功耗14位ADC的技術(shù)剖析與應(yīng)用指南 電子設(shè)計(jì)領(lǐng)域,模擬到數(shù)字的轉(zhuǎn)換是一個(gè)關(guān)鍵環(huán)節(jié),它直接影
    的頭像 發(fā)表于 03-12 09:30 ?116次閱讀

    旋極星源基于22nm工藝完成關(guān)鍵IP發(fā)布與驗(yàn)證

    隨著物聯(lián)網(wǎng)、移動(dòng)通信、人工智能及汽車電子等應(yīng)用的快速發(fā)展,市場(chǎng)對(duì)芯片在算力、能效、集成度與成本等方面提出了更為嚴(yán)格的要求。22nm工藝節(jié)點(diǎn)憑借其
    的頭像 發(fā)表于 01-30 16:15 ?319次閱讀
    旋極星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工藝</b>完成關(guān)鍵IP發(fā)布與驗(yàn)證

    MCU低功耗主要體現(xiàn)在哪些方面

    單片機(jī) CW32 為大家講述低功耗設(shè)計(jì)原理,以及通過(guò)實(shí)驗(yàn)來(lái)驗(yàn)證不同場(chǎng)景的低功耗。 評(píng)估其性能主要涉及以下方面: 供電電流:評(píng)估板上的供電電流測(cè)量可以反映MCU
    發(fā)表于 12-26 06:31

    國(guó)產(chǎn)芯片真的 “穩(wěn)” 了?這家企業(yè)的 14nm 制程,已經(jīng)悄悄滲透到這些行業(yè)…

    最近扒了扒國(guó)產(chǎn)芯片的進(jìn)展,發(fā)現(xiàn)中芯國(guó)際(官網(wǎng)鏈接:https://www.smics.com)的 14nm FinFET 制程已經(jīng)不是 “實(shí)驗(yàn)室技術(shù)” 了 —— 從消費(fèi)電子的中端處理器,到汽車電子
    發(fā)表于 11-25 21:03

    三星公布首批2納米芯片性能數(shù)據(jù)

    三星公布了即將推出的首代2nm芯片性能數(shù)據(jù);據(jù)悉,2nm工藝采用的是全柵極環(huán)繞(GAA)晶體管技術(shù),相比第二代3nm
    的頭像 發(fā)表于 11-19 15:34 ?1269次閱讀

    為什么cortex-M0+功耗低?

    的硅片面積比 M0 減少約 10%,晶體管數(shù)量更少,靜態(tài)功耗(漏電流)進(jìn)一步降低。 工藝適配:M0+ 設(shè)計(jì)針對(duì)低功耗工藝(如 40nm/2
    發(fā)表于 11-19 08:15

    AI智能眼鏡安卓主板定制_AI眼鏡/智能穿戴設(shè)備PCBA整機(jī)方案

    現(xiàn)代AI智能眼鏡的技術(shù)發(fā)展,得益于先進(jìn)芯片工藝的推動(dòng)。以聯(lián)發(fā)科12nm制程工藝為例,相較于傳統(tǒng)的14nm制程,其
    的頭像 發(fā)表于 09-18 20:03 ?922次閱讀
    AI智能眼鏡安卓主板定制_AI眼鏡/智能穿戴設(shè)備PCBA整機(jī)方案

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。 FinFET是22nm之后的工藝中使用,而GAA納米片將會(huì)在3nm及下一代工藝中使用。
    發(fā)表于 09-06 10:37

    了解SOLIDWORKS202仿真方面改進(jìn)

    隨著SOLIDWORKS 2025版本的發(fā)布,這款三維CAD和仿真分析軟件的再次展現(xiàn)了其技術(shù)創(chuàng)新上的強(qiáng)勁實(shí)力。SOLIDWORKS 2025仿真方面進(jìn)行了多項(xiàng)重大改進(jìn),旨在提升仿真
    的頭像 發(fā)表于 09-04 10:36 ?725次閱讀
    了解SOLIDWORKS202仿真<b class='flag-5'>方面</b>的<b class='flag-5'>改進(jìn)</b>

    10CX150YF672E5G現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片

    10CX150YF672E5G 是Intel(原 Altera)推出的 Cyclone? 10 GX 系列高性能、低功耗 FPGA 芯片,選用 20nm
    發(fā)表于 08-21 09:15

    廣明源172nm晶圓光清洗方案概述

    半導(dǎo)體制造中,清洗工藝貫穿于光刻、刻蝕、沉積等關(guān)鍵流程,并在單晶硅片制備階段發(fā)揮著重要作用。隨著技術(shù)的發(fā)展,芯片制程已推進(jìn)至28nm、14nm乃至更先進(jìn)節(jié)點(diǎn)。
    的頭像 發(fā)表于 04-24 14:27 ?861次閱讀

    三星4nm邏輯芯片上實(shí)現(xiàn)40%以上的測(cè)試良率

    方式來(lái)改進(jìn)電容器表現(xiàn),但穩(wěn)定性尚未達(dá)到預(yù)期水平,很可能會(huì)拖慢 1c nm 進(jìn)度。 半導(dǎo)體業(yè)內(nèi)人士表示,“從三星電子的角度來(lái)看,剩下的任務(wù)是穩(wěn)定搭載HBM上的DRAM以及封裝技術(shù)?!?
    發(fā)表于 04-18 10:52

    突破14nm工藝壁壘:天準(zhǔn)科技發(fā)布TB2000晶圓缺陷檢測(cè)裝備

    TB2000已正式通過(guò)廠內(nèi)驗(yàn)證,將于SEMICON 2025展會(huì)天準(zhǔn)展臺(tái)(T0-117)現(xiàn)場(chǎng)正式發(fā)布。 這標(biāo)志著公司半導(dǎo)體檢測(cè)裝備已具備14nm及以下先進(jìn)制程的規(guī)?;慨a(chǎn)檢測(cè)能力。這是繼TB1500突破40nm節(jié)點(diǎn)后,天準(zhǔn)高端
    的頭像 發(fā)表于 03-26 14:40 ?820次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝

    次公開(kāi)了?SF1.4(1.4nm?級(jí)別)工藝,原預(yù)計(jì)?2027?年實(shí)現(xiàn)量產(chǎn)。按照三星當(dāng)時(shí)的說(shuō)法,SF1.4?將納米片的數(shù)量從?3?個(gè)增加到?4?個(gè),有望顯著改善芯片在性能功耗
    的頭像 發(fā)表于 03-23 11:17 ?2046次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    次公開(kāi)了 SF1.4(1.4nm 級(jí)別)工藝,原預(yù)計(jì) 2027 年實(shí)現(xiàn)量產(chǎn)。按照三星當(dāng)時(shí)的說(shuō)法,SF1.4 將納米片的數(shù)量從 3 個(gè)增加到 4 個(gè),有望顯著改善芯片在性能功耗
    的頭像 發(fā)表于 03-22 00:02 ?2689次閱讀