91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

掌握這幾步充分發(fā)揮eFPGA性能,SoC架構(gòu)師都懂的選型技巧

lPCU_elecfans ? 來源:未知 ? 作者:肖冰 ? 2019-07-10 15:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

嵌入式FPGA(eFPGA)是指將一個或多個FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。

換句話說,eFPGA是一種數(shù)字可重構(gòu)結(jié)構(gòu),由可編程互連中的可編程邏輯組成,通常表現(xiàn)為矩形陣列,數(shù)據(jù)輸入和輸出位于邊緣周圍。 eFPGA通常具有數(shù)百或數(shù)千個輸入和輸出,可連接到總線、數(shù)據(jù)路徑、控制路徑、GPIO、PHY或任何需要的器件。

所有eFPGA都將查找表(LUT)作為基本構(gòu)建模塊。 LUT有N個輸入選擇一個小表,其輸出表示N個輸入的任何需要的布爾函數(shù)。 有些eFPGA LUT有四個輸入,有的有六個。有些LUT有兩個輸出。 LUT通常在輸出端具有觸發(fā)器; 這些可以用來存儲結(jié)果。這些LUT寄存器組合通常以四進(jìn)制形式出現(xiàn),還有進(jìn)位算術(shù)和移位器,以便有效地實現(xiàn)加法器。

LUT接收來自可編程互聯(lián)網(wǎng)絡(luò)的所有輸入,并將其所有輸出反饋到可編程互連網(wǎng)絡(luò)。

除了LUT之外,eFPGA還可能包含MAC(乘法器/累加器模塊)。 它們也連接到可編程互連網(wǎng)絡(luò),用于提供更高效的數(shù)字信號處理(DSP)和人工智能AI)功能。 對于內(nèi)存來說,有大量的RAM,通常是雙端口的封裝。至于LUT和MAC,通過RAM連接到可編程互連網(wǎng)絡(luò)。

eFPGA具有輸入和輸出引腳的外環(huán),將eFPGA連接到SoC的其它部分,這些引腳也連接到可編程的互連網(wǎng)絡(luò)。

軟件工具用于合成Verilog或VHDL代碼,以編程eFPGA邏輯和互連來實現(xiàn)任何所需的功能。

eFPGA是方便的新邏輯塊,可在許多方面提高SoC的價值,其中包括:

使用數(shù)百個LUT的廣泛,快速的控制邏輯;

可重新配置的網(wǎng)絡(luò)協(xié)議;

用于視覺或人工智能的可重構(gòu)算法

用于航空航天應(yīng)用的可重配置DSP;

用于MCU和SoC的可重配置加速器。

除了以上這些,還有更多,這里就不一一介紹了。

當(dāng)今,已經(jīng)有了一些eFPGA供應(yīng)商,主要包括Achronix,F(xiàn)lex Logix,Menta和QuickLogic,此外,還有一些較小的供應(yīng)商。有了這些選擇,客戶需要決定哪一個最能滿足他們的需求。那么,要如何選擇呢? 雖然需要考慮商業(yè)因素,但本文重點討論技術(shù)因素。

第1步:制程的兼容性

通常情況下,即使在IP評估的早期階段,公司也會選擇foundry廠和工藝節(jié)點。而臺積電、GlobalFoundries和SMIC現(xiàn)在或正在開發(fā)針對包括65nm,40nm,28nm,22nm,16nm,14nm和7nm工藝節(jié)點的eFPGA。

但是,并非所有供應(yīng)商對所有代工廠/工藝節(jié)點都有eFPGA,至少目前還沒有。 通過他們的網(wǎng)站檢查哪些與您的制程兼容非常重要。 您還應(yīng)該看看所討論的eFPGA是否已經(jīng)在芯片中進(jìn)行了驗證,并在NDA下提供了報告。

不要忘記檢查金屬堆棧的兼容性。您選擇的關(guān)鍵IP,如SerDes或您的應(yīng)用可能需要您使用特定的金屬堆棧,但并非所有eFPGA IP都與所有金屬堆棧兼容。

第2步:陣列大小和功能

并非所有的eFPGA供應(yīng)商都可以做非常小規(guī)模的eFPGA,同時,并不是所有廠商都可以做出規(guī)模非常大的eFPGA。另外,它們支持的MAC和RAM的性質(zhì)可能會有所不同。

對于您是否需要數(shù)百個LUT或數(shù)十萬個LUT,以及您對MAC和RAM的需求,這可能會篩選出一些供應(yīng)商。

步驟3:使用RTL進(jìn)行基準(zhǔn)測試

eFPGA供應(yīng)商會為您提供用于評估的軟件,以便您可以確定(RTL)每個eFPGA可以實現(xiàn)的硅面積和性能。您需要eFPGA能夠在與SoC其余部分相同的溫度和電壓范圍內(nèi)運行,因此請確保您需要的是支持的。

在進(jìn)行基準(zhǔn)測試時,將蘋果與蘋果進(jìn)行比較(compare apples to apples)非常重要。例如,您應(yīng)該在相同的工藝(slow/slow or typ/typ or fast/fast)以及相同電壓和相同溫度下比較每個eFPGA。您應(yīng)該期望來自eFPGA供應(yīng)商的軟件工具將允許您檢查不同工藝轉(zhuǎn)角和電壓組合下的性能。

請注意,您的RTL適用于eFPGA。如果從硬連線ASIC設(shè)計中采用RTL,則觸發(fā)器之間往往會有20~30個邏輯層。如果你把它放在沒有優(yōu)化的eFPGA中,它會運行得非常慢。在eFPGA中,LUT輸出總是有觸發(fā)器,您可以使用它們向RTL添加更多的流水線,以在eFPGA中獲得更高的性能。

談到RTL,確保你正在測試什么對你很重要。

一個16位加法器。你關(guān)心的是它的運行速度有多快,但是如果你不小心,看到的結(jié)果可能會讓你感到驚訝。現(xiàn)在想象一個大的eFPGA。如果加法器放置在陣列的一個角落,輸入和輸出接近,則性能將遠(yuǎn)高于在陣列中間找到加法器的情況。這是因為如果您觀察從陣列輸入到陣列輸出的性能,當(dāng)加法器位于陣列中間時,到數(shù)據(jù)輸入和加法器輸出的加法器的距離會更長。實際上,加法器是相同的,并且在兩個位置運行速度都很快。問題在于你的測試沒有隔離加法器的性能,但它也加入了達(dá)到加法器所需的信號。

下圖是一個例子,它使用一個LUT來布線,LUT速度不會改變,但通過互連進(jìn)入和離開LUT的延遲會發(fā)生。

為了應(yīng)對這種效應(yīng),尤其是因為您可能會比較兩種不同尺寸的eFPGA,您需要做的是在輸入和輸出上設(shè)置寄存器,這可確保您關(guān)心的性能均可測量,不受陣列的大小和位置的限制。

如果您需要MAC的DSP或AI功能,請了解每個eFPGA的乘法器大小和流水線的不同。 如果RTL指定了一個MxN乘法器,那么綜合軟件將確保eFPGA實現(xiàn)它,但它可能會跨越兩個或更多乘法器以達(dá)到所需的效果。 如果你需要MxN,那么這很重要。 但是,如果試圖比較apples-to-apples的倍增性能,您會希望讓RTL使用適合您所評估的所有eFPGA的倍增器大小。

圖:N-Tap FIR濾波器架構(gòu)

一些eFPGA直接將MAC匯集到一起,這比可編程互聯(lián)網(wǎng)絡(luò)快得多。 實施N-Tap FIR濾波器將顯示具有MAC-to-MAC流水線的eFPGA與不具有流水線的eFPGA之間的差異。 上圖為使用流水線DSP MAC實現(xiàn)的N-Tap FIR濾波器的示例。

步驟4:使用您需要的RTL基準(zhǔn)測試區(qū)域

與性能一樣,在嘗試針對不同eFPGA的RTL的相對面積進(jìn)行基準(zhǔn)測試時,要非常小心。一些eFPGA供應(yīng)商使您能夠輕松生成數(shù)十種不同的陣列尺寸,但其他人可能只會為您的基準(zhǔn)測試提供兩種尺寸。

第一步是查看LUT計數(shù)(或MAC計數(shù))。但是,不同的eFPGA供應(yīng)商可能有不同的LUT尺寸。在查找表中可能不會填滿它,所以如果你有兩個觸發(fā)器進(jìn)入一個與非門,再進(jìn)入另一個觸發(fā)器,那么任何大小的查找表都將實現(xiàn)一個與非門。

某些eFPGA在輸出端具有兩個觸發(fā)器,這使得N輸入LUT可以分解為兩個共享N輸入LUT和一些輸入子集的更小的LUT。此功能可提高面積利用率。

即使您正在對來自兩家供應(yīng)商的N-LUT eFPGA進(jìn)行基準(zhǔn)測試 - 并且您的設(shè)計使用了兩個LUT中的一半并且兩者的面積相同 - 但您不能斷定它們同樣好。 你需要確定的是eFPGA LUT的利用率是否可以實現(xiàn)。一般eFPGA的利用率為60-70%,但有些eFPGA的利用率可達(dá)到90%。 唯一能找到的方法是使RTL幾乎填滿eFPGA的LUT。

另一種獲得使用感的方法是查看展示位置的可視化。 在下面的例子中,LUT顯然是非常緊密地組合在一起的(陰影塊是設(shè)計中使用的LUT),這是高利用率的良好視覺指示。

但是,即使在這里你也必須小心。 如果在上面的設(shè)計中,輸入和輸出均勻分布在eFPGA陣列的邊上,那么隨著位置/路徑軟件將關(guān)鍵路徑最小化,將具有更均勻地分散LUT的效果。

因此,當(dāng)使用這種可視檢查時,嘗試將輸入和輸出分組到eFPGA的一個角落,這樣,位置/路線軟件就可以將LUT放在一起,以最小化關(guān)鍵路徑。

步驟5:對輸入和輸出容量進(jìn)行基準(zhǔn)測試

一些基于eFPGA的應(yīng)用程序需要大量的輸入和輸出。例如,網(wǎng)絡(luò)芯片的總線可以是512位寬(有時甚至數(shù)千位寬)。 您需要查看每個K-LUT可用的輸入和輸出計數(shù),看看它是否在滿足您需求的范圍內(nèi)。

結(jié)論

eFPGA是令人興奮的新工具,它使SoC架構(gòu)師可以使他們的芯片更加靈活和可重新配置。

使用上面的指導(dǎo)原則,您將能夠更快地找到最適合您獨特應(yīng)用程序、特定需求的eFPGA。如果您選擇正確的解決方案,您將能夠充分發(fā)揮eFPGA的潛力。

最多技術(shù)干貨內(nèi)容請穩(wěn)步到“電子發(fā)燒友網(wǎng)”公眾號,回復(fù)資料即可免費獲取一份技術(shù)資料,在這里每天可以獲取最專業(yè)、最前沿的電子技術(shù)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22424

    瀏覽量

    636774
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30795

    瀏覽量

    264573

原文標(biāo)題:掌握這幾步充分發(fā)揮eFPGA性能,SoC架構(gòu)師都懂的選型技巧

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    充分發(fā)揮FPGA優(yōu)勢 Altera首推新穎OpenCL工具

    Altera宣布業(yè)界首款支持FPGA的OpenCL工具,進(jìn)一步加速了FPGA在異構(gòu)系統(tǒng)中的應(yīng)用;OpenCL軟件開發(fā)套件支持開發(fā)人員充分發(fā)揮FPGA
    發(fā)表于 11-06 14:26 ?1925次閱讀

    如何充分發(fā)揮SQL能力?

    如何充分發(fā)揮 SQL 能力,是本篇文章的主題。本文嘗試獨辟蹊徑,強調(diào)通過靈活的、發(fā)散性的數(shù)據(jù)處理思維,就可以用最基礎(chǔ)的語法,解決復(fù)雜的數(shù)據(jù)場景。
    的頭像 發(fā)表于 11-05 11:23 ?1637次閱讀
    如何<b class='flag-5'>充分發(fā)揮</b>SQL能力?

    請問TM4C123G如何充分發(fā)揮FPU的性能

    如何充分發(fā)揮FPU的性能能。比如在小數(shù)后面加上f 等。有具體的文檔說明嗎?求解釋
    發(fā)表于 08-16 07:03

    掌握這幾步充分發(fā)揮eFPGA性能,SoC架構(gòu)師都懂選型技巧

    數(shù)千位寬)。 您需要查看每個K-LUT可用的輸入和輸出計數(shù),看看它是否在滿足您需求的范圍內(nèi)。結(jié)論eFPGA是令人興奮的新工具,它使SoC架構(gòu)師可以使他們的芯片更加靈活和可重新配置。使用上面的指導(dǎo)原則
    發(fā)表于 07-04 11:26

    架構(gòu)師的能力鍛煉

    架構(gòu)師每天都需要做選擇題。什么選擇?怎么做選擇?架構(gòu)師需要進(jìn)行怎樣的學(xué)習(xí)、培訓(xùn)和鍛煉來進(jìn)行正確的選擇?讀了本篇文章,你會對架構(gòu)師為什么會需要權(quán)衡取舍以及妥協(xié)的能力有一個更加深刻的印象,并對于如何鍛煉這個能力有一個初步的認(rèn)識。
    發(fā)表于 07-11 08:29

    如何設(shè)計才能充分發(fā)揮 FPGA 的作用?

    如何設(shè)計才能充分發(fā)揮 FPGA 的作用?請問DSP設(shè)計流程通常包括哪幾個步驟?
    發(fā)表于 04-08 06:10

    請問一下怎樣才能充分發(fā)揮FPGA浮點IP內(nèi)核的優(yōu)勢?

    請問一下怎樣才能充分發(fā)揮FPGA浮點IP內(nèi)核的優(yōu)勢?
    發(fā)表于 04-30 06:49

    如何在便攜式應(yīng)用中充分發(fā)揮FPGA的優(yōu)勢?

    便攜式設(shè)備的存儲器要求是什么?如何在便攜式應(yīng)用中充分發(fā)揮FPGA的優(yōu)勢?
    發(fā)表于 05-06 08:10

    利用支持 Bluetooth Smart?的接口充分發(fā)揮智能手機的功能

    利用支持Bluetooth Smart?的接口充分發(fā)揮智能手機的功能
    發(fā)表于 11-10 15:40 ?5次下載

    SoC設(shè)計中嵌入FPGA(eFPGA)內(nèi)核實用評估方法

    雖然系統(tǒng)級芯片( SoC )的架構(gòu)師們已了解嵌入式FPGA( eFPGA )內(nèi)核能如何為他們的ASIC/ SoC 設(shè)計增加價值,甚至是在規(guī)劃
    的頭像 發(fā)表于 09-20 09:51 ?4831次閱讀

    關(guān)于eFPGA性能分析和SoC架構(gòu)師的分析介紹

    嵌入式FPGAeFPGA)是指將一個或多個FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。 換句話說,eFPGA是一種數(shù)字可重
    發(fā)表于 09-15 00:17 ?1176次閱讀

    科大訊飛充分發(fā)揮AI優(yōu)勢 多方面助力抗疫

    新冠肺炎疫情發(fā)生以來,作為國內(nèi)人工智能技術(shù)知名企業(yè)之一,科大訊飛充分發(fā)揮AI優(yōu)勢,在抗擊疫情和恢復(fù)生產(chǎn)等多方面、多場景發(fā)揮起重要作用。
    發(fā)表于 03-18 08:52 ?1670次閱讀

    什么是 SoC 設(shè)計中的系統(tǒng)架構(gòu)師?

    您知道系統(tǒng)架構(gòu)師在片上系統(tǒng) (SoC) 設(shè)計中的具體工作嗎?如果您已經(jīng)認(rèn)識或經(jīng)驗豐富的系統(tǒng)架構(gòu)師,那么可能無需進(jìn)一步閱讀。但是,如果您是我們眾多正在探索該行業(yè)機會的年輕讀者之一,請繼續(xù)閱讀,看看這是
    的頭像 發(fā)表于 07-18 16:26 ?2773次閱讀
    什么是 <b class='flag-5'>SoC</b> 設(shè)計中的系統(tǒng)<b class='flag-5'>架構(gòu)師</b>?

    SoC系統(tǒng)架構(gòu)師掌握產(chǎn)品意圖并作架構(gòu)選擇

    近來在半導(dǎo)體產(chǎn)業(yè)領(lǐng)域,一種新的工作職務(wù)正在崛起,其職稱是“系統(tǒng)架構(gòu)師”(systems architect)。歐洲IC設(shè)計服務(wù)咨詢公司Sondrel坦言,業(yè)界越來越需要系統(tǒng)架構(gòu)師來協(xié)調(diào)SoC設(shè)計項目的每一個層面,包括確保
    的頭像 發(fā)表于 11-08 15:51 ?1535次閱讀

    使用 BQ25180 線性充電器充分發(fā)揮NTC的全部潛力

    電子發(fā)燒友網(wǎng)站提供《使用 BQ25180 線性充電器充分發(fā)揮NTC的全部潛力.pdf》資料免費下載
    發(fā)表于 09-09 09:32 ?0次下載
    使用 BQ25180 線性充電器<b class='flag-5'>充分發(fā)揮</b>NTC的全部潛力