的各要素展開(kāi)介紹,方便用戶進(jìn)行選擇。## 高速圖像采集存儲(chǔ)系統(tǒng)一般分為兩類,一類是基于PC機(jī)的圖像采集存儲(chǔ)系統(tǒng),一類是嵌入式的圖像采集存儲(chǔ)系統(tǒng)。
2014-02-21 10:51:08
2756 到限制。因此,本文利用可編程邏輯控制器CPLD,由硬件控制模數(shù)轉(zhuǎn)換和數(shù)據(jù)存儲(chǔ),從而最大限度地提高系統(tǒng)的信號(hào)采集和處理能力。
2020-08-07 17:21:42
1879 
,基于Xilinx 6系列FPGA實(shí)現(xiàn)。集成了豐富的對(duì)外高速和低速接口。系統(tǒng)由CPU子系統(tǒng)、數(shù)據(jù)采集(DAQ子系統(tǒng)、高速存儲(chǔ)(Storage)子系統(tǒng)和數(shù)據(jù)回放(loopback)子系統(tǒng)構(gòu)成,具有配置靈活
2016-07-25 11:35:43
高速實(shí)時(shí)頻譜儀是對(duì)實(shí)時(shí)采集的數(shù)據(jù)進(jìn)行頻譜分析,要達(dá)到這樣的目的,對(duì)數(shù)據(jù)采集系統(tǒng)的采樣精度、采樣率和存儲(chǔ)量等指標(biāo)提出了更高的要求。而在高速數(shù)據(jù)采集系統(tǒng)中,ADC在很大程度上決定了系統(tǒng)的整體性能,而它們的性能又受到時(shí)鐘質(zhì)量的影響。
2019-09-02 06:44:39
AVR-USB數(shù)據(jù)采集系統(tǒng)(程序+原理圖)
2012-08-17 16:14:34
請(qǐng)大家?guī)兔?,我想利用DAQ編程數(shù)據(jù)采集系統(tǒng),并且利用數(shù)據(jù)庫(kù)存儲(chǔ)數(shù)據(jù),請(qǐng)大家?guī)兔?,誰(shuí)有好的數(shù)據(jù)采集的實(shí)例請(qǐng)發(fā)一下編程vi至1538568180@qq.com。謝謝!
2015-03-13 20:23:14
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開(kāi)發(fā)平臺(tái)介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-08 06:11:56
數(shù)據(jù)采集向高精度和高速度兩個(gè)方向發(fā)展。高精度數(shù)據(jù)采集依賴于A/D器件的精度,高速度數(shù)據(jù)采集不僅依賴于A/D器件的速度還依賴于數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。高速數(shù)據(jù)采集按是否可連續(xù)采集而可以分為兩類。
2019-10-22 06:32:43
高速數(shù)據(jù)采集顯示系統(tǒng)目前已在數(shù)字存儲(chǔ)示波器、邏輯分析儀等測(cè)試儀器中得到廣泛應(yīng)用。它的關(guān)鍵技術(shù)是高速ADC技術(shù)、數(shù)據(jù)存儲(chǔ)和實(shí)時(shí)顯示技術(shù)。對(duì)高速數(shù)據(jù)采集系統(tǒng)存儲(chǔ)子系統(tǒng)的性能要求:一是高速性,現(xiàn)在高速
2016-04-16 08:42:22
PCIe數(shù)字化儀與卓越的T級(jí)數(shù)據(jù)存儲(chǔ)傳輸解決方案相結(jié)合,能夠長(zhǎng)時(shí)間采集和存儲(chǔ)瞬態(tài)、復(fù)雜信號(hào),可以滿足用戶的針對(duì)性需求。系統(tǒng)可以以最高3GB/s的速度,數(shù)小時(shí)、不間斷地?cái)?shù)字化和存儲(chǔ)數(shù)據(jù),達(dá)到1到32T
2016-04-25 17:09:41
,搭建了多通道同步高速采集并高帶寬大容量存儲(chǔ)系統(tǒng)。該系統(tǒng)的主要特點(diǎn): 同步采集系統(tǒng)采用模塊化設(shè)計(jì),便于通道或功能擴(kuò)展。 高速采集、回放模塊支持用戶自定義FPGA邏輯開(kāi)發(fā),使用戶獲得數(shù)據(jù)采集存儲(chǔ)基本功能
2016-03-25 15:19:36
系統(tǒng)概述此VPX便攜式高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)是基于TI公司的16bit-250Msps高速模數(shù)轉(zhuǎn)換器ADS42LB69設(shè)計(jì)的標(biāo)準(zhǔn)單槽位、導(dǎo)冷結(jié)構(gòu)設(shè)計(jì)的FMC子卡;最大支持八通道ADC輸入,輸入阻抗50
2016-03-18 14:03:26
基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進(jìn)一步開(kāi)發(fā)和應(yīng)用,因此迫切需要設(shè)計(jì)一種更為簡(jiǎn)便通用的高速數(shù)據(jù)采集通信系統(tǒng)來(lái)完成數(shù)據(jù)采集以及與計(jì)算機(jī)的數(shù)據(jù)交互。 近年來(lái)通用串行總線(USB)以即插即用等技術(shù)優(yōu)勢(shì)得到了廣泛
2014-12-16 11:32:57
申請(qǐng)理由:本開(kāi)發(fā)板為ARM系類,能移植Linux系統(tǒng),可以實(shí)現(xiàn)快速高效的系統(tǒng),并且能實(shí)現(xiàn)數(shù)據(jù)云共享。對(duì)于高速數(shù)據(jù)采集系統(tǒng),開(kāi)發(fā)板的資源可以適用,并且非常實(shí)用。項(xiàng)目描述:高速數(shù)據(jù)采集系統(tǒng)原理:通過(guò)高速
2015-07-17 14:43:58
。本系統(tǒng)的高速信號(hào)采集卡主要由信號(hào)調(diào)制電路、數(shù)據(jù)采集模塊、采集時(shí)鐘控制模塊、數(shù)據(jù)緩存和邏輯控制模塊、PCI Express總線接口控制等部分組成。其中邏輯控制模塊負(fù)責(zé)接收來(lái)自PCIExpress接口的主機(jī)
2019-06-11 05:00:06
求大佬分享一款不錯(cuò)的基于FPGA超高速雷達(dá)住處實(shí)時(shí)采集存儲(chǔ)系統(tǒng)
2021-04-15 06:56:25
接口,它使電路工作在更加平穩(wěn)、簡(jiǎn)潔而易丁控制,同時(shí)也提高了ARM的工作效率。為了提高通信速度,這里采用通用申行總線(USB)技術(shù)米與PC進(jìn)行通信。ARM是用來(lái)控制主處理器的數(shù)據(jù)采集,數(shù)據(jù)的計(jì)算和數(shù)據(jù)傳輸。結(jié)果證明,整個(gè)系統(tǒng)能高效運(yùn)作。該系統(tǒng)可應(yīng)用于高速數(shù)據(jù)采集及多路模擬信號(hào)的工作環(huán)境下。
2023-09-26 07:41:28
設(shè)計(jì)高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲(chǔ)系統(tǒng),就是通過(guò)傳感器采集數(shù)據(jù),通過(guò)FPGA來(lái)控制,把數(shù)據(jù)存儲(chǔ)到存儲(chǔ)芯片上,回頭可以通過(guò)接口讀取數(shù)據(jù)顯示在計(jì)算機(jī)上,求大師給我指導(dǎo),我急需整個(gè)系統(tǒng)的protel原理圖,請(qǐng)各位幫忙,我將感激不盡。最好有附件畫(huà)出整個(gè)原理圖,謝謝!
2012-10-29 21:37:12
基于PXIe的中頻信號(hào)采集存儲(chǔ)系統(tǒng)可實(shí)現(xiàn)高速信號(hào)的采集、存儲(chǔ)功能。該系統(tǒng)具備PXIe總線的高吞吐量、坤馳科技代理的ADQ14系列板卡的高速高精度數(shù)據(jù)采集、SSD磁盤陣列板大容量存儲(chǔ)特征,可實(shí)現(xiàn)
2016-08-16 13:58:43
基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進(jìn)一步開(kāi)發(fā)和應(yīng)用,因此迫切需要設(shè)計(jì)一種更為簡(jiǎn)便通用的高速數(shù)據(jù)采集通信系統(tǒng)來(lái)完成數(shù)據(jù)采集以及與計(jì)算機(jī)的數(shù)據(jù)交互?! 〗陙?lái)通用串行總線(USB)以即插即用等技術(shù)優(yōu)勢(shì)得到了廣泛
2019-05-07 09:40:04
基于USB總線的高速數(shù)據(jù)采集系統(tǒng)介紹了一種基于USB總線的高速數(shù)據(jù)采集系統(tǒng),討論了USB控制器EZ-USB FX2?CY7C68013?的性能及傳輸方式?給出了該系統(tǒng)的硬件和基于GPIF主控方式實(shí)現(xiàn)
2009-04-11 17:20:15
,分辨率等等?;趩纹瑱C(jī)的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力比較低,已經(jīng)無(wú)法達(dá)到某些要求??萍嫉牟粩鄤?chuàng)新及半導(dǎo)體工業(yè)的發(fā)展使得我們將可編程邏輯器件的技術(shù)應(yīng)用到數(shù)據(jù)采集系統(tǒng)的研究上。同時(shí)利用CPLD 強(qiáng)大的數(shù)字
2021-07-20 06:23:22
高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37
設(shè)計(jì)的基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)在QUARTUS II軟件中進(jìn)行了仿真并達(dá)到了預(yù)期的控制邏輯。
2021-04-13 06:07:06
、分析并生成高速模擬信號(hào) 請(qǐng)點(diǎn)擊彩色方框查看或申請(qǐng)推薦的解決方案。設(shè)計(jì)注意事項(xiàng)高速數(shù)據(jù)采集系統(tǒng)高速數(shù)據(jù)采集系統(tǒng)采用高速集成電路來(lái)觸發(fā)和采集高數(shù)據(jù)速率流控制和存儲(chǔ)。內(nèi)核子系統(tǒng)包括: 模擬輸入前端
2012-12-12 11:48:15
、衛(wèi)星、無(wú)線電、光電、激光等高頻物理信號(hào)),因試驗(yàn)、監(jiān)測(cè)及裝備的需要,對(duì)于原始信號(hào)的長(zhǎng)時(shí)間捕捉與存儲(chǔ)需求也日益增強(qiáng)。做為實(shí)現(xiàn)這些需求的手段,一般搭建一套高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)是比較常規(guī)的方式。坤馳科技做為
2019-07-04 06:08:14
本文介紹了一種基于AD、CPLD、串行閃存來(lái)實(shí)現(xiàn)的小體積的數(shù)據(jù)采集系統(tǒng)。與其他數(shù)據(jù)采集系統(tǒng)相比,該系統(tǒng)體積小,存儲(chǔ)器便于控制,易于升級(jí)存儲(chǔ)器的容量,能夠滿足一般的信號(hào)采集。不足是系統(tǒng)的采樣頻率不夠高,只能達(dá)到250kHz/S,不適于高頻信號(hào)的采集。
2021-04-07 06:48:52
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開(kāi)發(fā)平臺(tái)介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-30 06:43:12
本文介紹了一種基于FPGA的多路數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì)方法及其可靠性結(jié)構(gòu)設(shè)計(jì)。
2021-05-07 06:27:07
設(shè)計(jì)高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲(chǔ)系統(tǒng),就是通過(guò)傳感器采集數(shù)據(jù),通過(guò)FPGA來(lái)控制,把數(shù)據(jù)存儲(chǔ)到存儲(chǔ)芯片上,回頭可以通過(guò)接口讀取數(shù)據(jù)顯示在計(jì)算機(jī)上,求大師給我指導(dǎo),我急需整個(gè)系統(tǒng)的protel原理圖,請(qǐng)各位幫忙,我將感激不盡。最好有附件畫(huà)出整個(gè)原理圖,謝謝!
2012-10-29 21:29:15
區(qū)間數(shù)灰色關(guān)聯(lián)分析的網(wǎng)絡(luò)存儲(chǔ)系統(tǒng)可生存性態(tài)勢(shì)定量評(píng)估方法。從規(guī)范化多指標(biāo)區(qū)間數(shù)決策矩陣出發(fā),結(jié)合待評(píng)估系統(tǒng)的實(shí)際評(píng)估要求,細(xì)化各指標(biāo),利用測(cè)試工具進(jìn)行數(shù)據(jù)采集,并通過(guò)定量評(píng)估方法對(duì)數(shù)據(jù)結(jié)果進(jìn)行處理,得到
2010-04-24 09:43:16
怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22
基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)該怎樣去設(shè)計(jì)?
2021-04-29 06:59:21
在超高速數(shù)據(jù)采集方面,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門陣列)有著單片機(jī)和DSP所無(wú)法比擬的優(yōu)勢(shì)。FPGA時(shí)鐘頻率高,內(nèi)部時(shí)延小,目前器件的最高工作頻率可達(dá)300MHz;硬件資源豐富,單片集成的可用門數(shù)達(dá)1000萬(wàn)門;全部控制邏輯由硬件資源完成,速度快,效率高;組成形式靈活,可以集成外圍控制、譯碼和接口電路。
2019-08-02 06:51:33
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來(lái)設(shè)計(jì),其通用性、靈活性差,不能
2009-10-30 15:09:49
本文對(duì)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)進(jìn)行了討論,介紹利用高速線性放大器、高速A/D 轉(zhuǎn)換芯片、ISP 器件制作的DMA 接口,設(shè)計(jì)以單片機(jī)為核心的高速數(shù)據(jù)采集系統(tǒng)的方法。關(guān)鍵詞: I
2009-07-15 11:16:00
22 本文結(jié)合ADLINK 公司的PCI-7300A_RevB 超高速數(shù)字I/O 卡的應(yīng)用,介紹一種大容量、高速、實(shí)時(shí)數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的實(shí)現(xiàn)方法。并根據(jù)自己的開(kāi)發(fā)經(jīng)驗(yàn),指出實(shí)現(xiàn)過(guò)程中應(yīng)該注意的一些問(wèn)
2009-08-07 09:58:20
14 本文提出了一種用于雷達(dá)回波信號(hào)采集的高速數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)了對(duì)數(shù)十兆赫的回波信號(hào)進(jìn)行連續(xù)的采樣和存儲(chǔ)。系統(tǒng)通過(guò)FPGA控制數(shù)據(jù)連續(xù)采集、緩沖,通過(guò)PCI9056將緩沖區(qū)
2009-08-15 11:45:53
23 設(shè)計(jì)了以CPLD 為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),按照正確的時(shí)序直接控制AD676和雙端口RAM的工作, 所有這些功能都采用VHDL語(yǔ)言進(jìn)行描述。關(guān)鍵詞:CPLD, AD676, VHDL語(yǔ)言, 雙端口R
2009-09-01 10:26:41
25 本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤的雷達(dá)高度表高速大容量數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分析了系統(tǒng)組成和設(shè)計(jì)思想,著重對(duì)CPLD 實(shí)現(xiàn)的功能做了介紹并給出了代表信號(hào)
2009-09-18 11:09:30
11 本文針對(duì)新型匝間耐壓測(cè)試儀中需要高速采集數(shù)據(jù)的問(wèn)題提出了一種結(jié)合CPLD 與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。CPLD 產(chǎn)生A/D 芯片的控制時(shí)序以及SRAM 的讀寫(xiě)控制時(shí)序,單片機(jī)輸
2009-12-23 14:59:57
88 基于CPLD 的雷達(dá)高度表高速大容量數(shù)據(jù)采集存儲(chǔ)系統(tǒng)設(shè)計(jì)作者:李貴新 袁嗣杰 轉(zhuǎn)貼自:微計(jì)算機(jī)信息摘 要:本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤的雷達(dá)高
2010-01-27 14:18:26
22 基于USB-6281的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。系統(tǒng)以USB-6281高速數(shù)據(jù)采集卡為硬件平臺(tái),借助NI-DAQmx驅(qū)動(dòng)軟件,采用VC++高級(jí)語(yǔ)言編程對(duì)USB-6281進(jìn)行硬件驅(qū)動(dòng)和控制,實(shí)現(xiàn)了數(shù)據(jù)高速采
2010-11-22 16:26:49
30 模數(shù)轉(zhuǎn)換是數(shù)字信號(hào)處理的重要前提和關(guān)鍵環(huán)節(jié),設(shè)計(jì)了基于TMS320C6416T型DSP和THS12082型A/D轉(zhuǎn)換器的數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。實(shí)驗(yàn)表明,該高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)具有高速的DSP特性,可廣泛
2010-12-22 16:41:47
14 介紹一種基于C8051F060單片機(jī)和NAND Flash的數(shù)據(jù)采集存儲(chǔ)系統(tǒng),該系統(tǒng)可實(shí)現(xiàn)3路信號(hào)采樣,每路采樣率為5KS/s,通過(guò)異步串行通信接口實(shí)現(xiàn)數(shù)據(jù)傳輸。并詳細(xì)說(shuō)明系統(tǒng)的軟件設(shè)計(jì)。
2010-12-23 16:21:20
91 設(shè)計(jì)一種基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲(chǔ)模塊。系統(tǒng)設(shè)計(jì)采用多通道數(shù)據(jù)的同步實(shí)時(shí)采集以及壞塊檢測(cè)技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:33
70 驅(qū)動(dòng)系統(tǒng)綜合測(cè)試儀等硬件設(shè)備完成數(shù)據(jù)的高速采集,實(shí)時(shí)上傳用戶自定義的波形數(shù)據(jù)和特征值數(shù)據(jù)。數(shù)據(jù)采集系統(tǒng)可以同時(shí)監(jiān)控局域網(wǎng)內(nèi)的1臺(tái)或多臺(tái)設(shè)備的測(cè)量數(shù)據(jù),并進(jìn)行數(shù)據(jù)的
2024-10-08 13:33:21
換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn)
介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)。用CPLD設(shè)計(jì)雙端口RAM緩存、控制譯碼、時(shí)序邏輯電路,很好地解決了電路元件所占體積
2009-03-28 15:09:18
1009 
CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來(lái)的,具有多種工作方式
2009-03-28 16:49:00
1302 
數(shù)據(jù)采集系統(tǒng)是通過(guò)采樣電路將輸入的模擬信號(hào)轉(zhuǎn)換成離散信號(hào),并送入CPU、MCU或DSP進(jìn)行處理?,F(xiàn)在流行的基于PCI總線設(shè)計(jì)的采集卡是數(shù)據(jù)采集系統(tǒng)的主流,其優(yōu)點(diǎn)是可以利用PCI
2009-04-19 10:52:31
1053 
設(shè)計(jì)了以CPLD為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),整個(gè)數(shù)據(jù)采集系統(tǒng)可實(shí)現(xiàn)最大采集頻率為800kHz,通道數(shù)為48路的模擬信號(hào)的采集。系統(tǒng)中采用了TI公司最新推出的高速低功耗A/D
2009-05-05 20:04:02
2054 
介紹了一種基于CPLD(復(fù)雜可編程邏輯器件)和FIFO(先入先出存儲(chǔ)器)的多通道高速A/D數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并給出了這種數(shù)據(jù)采集方法的硬件原理電路和主要的軟件設(shè)計(jì)思路
2009-05-05 20:50:09
1964 
摘要:介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)。用CPLD設(shè)計(jì)雙端口RAM緩存、控制譯碼、時(shí)序邏輯電路,很好地解決了電路元件所占體積大、電路復(fù)雜、不能實(shí)現(xiàn)在線
2009-06-20 15:12:07
1203 
高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法
本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時(shí)間標(biāo)簽的方法,并
2009-07-20 12:42:23
828 高速USB數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
在圖像處理、瞬態(tài)信號(hào)測(cè)量等一些高速、高精度的應(yīng)用中,需要進(jìn)行高速數(shù)據(jù)采集。USB 2.0接口以其高速率等優(yōu)點(diǎn)漸有取
2009-09-26 18:05:46
913 
基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
介紹一種基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng),并詳細(xì)闡述了系統(tǒng)的結(jié)構(gòu)和軟硬件的實(shí)
2009-10-15 23:46:59
972 
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過(guò)PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01
792 
高速大容量存儲(chǔ)系統(tǒng)設(shè)計(jì)
0 引言在測(cè)量技術(shù)中,高速數(shù)字?jǐn)z像機(jī)所拍攝到的大量數(shù)字圖像需要高速、大容量的圖像存儲(chǔ)設(shè)備來(lái)實(shí)時(shí)快速地存儲(chǔ)。用傳統(tǒng)的磁帶
2010-03-08 16:23:02
1340 
合成孔徑雷達(dá)(SAR)是主動(dòng)式微波成像雷達(dá),近年來(lái)隨著合成孔徑雷達(dá)的高速發(fā)展,對(duì)作為重要部分的數(shù)據(jù)采集和存儲(chǔ)系統(tǒng)的要求越來(lái)越高,比如對(duì)數(shù)據(jù)采集系統(tǒng)的采樣率、分辨
2010-11-29 10:24:00
1604 
摘要:介紹了視頻采集存儲(chǔ)系統(tǒng)的硬件設(shè)計(jì)及主要模塊的數(shù)據(jù)處理流程、系統(tǒng)測(cè)試結(jié)果。采集制式為PAL的視頻信。號(hào),經(jīng)過(guò)視頻解碼器TVP5150轉(zhuǎn)換為數(shù)字視頻數(shù)據(jù),利用TMS320DM642和CPLD器件及與非門Flash等主要器件實(shí)現(xiàn)了集視頻數(shù)據(jù)采集、以太網(wǎng)傳輸、存儲(chǔ)、壓縮于
2011-02-28 00:59:31
93 本中提出一種基于SOPC技術(shù)的多路數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的設(shè)計(jì)方法,利用硬件描述語(yǔ)言設(shè)計(jì)用戶IP核,實(shí)現(xiàn)硬件控制數(shù)據(jù)采集和存儲(chǔ)的功能。
2011-07-04 11:04:08
1391 
本內(nèi)容詳細(xì)介紹了高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)技術(shù)方案
2011-07-07 17:43:53
69 在 高速數(shù)據(jù)采集 電路的實(shí)現(xiàn)中,有兩個(gè)關(guān)鍵的問(wèn)題是需要設(shè)計(jì)者加以關(guān)注的:一是模擬信號(hào)的A/ D 高速變換;二是變換后數(shù)據(jù)的高速存儲(chǔ)及提取。對(duì)于第一個(gè)問(wèn)題,由于近年來(lái)半導(dǎo)體集成電
2011-07-13 17:53:33
124 超高幀頻實(shí)時(shí)圖像的長(zhǎng)序列采集存儲(chǔ)一直是難于解決的問(wèn)題。本文基于SCSI 總線的理論體系,提出一種新的圖像數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的技術(shù)方案和體系結(jié)構(gòu),并設(shè)計(jì)出一種超高速、數(shù)字化
2011-07-18 16:02:43
31 介紹一種單片機(jī)系統(tǒng)中 高速數(shù)據(jù)采集 的實(shí)現(xiàn)方法,在單片機(jī)與高速A/D轉(zhuǎn)換器之間以靜態(tài)存儲(chǔ)器作緩沖器,采用A/D轉(zhuǎn)換器直接寫(xiě)存儲(chǔ)器的方式提高采樣頻率,實(shí)現(xiàn)高速數(shù)據(jù)采集。并給出了設(shè)
2011-07-18 16:59:08
193 為解決現(xiàn)有采集存儲(chǔ)系統(tǒng)不能同時(shí)滿足高速率采集,大容量脫機(jī)且長(zhǎng)時(shí)間持續(xù)存儲(chǔ)的問(wèn)題,設(shè)計(jì)了一種基于SATA硬盤和FPGA的數(shù)據(jù)采集和存儲(chǔ)方案。本設(shè)計(jì)由AD9627轉(zhuǎn)換芯片,Altera Cyclone系列
2011-11-15 11:35:19
170 CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分CPLD系列產(chǎn)品的特點(diǎn)及其開(kāi)發(fā)軟件.CPLD根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要VHDL語(yǔ)言的形式,介紹了由
2011-12-17 00:12:00
26 本文結(jié)合實(shí)際應(yīng)用需要,設(shè)計(jì)了基于復(fù)雜可編程邏輯器件(CPLD)的線陣CCD數(shù)據(jù)采集系統(tǒng)。著重介紹了數(shù)據(jù)采集的特點(diǎn)及該系統(tǒng)軟、硬件設(shè)計(jì)和最后的性能評(píng)價(jià)。
2012-05-14 09:53:41
1773 
本文設(shè)計(jì)了一種基于CPLD(復(fù)雜可編程邏輯器件)+FX2(單片機(jī)CY7C68013)的便攜式高速數(shù)據(jù)采集系統(tǒng),采用了數(shù)據(jù)流驅(qū)動(dòng)多模塊并行技術(shù)和USB2.0接口。實(shí)踐證明,該方案結(jié)構(gòu)簡(jiǎn)單,成本低廉
2012-05-25 09:53:19
1955 
AVR系列單片機(jī)一直以功能強(qiáng)、高可靠性、高速度、低功耗等特點(diǎn)而受到廣泛的應(yīng)用。但是AVR單片機(jī)自身的存儲(chǔ)空間不大,例如在長(zhǎng)時(shí)間或者高速數(shù)據(jù)采集系統(tǒng)中,對(duì)數(shù)據(jù)存儲(chǔ)空間需求
2012-06-04 09:41:20
900 
本文給出了基于雙備份存儲(chǔ)器的數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的電路設(shè)計(jì)和控制邏輯設(shè)計(jì)。在工程實(shí)踐的基礎(chǔ)上,對(duì)多通道異步時(shí)分電路的通道串?dāng)_現(xiàn)象提出了可行性的解決方案,同時(shí)詳細(xì)地介紹
2012-11-22 11:11:18
4140 高速大容量數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),下來(lái)看看
2016-05-10 11:24:33
14 高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì),下來(lái)看看
2016-05-10 11:24:33
15 基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì).
2016-05-10 17:06:40
48 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
2016-05-10 17:06:40
27 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),下來(lái)看看
2016-05-10 17:06:40
21 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:51
35 基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_鮮果
2017-03-19 11:45:23
3 Tera-Store高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)
2017-10-24 09:28:41
4 為了便于物流企業(yè)實(shí)時(shí)采集受控車輛的行駛數(shù)據(jù),以便精確掌握車輛的行駛過(guò)程,設(shè)計(jì)開(kāi)發(fā)了一種基于CPS的物流車輛行駛數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)。該系統(tǒng)包括車載移動(dòng)終端、數(shù)據(jù)傳輸網(wǎng)絡(luò)和監(jiān)控中心。首先,該系統(tǒng)利用
2017-11-02 16:22:17
6 平面頁(yè)編程技術(shù),將寫(xiě)入速度提高到30 MB/s,有效地滿足了圖像高速存儲(chǔ)的要求。針對(duì)數(shù)據(jù)的碼率匹配,通過(guò)構(gòu)建片內(nèi)FIFO緩存來(lái)實(shí)現(xiàn)。測(cè)試結(jié)果表明,所設(shè)計(jì)的數(shù)據(jù)存儲(chǔ)系統(tǒng)能夠穩(wěn)定地接收并存儲(chǔ)圖像數(shù)據(jù),而且具有很高的可靠性。
2017-11-18 05:26:03
4567 
本文為大家介紹由TMS320F2812和ADS8365構(gòu)成的多路數(shù)據(jù)采集存儲(chǔ)系統(tǒng)設(shè)計(jì)。
2017-12-20 15:48:43
5228 
2018年8月,西安慕雷電子發(fā)布了全球頂級(jí)高速數(shù)據(jù)采集記錄存儲(chǔ)系統(tǒng),采樣率高達(dá)4GSPS,分辨率12bit,模擬帶寬2GHZ,記錄存儲(chǔ)帶寬高達(dá)6GB/S!西安慕雷電子供應(yīng)全球頂級(jí)高速數(shù)據(jù)采集卡及超寬
2018-11-13 21:21:34
968 高速數(shù)據(jù)采集記錄存儲(chǔ)系統(tǒng)MR-HA-4G輸出采用PCIe GEN3.0 8LANE,傳輸帶寬高達(dá)6000MB/S,配以西安慕雷電子為高速數(shù)據(jù)采集記錄存儲(chǔ)系統(tǒng)定制的頂級(jí)高速固態(tài)磁盤陣列,可長(zhǎng)達(dá)數(shù)小時(shí)
2018-11-13 21:27:18
937 設(shè)計(jì)了以FPGA器件XCSVIXS0為核心處理芯片的高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。在XCSVLXS0內(nèi)部實(shí)現(xiàn)的高速狀態(tài)機(jī)和相位延遲時(shí)鐘作用下,采用4片高速A/D器件流水工作來(lái)提高數(shù)據(jù)采集速度。同時(shí)在
2018-12-10 16:47:01
22 本文詳細(xì)介紹了一種基于PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在Windows2000 環(huán)境下進(jìn)行數(shù)據(jù)采集和存儲(chǔ)的方法。該系統(tǒng)用于某型號(hào)衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計(jì)與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2019-11-27 16:19:00
4 為了提高數(shù)據(jù)采集卡的速度,同時(shí)降低成本,設(shè)計(jì)一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個(gè)系統(tǒng)由AVR與CPLD控制實(shí)現(xiàn),通過(guò)MAXl308完成模數(shù)轉(zhuǎn)換,并設(shè)計(jì)搭建了其外圍電路。采用
2020-07-20 17:17:02
11 隨著科技的高速發(fā)展,現(xiàn)代工業(yè)測(cè)控領(lǐng)域的很多應(yīng)用中都需要實(shí)現(xiàn)大量數(shù)據(jù)的定時(shí)采集存儲(chǔ)。筆者以為海流計(jì)設(shè)計(jì)的海流數(shù)據(jù)采集存儲(chǔ)接口電路為例,介紹一種定時(shí)采集存儲(chǔ)系統(tǒng)的工作原理及其實(shí)現(xiàn)方法。
2021-03-19 13:39:07
4415 
本文詳細(xì)介紹了一種基于 PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在 Windows 2000 環(huán)境下進(jìn)行數(shù)據(jù)采集和存儲(chǔ)的方法。該系統(tǒng)用于某型號(hào)衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計(jì)與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2021-04-14 14:29:30
13
評(píng)論