91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>具有多個電壓軌的FPGA和DSP電源設(shè)計實例

具有多個電壓軌的FPGA和DSP電源設(shè)計實例

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦
熱點推薦

25W通用電源模塊CN0190參考設(shè)計(基于ADP1872、ADP1613、ADP2301的三款設(shè)計實例

采用各種FPGA、CPU、DSP和模擬電路組合的現(xiàn)代復(fù)雜系統(tǒng)通常需要多個電壓。為了提供高可靠性和穩(wěn)定性,電源系統(tǒng)不僅要提供多個電壓,而且必須包含合適的時序控制和必要的保護電路。
2025-03-25 11:20:081785

輕松實現(xiàn)復(fù)雜電源時序控制

電源時序控制是微控制器、FPGADSP、ADC和其他需要多個電壓供電的器件所必需的一項功能。##使用電阻分壓器簡化電源時序控制
2014-08-14 10:57:253181

控制電源啟動及關(guān)斷時序

微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個電壓才能運行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計人員需要按特定順序啟動和關(guān)斷這些電源
2019-08-26 10:33:108692

12V輸入的Xilinx Virtex Ultrascale FPGA電源參考設(shè)計

Virtex? Ultrascale? FPGA 所需的所有電源設(shè)計已經(jīng)過優(yōu)化,支持 12V 輸入板載加電和斷電排序具有輸出電壓和電流報告功能的 PMBUS 接口電壓裕量調(diào)節(jié)功能
2018-08-29 08:33:47

FPGA電源介紹

的高度可配置性,可以在它們周圍放置不同的組件,形成最終系統(tǒng)設(shè)計。雖然可能會有數(shù)不盡的應(yīng)用和系統(tǒng),但是所有設(shè)計的一個共同特性就是它們?nèi)夹枰?b class="flag-6" style="color: red">電源。通常需要幾個電壓FPGA供電。根據(jù)應(yīng)用的不同,主輸入
2022-11-18 07:23:10

FPGA電源系統(tǒng)設(shè)計

設(shè)計的一個共同特性就是它們?nèi)夹枰?b class="flag-6" style="color: red">電源。通常需要幾個電壓FPGA供電。根據(jù)應(yīng)用的不同,主輸入電源可以采用背板電源、隔離電源、非隔離電源,甚至是電池供電的方式。這些主輸入通常生成一個中間DC電壓來為
2018-09-07 11:49:40

FPGA電源設(shè)計的基本方法和步驟

看起來像一個完整的系統(tǒng)供電。電源設(shè)計工程師面臨的3到15的電壓供給(有時甚至更多)的挑戰(zhàn);而這僅僅是開始。 FPGA是通常制造的使用需要低核心電壓的最新晶片制造技術(shù),但是電源也必須供電多個導(dǎo)軌特種塊
2018-10-09 10:44:51

FPGA電源設(shè)計的基本步驟和要點

看起來像一個完整的系統(tǒng)供電。電源設(shè)計工程師面臨的3到15的電壓供給(有時甚至更多)的挑戰(zhàn);而這僅僅是開始。 FPGA是通常制造的使用需要低核心電壓的最新晶片制造技術(shù),但是電源也必須供電多個導(dǎo)軌特種塊
2016-01-15 11:41:12

FPGADSP的區(qū)別

、功能多個角度解析兩者的不同。1、FPGADSP的特點FPAG的結(jié)構(gòu)特點片內(nèi)有大量的邏輯門和觸發(fā)器,多為查找表結(jié)構(gòu),實現(xiàn)工藝多為SRAM。規(guī)模大,集成度高,處理速度快,執(zhí)行效率高。能完成復(fù)雜的時序
2019-05-07 01:28:40

FPGA培訓—基于FPGADSP系統(tǒng)設(shè)計與實現(xiàn)

詳見報到通知)五、培訓對象課程適合于使用Xilinx FPGA器件進行DSP領(lǐng)域科研和產(chǎn)品開發(fā)的具有中等水平的工程技術(shù)人員,也適合于相關(guān)專業(yè)領(lǐng)域具有相當水平的教師和研究生。參加學習的學員應(yīng)該具有
2009-07-21 09:22:42

具有2.7至100V的系統(tǒng)監(jiān)視器

用于48V,500W電動自行車/踏板車的LTC2992CMS功率監(jiān)視器的典型應(yīng)用。 LTC2992是一款系統(tǒng)監(jiān)視器,可測量兩個電源的電流,電壓和功率。它具有2.7至100V的工作范圍,并包括一個用于100V以上電源的并聯(lián)穩(wěn)壓器。 0V至100V的電壓測量范圍與輸入電源無關(guān)
2020-05-18 06:23:59

具有多個TPS54325的電源參考設(shè)計

描述該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源。特性
2022-09-16 07:09:05

電源時序控制或電源定序

原標題:控制電源啟動及關(guān)斷時序微處理器、FPGADSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個電壓才能運行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計人員需要按特定順序
2021-11-12 06:01:50

電源管理IC和電源次序與高可靠系統(tǒng)設(shè)計

1.2V、1.5V和1.7V,有時這些電源具有同樣的電壓值,但是耐壓能力或者物理布局位置可能不一樣。例如WiFi網(wǎng)絡(luò)節(jié)點采用的高集成度的專業(yè)應(yīng)用IC就可能集成了多條電源,支持不同的網(wǎng)路功能
2018-10-16 11:21:25

運放分析

運放的設(shè)計做一些權(quán)衡。圖1所示是一個典型的輸入級,包含N溝道和P溝道輸入對管。其中,P溝道場效應(yīng)管負責接近負電源部分輸入電壓的導(dǎo)通,這個電壓可以稍微低于負電源(如果是單電源供電,則可
2018-09-21 15:19:36

AD8666運放飽和電壓誤差大的原因?

我用的是AD8666芯片,電源供電10.6V,該電源是由MC33063出來的電壓供電的。當調(diào)整Vin的輸入時,Vout最大只能到9.2V,與電源電壓差了1.4V,我看文檔里面寫的運放輸出最大值與電源電壓就差幾十mV,為何會偏差這么大?
2023-11-20 06:26:20

PMIC和電源測序上,如何保障系統(tǒng)的性能?

高性能IC可輕松擁有6個或更多不同的直流電源,以支持器件內(nèi)核,RAM,內(nèi)部緩沖器和外部I / O,如I 2 C,SPI,LVDS和其他端口。這些軌道可以具有不同但間隔很小的標稱值,例如1.2V
2019-09-20 11:29:23

Ultrascale FPGA多路千兆位收發(fā)器(MGT)電源解決方案

描述PMP9407 參考設(shè)計提供為 Xilinx 的 Virtex? Ultrascale? FPGA 中的千兆位收發(fā)器 (MGT) 供電時所需的所有電源。此設(shè)計采用一個 5V 輸入且配有一個
2022-09-26 06:32:49

Xilinx Ultrascale 16nm FPGA/SoC電源解決方案

采用與 PMBus 兼容的 20A 集成 FET 降壓轉(zhuǎn)換器,從而為其余電源提供所需的電源來為 FPGA 供電。此外還具有兩個用于靈活加電和斷電排序的 LM3880。此設(shè)計采用 12V 輸入電壓
2018-11-19 14:58:25

Xilinx Virtex Ultrascale FPGA MGT電源解決方案

供電時所需的所有電源設(shè)計已經(jīng)過優(yōu)化,可支持 5V 輸入< 10mV 的低輸出電壓紋波板載加電和斷電排序具有輸出電壓和電流報告功能的 PMBUS 接口低成本分立解決方案
2022-09-21 07:56:06

Xilinx Virtex Ultrascale FPGA MGT電源解決方案包括BOM及原理圖

供電時所需的所有電源設(shè)計已經(jīng)過優(yōu)化,可支持 5V 輸入< 10mV 的低輸出電壓紋波板載加電和斷電排序具有輸出電壓和電流報告功能的 PMBUS 接口低成本分立解決方案
2018-08-29 08:42:24

Xilinx Zynq 7000系列(XC7Z015)電源解決方案PMP10601技術(shù)資料分享

終端穩(wěn)壓器提供為 FPGA供電時所需的所有電源。它還具有一個用于加電和斷電排序的 LM3880。此設(shè)計采用 12V 輸入電壓。 主要特色提供 Xilinx? Zynq? 7000 系列
2018-07-13 03:11:34

Xilinx(r) Ultrascale(r) 16nm FPGA/SoC 電源解決方案

采用與 PMBus 兼容的 20A 集成 FET 降壓轉(zhuǎn)換器,從而為其余電源提供所需的電源來為 FPGA 供電。此外還具有兩個用于靈活加電和斷電排序的 LM3880。此設(shè)計采用 12V 輸入電壓
2015-05-11 10:46:35

XilinxVirtex?Ultrascale?FPGA多路千兆位收發(fā)器MGT電源解決方案

供電時所需的所有電源設(shè)計已經(jīng)過優(yōu)化,可支持 5V 輸入&lt; 10mV 的低輸出電壓紋波板載加電和斷電排序具有輸出電壓和電流報告功能的 PMBUS 接口低成本分立解決方案`
2015-05-11 10:30:22

Xilinx? Zynq?7000 系列 (XC7Z015) 電源解決方案 (8W) - 參考設(shè)計

DDR 終端穩(wěn)壓器提供為 FPGA 供電時所需的所有電源。它還具有一個用于加電和斷電排序的 LM3880。此設(shè)計采用 12V 輸入電壓。特性提供 Xilinx? Zynq? 7000 系列
2015-05-08 16:08:58

Xilinx? Zynq?7000系列電源解決方案

DDR 終端穩(wěn)壓器提供為 FPGA供電時所需的所有電源。它還具有一個用于加電和斷電排序的 LM3880。此設(shè)計采用 12V 輸入電壓。特性提供 Xilinx? Zynq? 7000 系列
2022-09-28 06:24:34

Xilinx? Zynq?7000系列電源解決方案

描述此 PMP10600.1參考設(shè)計提供為 Xilinx? Zynq? 7000 系列 (XC7Z015) FPGA供電時所需的所有電源。此設(shè)計使用多個 LMZ3 系列模塊、多個 LDO 和一個
2022-09-23 07:43:32

[討論]FPGA培訓—基于FPGADSP系統(tǒng)設(shè)計與實現(xiàn)

及路線圖詳見報到通知)五、培訓對象課程適合于使用Xilinx FPGA器件進行DSP領(lǐng)域科研和產(chǎn)品開發(fā)的具有中等水平的工程技術(shù)人員,也適合于相關(guān)專業(yè)領(lǐng)域具有相當水平的教師和研究生。參加學習的學員應(yīng)該具有
2009-07-21 09:20:11

[轉(zhuǎn)帖]FPGA培訓—基于FPGADSP系統(tǒng)設(shè)計與實現(xiàn)

及路線圖詳見報到通知)五、培訓對象課程適合于使用Xilinx FPGA器件進行DSP領(lǐng)域科研和產(chǎn)品開發(fā)的具有中等水平的工程技術(shù)人員,也適合于相關(guān)專業(yè)領(lǐng)域具有相當水平的教師和研究生。參加學習的學員應(yīng)該具有
2009-07-24 13:07:08

buck電源設(shè)計實例——Fly-Buck轉(zhuǎn)換器加快隔離式電源

個比較理想的選擇。而對于多個隔離式輸出來說,專用隔離式反饋環(huán)路的優(yōu)勢就會大打折扣,其原因在于隔離環(huán)路只是改進了一個輸出的穩(wěn)壓。參考文獻1-3內(nèi)有一個具有3、4、8個電源的完整Fly-Buck解決方案
2019-06-16 08:00:00

【我是電子發(fā)燒友】將電壓拆分為雙極電源的三種方式

將單電源拆分為雙極電壓的方法。表1列出了將單一正極性電壓拆分為雙極的三種最常見方法及其優(yōu)點和局限性。表1:拆分電壓方法對比表第一種(最簡單的)方法是通過添加電阻分壓器來創(chuàng)建虛擬接地;不幸
2017-06-15 16:30:18

【轉(zhuǎn)】控制電源啟動及關(guān)斷時序

微處理器、FPGADSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個電壓才能運行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計人員需要按特定順序啟動和關(guān)斷這些電源。此過程
2019-07-30 10:43:06

一款針對3.3V電壓的備份電源解決方案

用于 3.3 V 電壓的簡單備份電源
2021-01-21 07:09:16

FPGA 設(shè)計電源管理,有幾點要素要牢記!

,所有電源轉(zhuǎn)換器都可用來為 FPGA 供電。推薦某些產(chǎn)品通常是基于以下事實:許多FPGA應(yīng)用需要多個電壓,例如用于 FPGA 內(nèi)核和 I/O,還可能需要額外的電 壓來用于 DDR 存儲器。將多個
2018-07-16 16:02:17

使用Artix-7 FPGA設(shè)計電路板,其中電源的斜率小于200usec

我有一個使用Artix-7 FPGA(不使用GPT接口)的電路板設(shè)計,其中VCCINT,VCCBRAM和MGTAVCC電壓連接到一個1.0V的VRM電源。電源順序正確(VCCINT>
2020-04-08 10:05:14

使用Xilinx artix7電源

對于artix7系列,通常咱們使用需要使用以下電源:參考文檔:DS181 (v1.22) April 13, 2017Artix-7 FPGAs Data Sheet: DC and AC
2021-11-17 08:28:49

合適的FPGA電源的選擇

設(shè)計。雖然可能會有數(shù)不盡的應(yīng)用和系統(tǒng),但是所有設(shè)計的一個共同特性就是它們?nèi)夹枰?b class="flag-6" style="color: red">電源。通常需要幾個電壓FPGA供電。根據(jù)應(yīng)用的不同,主輸入電源可以采用背板電源、隔離電源、非隔離電源,甚至是電池供電
2015-12-06 15:20:28

四種FPGA 電源排序方案

當采用現(xiàn)場可編程門陣列(FPGA)進行設(shè)計時,電源排序是需要考慮的一個重要的方面。通常情況下,FPGA 供應(yīng)商都規(guī)定了電源排序要求,因為一個FPGA所需要的電源數(shù)量會從 3 個到 10 個以上不等
2019-09-17 14:22:00

基于FPGA應(yīng)用設(shè)計優(yōu)秀電源管理解決方案

供電的名義推銷某些產(chǎn)品。為FPGA供電的DC-DC轉(zhuǎn)換器選擇有何特定要求?其實并不多。一般而言,所有電源轉(zhuǎn)換器都可用來為FPGA供電。推薦某些產(chǎn)品通常是基于以下事實:許多FPGA應(yīng)用需要多個電壓,例如
2019-05-05 08:00:00

如何實施單片FPGA電源解決方案?

  基于FPGA的系統(tǒng)正變得越來越普遍,因其具有通過代碼增加特性或者實現(xiàn)改進的靈活性,許多設(shè)計人員都鐘愛FPGA型構(gòu)架。但是設(shè)計出一款合格的電源需要面對許多挑戰(zhàn),首先是多電源問題。FPGA至少需要
2019-09-17 07:07:02

如何選擇FPGA電源排序?這幾個方法交給你

當采用現(xiàn)場可編程門陣列 (FPGA) 進行設(shè)計時,電源排序是需要考慮的一個重要的方面。通常情況下,FPGA 供應(yīng)商都規(guī)定了電源排序要求,因為一個 FPGA 所需要的電源數(shù)量會從 3 個到 10 個
2020-04-27 07:00:00

如何選擇合適的FPGA電源解決方案

。一般而言,所有電源轉(zhuǎn)換器都可用來為FPGA供電。推薦某些產(chǎn)品通常是基于以下事實:許多FPGA應(yīng)用需要多個電壓,例如用于FPGA內(nèi)核和I/O,還可能需要額外的電壓來用于DDR存儲器。將多個DC-DC
2018-08-13 09:29:10

如何避開電壓的盲點?

PMBus通訊轉(zhuǎn)換器工具(常稱為加密狗)連接DPSM組件。GUI可針對功耗、電壓、排序、裕度調(diào)節(jié)甚至故障日志記錄等關(guān)鍵運行參數(shù)提供控 制和監(jiān)視。既然對系統(tǒng)電路而言,有50或更多個電源并非不常見,因此
2017-08-11 13:55:09

電壓拆分為雙極電源的三種方式

將單電源拆分為雙極電壓的方法。表1列出了將單一正極性電壓拆分為雙極的三種最常見方法及其優(yōu)點和局限性。表1:拆分電壓方法對比表第一種(最簡單的)方法是通過添加電阻分壓器來創(chuàng)建虛擬接地;不幸
2017-05-15 14:44:28

電壓拆分為雙極電源的方法

將單電源拆分為雙極電壓的方法。表1列出了將單一正極性電壓拆分為雙極的三種最常見方法及其優(yōu)點和局限性。表1:拆分電壓方法對比表 第一種(最簡單的)方法是通過添加電阻分壓器來創(chuàng)建虛擬接地;不幸
2022-11-14 06:46:03

怎樣為FPGA選擇最合適的電源管理方案?

引腳來打開和關(guān)閉電源,也能驅(qū)動高端N溝道MOSFET來將FPGA與某個電壓連接和斷開。 圖3. 多個FPGA電源電壓的啟動和關(guān)斷順序。 電壓單調(diào)上升除了電壓時序之外,啟動過程中還可能要求電壓單調(diào)
2021-06-01 07:00:00

怎樣為FPGA選擇最合適的電源管理方案?

溝道MOSFET來將FPGA與某個電壓連接和斷開。圖3. 多個FPGA電源電壓的啟動和關(guān)斷順序。電壓單調(diào)上升除了電壓時序之外,啟動過程中還可能要求電壓單調(diào)上升。這意味著電壓僅線性上升,如圖4中的電壓
2018-08-27 09:23:11

支持5V輸入的Xilinx Virtex Ultrascale FPGA千兆位收發(fā)器電源解決方案

描述PMP9407 參考設(shè)計提供為 Xilinx 的 Virtex? Ultrascale? FPGA 中的千兆位收發(fā)器 (MGT) 供電時所需的所有電源。此設(shè)計采用一個 5V 輸入且配有一個
2018-08-31 08:59:25

數(shù)字電源實戰(zhàn)系列:基于DSP的數(shù)字電源設(shè)計實例教程合輯

設(shè)計數(shù)字電源就顯得非常的容易,一顆 DSP 最多可控制16通道的 DC,輸出電壓任意可編程,極大地增強了電源系的靈活性,同時電源系統(tǒng)將變得非常智能和可控。DSP數(shù)字電源學習視頻教程和DSP電源設(shè)計手冊
2020-07-08 15:22:09

用于Xilinx Ultrascale Kintex FPGA多路千兆位收發(fā)器(MGT)的電源解決方案

描述PMP9463 參考設(shè)計提供為 Xilinx Ultrascale? Kintex? FPGA 中的千兆位收發(fā)器 (MGT) 供電時所需的所有電源。它利用一個 PMBus 接口來實現(xiàn)電流和電壓
2018-08-10 09:36:45

簡單而有效的電源時序控制方法介紹

引言 電源時序控制是微控制器、FPGA、DSP、 ADC和其他需要多個電壓供電的器件所必需的一項功能。這些應(yīng)用通常需要在數(shù)字I/O上電前對內(nèi)核和模擬模塊上電,但有些設(shè)計可能需要采用其他序列
2019-07-03 08:15:19

精確測量電源的四個技巧

所掩蓋。用戶無法獲得足夠的偏置以放大顯示測量結(jié)果。連接方法也會在無意中改變直流電壓值。業(yè)界已經(jīng)出現(xiàn)專為電源測量而設(shè)計的探頭。結(jié)合使用具有帶寬限制和豐富測量功能的低噪聲示波器,工程師能夠執(zhí)行更精
2018-05-28 10:09:09

詳解 FPGA 電源排序的四種方案

當采用現(xiàn)場可編程門陣列(FPGA)進行設(shè)計時,電源排序是需要考慮的一個重要的方面。通常情況下,FPGA 供應(yīng)商都規(guī)定了電源排序要求,因為一個FPGA所需要的電源數(shù)量會從 3 個到 10 個以上不等
2019-06-10 08:30:00

詳解FPGA電源設(shè)計的幾個步驟

看起來像一個完整的系統(tǒng)供電。電源設(shè)計工程師面臨的3到15的電壓供給(有時甚至更多)的挑戰(zhàn);而這僅僅是開始。 FPGA是通常制造的使用需要低核心電壓的最新晶片制造技術(shù),但是電源也必須供電多個導(dǎo)軌特種塊
2018-11-30 17:15:59

請問AD8666運放飽和電壓誤差大是什么原因?

我用的是AD8666芯片,電源供電10.6V,該電源是由MC33063出來的電壓供電的。當調(diào)整Vin的輸入時,Vout最大只能到9.2V,與電源電壓差了1.4V,我看文檔里面寫的運放輸出最大值與電源電壓就差幾十mV,為何會偏差這么大?
2018-08-22 06:06:54

面向移動通信無線基站的Xilinx(r) Ultrascale(r) 16nm FPGA/SoC電源解決方案

電壓。特性 ?提供移動無線基站的 Xilinx? Ultrascale? 系列 FPGA 所需的所有電源?設(shè)計已經(jīng)過優(yōu)化,可支持 12V 輸入?具有內(nèi)核電壓輸出電壓和電流報告功能的 PMBUS 接口
2022-09-28 06:56:35

高速ADC有多個不同的電源電源域的原因

問:高速 ADC 為什么有如此多電源域?答:在采樣速率和可用帶寬方面,當今的射頻模數(shù)轉(zhuǎn)換器(RF ADC)已有長足的發(fā)展。其中還納入了大量數(shù)字處理功能,電源方面的復(fù)雜性也有提高。那么,當今的RF ADC為什么有如此多不同的電源電源域?
2019-07-19 06:28:14

FPGA設(shè)計示例:多電源系統(tǒng)的監(jiān)控和時序控制

  現(xiàn)今,電子系統(tǒng)往往具有許多不同的電源。在采用模擬電路和微處理器、DSP、ASIC、FPGA的系統(tǒng)中,尤其如此。為實現(xiàn)可靠、可重復(fù)的操作,必須監(jiān)控各電源電壓的開關(guān)時序、上升和
2012-04-20 11:53:063918

Xilinx Ultrascale Kintex FPGA 電源解決方案

PMBus 接口實現(xiàn)電壓監(jiān)控、電流監(jiān)控和電壓裕量調(diào)節(jié)。 本設(shè)計采用 12V 輸入電壓。 特性 提供 Xilinx Ultrascale Kintex FPGA 所需的所有電源 設(shè)計已經(jīng)過優(yōu)化,支持 12V 輸入 板載加電和斷電排序 具有輸出電壓和電流報告功能的 PMBUS 接口 模塊化設(shè)計,使用方便
2017-02-08 09:08:29605

面向移動通信無線基站的Xilinx Ultrascale 16nm FPGA/SoC電源解決方案

與 PMBus 兼容的 20A 集成 FET 降壓轉(zhuǎn)換器,從而為其余電源提供所需的電源來為 FPGA 供電。此外還具有兩個用于靈活加電和斷電排序的 LM3880。此設(shè)計采用 12V 輸入電壓。 特性
2017-02-08 09:27:11353

LM10011優(yōu)化 DSP 電源功率預(yù)算

鑒于內(nèi)核、存儲器、I/O 以及其它電的過多電壓電流要求,多核 DSP 實施需要智能電源管理。DSP 內(nèi)核電壓電源的一個重要性能基準就是能夠根據(jù)DSP 使用情況及環(huán)境條件實時調(diào)節(jié) VCORE
2017-04-18 16:21:191831

從一個單一的降壓調(diào)節(jié)器產(chǎn)生多個電壓

許多系統(tǒng)板需要多個電壓來驅(qū)動各種設(shè)備負載分布在電路板上。傳統(tǒng)上,產(chǎn)生這些多電壓,設(shè)計師們已經(jīng)使用多個開關(guān)變換器或低壓差穩(wěn)壓器(LDO)從最近的電源的降壓電壓。
2017-06-27 09:23:0510

電源管理IC和電源次序與高可靠系統(tǒng)設(shè)計

高性能IC器件如FPGA一般都要求多條獨立的直流電源來給器件內(nèi)核、RAM、內(nèi)部緩存、外部擴展I/O如I2C、SPI、LVDS以及其它端口提供電源。這些電源可能是不同規(guī)格的,但是差距也一般很小如1.2V、1.5V和1.7V,有時這些電源具有同樣的電壓值,但是耐壓能力或者物理布局位置可能不一樣。
2017-08-26 10:40:104

DSP應(yīng)用與實例

DSP應(yīng)用與實例
2017-10-23 15:24:276

關(guān)于多電壓FPGADSP應(yīng)用的電源解決方案全解

大多數(shù)電子產(chǎn)品都有一個或更多的數(shù)字處理系統(tǒng),比如FPGADSP,而這些數(shù)字處理系統(tǒng)往往需要多個電壓供電。對于數(shù)字系統(tǒng)的電源問題有多種解決辦法。本文提出了多電壓FPGADSP應(yīng)用的電源解決方案,此處假設(shè)輸入電源電壓大于或等于系統(tǒng)的電壓(如12、5或3.3V)。
2018-07-12 08:09:001613

為今天的多軌FPGAs和DSP提供動力,第2部分

大多數(shù)電子器件都有一個或多個數(shù)字處理IC,如FPGADSP,它們需要多個電源。在這些數(shù)字IC的供電中,有各種各樣的選擇和避免潛在的陷阱。
2018-05-15 14:37:275

如何設(shè)計利用PMBus電源向ASIC、FPGA及DDR電壓供電?

通過PMBus電源向ASIC、FPGA?以及DDR電壓供電設(shè)計
2018-08-06 00:08:005335

電源定序的重要性及產(chǎn)品性能分析

無論您的系統(tǒng)有兩個還是數(shù)十個電壓,我們均可提供滿足您要求的電源序列發(fā)生器。電源定序在任何設(shè)計中都是一個重要組成部分,在使用多個電源的復(fù)雜系統(tǒng)中尤其如此。當今的高性能處理器件(如 FPGA
2020-05-29 11:19:002092

ADP505x可為多個電源和緊湊式設(shè)計的中型FPGA供電

ADP505x系列uPMU非常適合為需要多個電源和緊湊式設(shè)計的中型FPGA供電。本視頻展示了幾個用來為Xilinx Spartan、Zynq、ARTIX和Kintex系列供電的典型示例。
2019-06-05 06:19:002122

使用無源延遲網(wǎng)絡(luò)簡化電源時序控制

電源時序控制是微控制器、FPGA、DSP、ADC 和其他需要多個電壓供電的器件所必需的一項功能。
2019-06-21 15:44:534060

開源硬件-PMP8251.2-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源。
2020-12-18 08:00:0010

開源硬件-PMP8251.3-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源
2020-12-21 08:00:0033

開源硬件-PMP8251.9-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源。
2020-12-21 08:00:0011

開源硬件-PMP8251.6-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源
2020-12-21 08:00:0010

開源硬件-PMP8251.4-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源。
2020-12-21 08:00:0034

開源硬件-PMP8251.1-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源。
2020-12-21 08:00:008

開源硬件-PMP8251.7-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源
2020-12-23 16:47:3849

開源硬件-PMP8251.8-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源。
2020-12-23 16:47:3720

開源硬件-PMP8251.5-用于 Xilinx FPGA Zynq 7 的電源解決方案 PCB layout 設(shè)計

該參考設(shè)計具有多個 TPS54325 和其他功率器件,適用于 Xilinx Zynq FPGA。該參考設(shè)計可通過 12V 輸入提供 Zynq FPGA(包括 DDR3 存儲器)所需的電源
2021-01-05 08:00:00103

電源監(jiān)視高達 80V 或甚至更高的電壓

電源監(jiān)視高達 80V 或甚至更高的電壓
2021-03-19 07:21:168

AD8226: 寬電源電壓范圍、輸出儀表放大器

AD8226: 寬電源電壓范圍、輸出儀表放大器
2021-03-20 12:56:354

AD8420:寬電源電壓范圍、微功耗、儀表放大器

AD8420:寬電源電壓范圍、微功耗、儀表放大器
2021-03-20 13:35:535

AD8426: 寬電源電壓范圍、輸出儀表放大器

AD8426: 寬電源電壓范圍、輸出儀表放大器
2021-03-20 14:18:148

計算機電源啟動時序,控制電源啟動及關(guān)斷時序

原標題:控制電源啟動及關(guān)斷時序微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個電壓才能運行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計人員需要按特定順序
2021-11-07 18:37:0310

三種將單電源拆分為雙極電壓的方法

將單電源拆分為雙極電壓的方法。表1列出了將單一正極性電壓拆分為雙極的三種最常見方法及其優(yōu)點和局限性。 ? ? ? 表1:拆分電壓方法對比表 ? 第一種(最簡單的)方法是通過添加
2021-12-20 14:26:212708

Xilinx artix7電源

對于artix7系列,通常咱們使用需要使用以下電源:參考文檔:DS181 (v1.22) April 13, 2017 Artix-7 FPGAs Data Sheet: DC and AC
2021-11-10 12:06:0410

DSP為什么具有多個電源

你可以去查一下DSP的數(shù)據(jù)手冊,不同的功能需要不同的電壓
2022-01-02 12:09:002229

用于從負供電生成正電壓的解決方案

有時候您需要正電源,但大部分可用的供電(或僅有的可用供電)提供的都是負電源。事實上,負到正電壓轉(zhuǎn)換已用于汽車電子,以及各種音頻放大器、工業(yè)和測試設(shè)備的偏置電路中。雖然在許多系統(tǒng)中是電源通過相對于
2022-06-12 16:19:283656

用于C667x DSP AVS內(nèi)核的具有動態(tài)電壓調(diào)節(jié)的電源解決方案

電子發(fā)燒友網(wǎng)站提供《用于C667x DSP AVS內(nèi)核的具有動態(tài)電壓調(diào)節(jié)的電源解決方案.zip》資料免費下載
2022-09-07 10:17:362

復(fù)雜系統(tǒng)中的電壓監(jiān)測

一個 5V 電源已不夠用?,F(xiàn)代設(shè)計需要多個電源電壓來支持新的微處理器、DSPFPGA。這些電源電壓中的每一個都需要監(jiān)控,以最大限度地提高系統(tǒng)可靠性。本文討論創(chuàng)新的監(jiān)控解決方案,這些解決方案可以監(jiān)控多個電源,以滿足當今復(fù)雜的電源排序要求。
2023-01-14 11:45:341488

如何為ATE應(yīng)用創(chuàng)建具有拉電流和灌電流功能的雙輸出電壓

本文詳細介紹一種創(chuàng)建雙輸出電壓的方法,該方法能為設(shè)備電源(DPS)提供正負電壓,并且只需要一個雙向電源。傳統(tǒng)的設(shè)備電源供電方法使用兩個雙向(拉電流和灌電流能力)電源,一個為正電壓供電,一個為
2023-03-17 13:20:011439

如何為ATE應(yīng)用創(chuàng)建具有拉電流和灌電流功能的雙輸出電壓

本文詳細介紹一種創(chuàng)建雙輸出電壓的方法,該方法能為設(shè)備電源(DPS)提供正負電壓,并且只需要一個雙向電源。傳統(tǒng)的設(shè)備電源供電方法使用兩個雙向(拉電流和灌電流能力)電源,一個為正電壓供電,一個為負電壓供電。這種配置不但笨重,且成本高昂。
2023-04-12 10:14:361281

如何為ATE應(yīng)用創(chuàng)建具有拉電流和灌電流功能的雙輸出電壓

本文詳細介紹一種創(chuàng)建雙輸出電壓的方法,該方法能為設(shè)備電源(DPS)提供正負電壓,并且只需要一個雙向電源。傳統(tǒng)的設(shè)備電源供電方法使用兩個雙向(拉電流和灌電流能力)電源,一個為正電壓供電,一個為負電壓供電。這種配置不但笨重,且成本高昂。
2023-06-13 11:12:321000

【世說設(shè)計】如何為ATE應(yīng)用創(chuàng)建具有拉電流和灌電流功能的雙輸出電壓

本文詳細介紹一種創(chuàng)建雙輸出電壓的方法,該方法能為設(shè)備電源(DPS)提供正負電壓,并且只需要一個雙向電源。傳統(tǒng)的設(shè)備電源供電方法使用兩個雙向(拉電流和灌電流能力)電源,一個為正電壓供電,一個為
2023-04-19 09:53:231020

dsp數(shù)字電源設(shè)計實例

選擇合適的電源電源設(shè)計的重要一步。常見的DSP應(yīng)用包括功率放大器、音頻處理器和控制器等。 電源的選擇應(yīng)根據(jù)DSP電路的特定要求來確定,包括電壓和電流需求。確保電源具有可接受的噪聲和穩(wěn)定性。 第二部分:電源濾波 電源濾波對DSP電路的性能和可
2023-10-16 16:35:482822

什么是供電電源?非特性對電源設(shè)計的影響?

什么是供電電源?為什么會有非特性?非特性對電源設(shè)計的影響? 供電電源是指電路供電范圍內(nèi)的最高和最低電壓值。對于大多數(shù)電路,其供電電源必須保持穩(wěn)定以確保電路正常工作。在實際應(yīng)用中
2023-10-29 11:40:022083

已全部加載完成