現(xiàn)在我們將技術(shù)創(chuàng)新引入中國(guó)市場(chǎng),那么我們的工作將如何對(duì)業(yè)界產(chǎn)生影響呢?首先,就以28nm為例。28nm的傳統(tǒng)工藝是用HP高性能工藝來(lái)做,而賽靈思發(fā)現(xiàn)這樣的工藝已不足以滿足今天市場(chǎng)環(huán)境的要求,即高性能低功耗。因此我們率先與TSMC聯(lián)合開(kāi)發(fā)出一個(gè)業(yè)界領(lǐng)先的工藝HPL,使產(chǎn)品的性能和功耗保持一定的平衡。同時(shí)我們還將這個(gè)工藝與全球其他公司一同分享,為全球的創(chuàng)新貢獻(xiàn)了一份力量。我們將會(huì)保持這一方面的領(lǐng)先。另外,通過(guò)專(zhuān)利IP的技術(shù),我們可以在芯片終端,把不同晶體管結(jié)合起來(lái),從而超越了摩爾定律。比如我們現(xiàn)有的Virtex-7 2000T里有68億個(gè)晶體管,其規(guī)模密度比目前英特爾(Intel)最大的處理器還要大兩倍,這在業(yè)界是創(chuàng)新領(lǐng)先的。第三方面,把ARM內(nèi)核與FPGA可編程的邏輯集合在同一個(gè)芯片里,形成一個(gè)可擴(kuò)展處理器平臺(tái)Zynq-7000 EPP, 使其可以作為嵌入式應(yīng)用,可以根據(jù)廠家的需求進(jìn)行差異化設(shè)計(jì)。最后一個(gè)重要的是,我們?cè)谠O(shè)計(jì)方面做了一些突破。傳統(tǒng)的FPGA數(shù)據(jù)時(shí)用描述語(yǔ)言來(lái)做的,而現(xiàn)在這一層次能夠提高到程序制作的水平。我們可以運(yùn)用C++的模型,能夠迅速地把它變成一個(gè)FPGA。賽靈思現(xiàn)在所從事的這些工作,將軟硬件結(jié)合使FPGA應(yīng)用變得更有效,為整個(gè)行業(yè)帶來(lái)的是革命性的變化。
我們賽靈思希望在以下幾個(gè)方面體現(xiàn)出我們的工作價(jià)值。首先,提高系統(tǒng)性能,降低整個(gè)系統(tǒng)的成本和功耗,加速開(kāi)發(fā)進(jìn)程。我們的一個(gè)客戶曾經(jīng)對(duì)我說(shuō),賽靈思現(xiàn)在的工作對(duì)于產(chǎn)業(yè)來(lái)說(shuō)是一個(gè)大事,意義相當(dāng)于六七十年代處理器(MCU)的發(fā)明。這是因?yàn)槲覀兊募夹g(shù)將傳統(tǒng)的邏輯集成,推進(jìn)到現(xiàn)在我們做的嵌入式應(yīng)用領(lǐng)域,再到未來(lái)通過(guò)工藝的領(lǐng)先,推出可擴(kuò)展處理平臺(tái)Zynq EPP,包括高層次的綜合工具,把這個(gè)硬件的設(shè)計(jì)變成可編程器件的市場(chǎng),加快整個(gè)業(yè)界發(fā)展的步伐。
聯(lián)手中國(guó)合作伙伴共同推動(dòng)中國(guó)“智”造
我們?cè)谥袊?guó)的參與主要體現(xiàn)在兩個(gè)方面。一個(gè)是中國(guó)"智"造,通過(guò)創(chuàng)造實(shí)現(xiàn)財(cái)富和全球的領(lǐng)先。另一個(gè)是人才培養(yǎng)。在座的很多老朋友也參與其中。這其中還包括北工大和賽靈思嵌入式系統(tǒng)國(guó)家級(jí)人才模式創(chuàng)新試驗(yàn)區(qū)。
最后,重復(fù)一下我們對(duì)中國(guó)的承諾。我們的新起點(diǎn)新藍(lán)圖,就是把我們的創(chuàng)新DNA植根中國(guó),為中國(guó)的智造加油。
電子發(fā)燒友App
























































評(píng)論