資料介紹
隨著多媒體圖像處理應用的迅速發(fā)展,體積小、重量輕、結(jié)構(gòu)靈活、處理能力強的嵌入式數(shù)字圖像處理系統(tǒng)在工業(yè)、醫(yī)學等方面都有越來越廣泛的需求。實時性高、計算復雜、數(shù)據(jù)量大是圖像處理系統(tǒng)面臨的重大挑戰(zhàn)。并行計算是提高處理速度最有效的技術(shù)之一,圖像并行處理技術(shù)為提高圖像處理效率提供了廣闊的空間。圖像并行處理包括并行算法和多處理器并行硬件系統(tǒng),圖像處理并行算法的執(zhí)行效率依賴于多處理器系統(tǒng)的硬件結(jié)構(gòu)。通常,一種并行結(jié)構(gòu)只適合于一類并行算法的映射。
20世紀90年代至今,圖像并行處理技術(shù)一直是圖像處理領(lǐng)域研究的熱點之一。參考文獻分別對并行處理結(jié)構(gòu)及其實現(xiàn)方法進行了探討,提出了流水結(jié)構(gòu)、分列并行等很有價值的硬件并行結(jié)構(gòu)框架。目前,圖像并行處理結(jié)構(gòu)設計面臨的主要問題可以概括為兩個方面:
?、賵D像并行處理硬件結(jié)構(gòu)復雜,在實際應用中圖像處理結(jié)構(gòu)的開發(fā)周期長、成本高;
?、诿嫦驁D像處理算法的硬件結(jié)構(gòu)針對性設計方法導致圖像處理平臺的可重用性差,調(diào)整、擴展和升級困難。
本文構(gòu)建的可重構(gòu)并行計算系統(tǒng)可以通過配置可重構(gòu)處理單元來滿足不同應用的計算要求。這樣的系統(tǒng)使圖像處理結(jié)構(gòu)設計與圖像處理的算法設計分離,具有很高的性能并且結(jié)構(gòu)靈活,能大大提高圖像處理并行算法的執(zhí)行效率和加速比。
1 傳統(tǒng)圖像并行處理技術(shù)
1.1 圖像并行處理系統(tǒng)概述
目前,用于嵌入式圖像處理系統(tǒng)的高速器件主要是DSP和FPGA。處理核心的合理選用是影響并行系統(tǒng)處理能力的一個關(guān)鍵因素。
并行處理的目的是通過采用多個處理單元同時處理輸入信息來縮短任務的執(zhí)行時間。在任務和算法確定的情況下,Amdahl定律可表明:加速比與任務并行度和處理單元個數(shù)密切相關(guān)。在任務并行度一定的情況下,增加處理單元所獲得的加速比有一個極限值,任務的并行度制約著并行處理機的性能。
在實際應用中,還必須考慮各個處理單元之間的數(shù)據(jù)交換和同步時間。由于比串行程序執(zhí)行增加了數(shù)據(jù)通信和同步等待等開銷,因此當加速比Sp《p(p為處理單元個數(shù))時,并行效率Eff《1。為使任務執(zhí)行時間縮短而Sp增大,增加處理單元個數(shù)p成為首要手段,同時要將任務進行更細粒度的劃分以增加任務的并行度。
如圖1所示,在增加處理單元和任務細粒度化的同時將帶來總通信量的增加,影響了Sp的增加并導致Eff呈下降趨勢。
1.2 并行計算硬件體系結(jié)構(gòu)
并行計算處理單元之間的網(wǎng)絡結(jié)構(gòu)大致可分為2種:一種是共享總線或共享存儲器系統(tǒng),稱為“緊耦合式并行系統(tǒng)”,如圖2所示;另一種是各處理單元有獨立的數(shù)據(jù)存儲器而通過通信口相連的分布式并行系統(tǒng),稱為“松耦合式系統(tǒng)”,如圖3所示。

兩種并行計算體系結(jié)構(gòu)的比較如表1所列。
1.3 并行算法到并行結(jié)構(gòu)的映射
一個任務要在多處理機系統(tǒng)上得到處理,首先必須將其分解成一些子任務,再由多處理系統(tǒng)中的各處理機分別處理這些子任務,協(xié)同完成該任務。如圖4所示,并行算法在并行硬件系統(tǒng)上的應用是一個映射過程。一類并行算法依賴于適合的并行網(wǎng)絡結(jié)構(gòu)才能高效率地運行。
20世紀90年代至今,圖像并行處理技術(shù)一直是圖像處理領(lǐng)域研究的熱點之一。參考文獻分別對并行處理結(jié)構(gòu)及其實現(xiàn)方法進行了探討,提出了流水結(jié)構(gòu)、分列并行等很有價值的硬件并行結(jié)構(gòu)框架。目前,圖像并行處理結(jié)構(gòu)設計面臨的主要問題可以概括為兩個方面:
?、賵D像并行處理硬件結(jié)構(gòu)復雜,在實際應用中圖像處理結(jié)構(gòu)的開發(fā)周期長、成本高;
?、诿嫦驁D像處理算法的硬件結(jié)構(gòu)針對性設計方法導致圖像處理平臺的可重用性差,調(diào)整、擴展和升級困難。
本文構(gòu)建的可重構(gòu)并行計算系統(tǒng)可以通過配置可重構(gòu)處理單元來滿足不同應用的計算要求。這樣的系統(tǒng)使圖像處理結(jié)構(gòu)設計與圖像處理的算法設計分離,具有很高的性能并且結(jié)構(gòu)靈活,能大大提高圖像處理并行算法的執(zhí)行效率和加速比。
1 傳統(tǒng)圖像并行處理技術(shù)
1.1 圖像并行處理系統(tǒng)概述
目前,用于嵌入式圖像處理系統(tǒng)的高速器件主要是DSP和FPGA。處理核心的合理選用是影響并行系統(tǒng)處理能力的一個關(guān)鍵因素。
并行處理的目的是通過采用多個處理單元同時處理輸入信息來縮短任務的執(zhí)行時間。在任務和算法確定的情況下,Amdahl定律可表明:加速比與任務并行度和處理單元個數(shù)密切相關(guān)。在任務并行度一定的情況下,增加處理單元所獲得的加速比有一個極限值,任務的并行度制約著并行處理機的性能。
在實際應用中,還必須考慮各個處理單元之間的數(shù)據(jù)交換和同步時間。由于比串行程序執(zhí)行增加了數(shù)據(jù)通信和同步等待等開銷,因此當加速比Sp《p(p為處理單元個數(shù))時,并行效率Eff《1。為使任務執(zhí)行時間縮短而Sp增大,增加處理單元個數(shù)p成為首要手段,同時要將任務進行更細粒度的劃分以增加任務的并行度。
如圖1所示,在增加處理單元和任務細粒度化的同時將帶來總通信量的增加,影響了Sp的增加并導致Eff呈下降趨勢。
1.2 并行計算硬件體系結(jié)構(gòu)
并行計算處理單元之間的網(wǎng)絡結(jié)構(gòu)大致可分為2種:一種是共享總線或共享存儲器系統(tǒng),稱為“緊耦合式并行系統(tǒng)”,如圖2所示;另一種是各處理單元有獨立的數(shù)據(jù)存儲器而通過通信口相連的分布式并行系統(tǒng),稱為“松耦合式系統(tǒng)”,如圖3所示。

兩種并行計算體系結(jié)構(gòu)的比較如表1所列。
1.3 并行算法到并行結(jié)構(gòu)的映射
一個任務要在多處理機系統(tǒng)上得到處理,首先必須將其分解成一些子任務,再由多處理系統(tǒng)中的各處理機分別處理這些子任務,協(xié)同完成該任務。如圖4所示,并行算法在并行硬件系統(tǒng)上的應用是一個映射過程。一類并行算法依賴于適合的并行網(wǎng)絡結(jié)構(gòu)才能高效率地運行。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 測量系統(tǒng)分析 1次下載
- 系統(tǒng)分析用戶指南(英文版) 0次下載
- 系統(tǒng)分析方法 0次下載
- 嵌入式多DSP圖像并行處理系統(tǒng)解析 0次下載
- 多DSP的高速通用并行處理系統(tǒng)研究與設計 6次下載
- 基于DSP和FPGA的模塊化實時圖像處理系統(tǒng)設計 9次下載
- 基于FPGA和DSP的高速圖像處理系統(tǒng) 20次下載
- 基于MC68000的SIMD并行多DSP圖像處理系統(tǒng)研究 14次下載
- 基于FPGA+DSP實時圖像采集處理系統(tǒng)設計 9次下載
- 基于SVPWM的變頻系統(tǒng)分析設計 10次下載
- 基于MATLAB的系統(tǒng)分析與設計信號處理 32次下載
- 基于MATLAB的系統(tǒng)分析與設計時頻分析 16次下載
- 基于多DSP的高速通用并行處理系統(tǒng)研究與設計 30次下載
- 基于VxWorks的多DSP并行處理系統(tǒng)的實現(xiàn)
- 系統(tǒng)分析ppt 0次下載
- 基于MATLAB的信號處理系統(tǒng)與分析 2.4k次閱讀
- 單端口網(wǎng)絡S參數(shù)測量系統(tǒng)分析 1.3k次閱讀
- 基于OMAP5910雙核處理器實現(xiàn)實時圖像處理系統(tǒng)的應用設計 3.2k次閱讀
- 基于DSP圖像處理系統(tǒng)構(gòu)成的光電搜索系統(tǒng)設計 1.9k次閱讀
- 基于DSP和ARM的音頻處理系統(tǒng)設計 3.6k次閱讀
- 基于FPGA和四端口存儲器的三DSP圖像處理系統(tǒng)詳解 1.5k次閱讀
- 8255A通用并行接口 多單片機處理系統(tǒng)并行通信分析 6.8k次閱讀
- 基于HD-SDI技術(shù)的高清圖像處理系統(tǒng)設計 2.8k次閱讀
- 一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設計與實現(xiàn) 5.7k次閱讀
- 實時圖像處理系統(tǒng)的DMA控制器設計 3k次閱讀
- 基于FPGA的視頻圖像處理系統(tǒng)的設計 5.3k次閱讀
- 基于多DSP與FPGA的實時圖像處理系統(tǒng)設計 4.7k次閱讀
- 基于DSP/BIOS的多信號并行處理軟件架構(gòu)設計 2.3k次閱讀
- 雙DSP柔性處理系統(tǒng)研究 1.6k次閱讀
- 基于DSP的最小圖像采集處理系統(tǒng)設計 2.7k次閱讀
下載排行
本周
- 1MDD品牌三極管BC807數(shù)據(jù)手冊
- 3.00 MB | 次下載 | 免費
- 2MDD品牌三極管BC817數(shù)據(jù)手冊
- 2.51 MB | 次下載 | 免費
- 3MDD品牌三極管D882數(shù)據(jù)手冊
- 3.49 MB | 次下載 | 免費
- 4MDD品牌三極管MMBT2222A數(shù)據(jù)手冊
- 3.26 MB | 次下載 | 免費
- 5MDD品牌三極管MMBTA56數(shù)據(jù)手冊
- 3.09 MB | 次下載 | 免費
- 6MDD品牌三極管MMBTA92數(shù)據(jù)手冊
- 2.32 MB | 次下載 | 免費
- 7STM32G474 HRTIME PWM 丟波問題分析與解決
- 1.00 MB | 次下載 | 3 積分
- 8新能源電動汽車高壓線束的銅鋁連接解決方案
- 2.71 MB | 次下載 | 2 積分
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費
- 2NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 3PC5502負載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 22次下載 | 免費
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8蘇泊爾DCL6909(即CHK-S009)單芯片電磁爐原理圖資料
- 0.08 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191439次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論