資料介紹
VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì):本書系統(tǒng)地介紹了一種硬件描述語言,即VHDL語言設(shè)計(jì)數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。這是電子電路設(shè)計(jì)方法上一次革命性的變化,也是邁向21世紀(jì)的電子工程師所必須掌握的專門知識(shí)。本書共分12章,第1章~第8章主要介紹VHDL語言的基本知識(shí)和使用VHDL語言設(shè)計(jì)簡(jiǎn)單邏輯電路的基本方法;第9章和第10章分別以定時(shí)器和接口電路設(shè)計(jì)為例,詳述了用VHDL語言設(shè)計(jì)復(fù)雜電路的步驟和過程;第11章簡(jiǎn)單介紹了VHDL語言93版和87版的主要區(qū)別;第12章介紹了MAX+PlusⅡ的使用說明。
本書以數(shù)字邏輯電路設(shè)計(jì)為主線,用對(duì)比手法來說明數(shù)字邏輯電路的電原理圖和VHDL語言程序之間的對(duì)應(yīng)關(guān)系,并列舉了眾多的實(shí)例。另外,還對(duì)設(shè)計(jì)中的有關(guān)技術(shù)如仿真、綜合等作了相應(yīng)說明。本書簡(jiǎn)明扼要,易讀易懂。它可作為大學(xué)本科和研究生的教科書,也可以作為一般從事電子電路設(shè)計(jì)工程師的自學(xué)參考書。
第1章 數(shù)字系統(tǒng)硬件設(shè)計(jì)概述
1.1 傳統(tǒng)的系統(tǒng)硬件設(shè)計(jì)方法
1.2 利用硬件描述語言(HDL)的硬件電路設(shè)計(jì)方法
1.3 利用VHDL語言設(shè)計(jì)硬件電路的優(yōu)點(diǎn)
第2章 VHDL語言程序的基本結(jié)構(gòu)
2.1 VHDL語言設(shè)計(jì)的基本單元及其構(gòu)成
2.2 VHDL語言構(gòu)造體的子結(jié)構(gòu)描述
2.3 包集合、庫及配置
第3章 VHDL語言的數(shù)據(jù)類型及運(yùn)算操作符
3.1 VHDL語言的客體及其分類
3.2 VHDL語言的數(shù)據(jù)類型
3.3 VHDL語言的運(yùn)算操作符
第4章 VHDL語言構(gòu)造體的描述方式
4.1 構(gòu)造體的行為描述方式
4.2 構(gòu)造體的寄存器傳輸(RTL)描述方式
4.3 構(gòu)造體的結(jié)構(gòu)描述方式
第5章 VHDL語言的主要描述語句
5.1 順序描述語句
5.2 并發(fā)描述語句
5.3 其它語句和有關(guān)規(guī)定的說明
第6章 數(shù)值系統(tǒng)的狀態(tài)模型
6.1 二態(tài)數(shù)值系統(tǒng)
6.2 三態(tài)數(shù)值系統(tǒng)
6.3 四態(tài)數(shù)值系統(tǒng)
6.4 九態(tài)數(shù)值系統(tǒng)
6.5 十二態(tài)數(shù)值系統(tǒng)
6.6 四十六態(tài)數(shù)值系統(tǒng)
第7章 基本邏輯電路設(shè)計(jì)
7.1 組合邏輯電路設(shè)計(jì)
7.2 時(shí)序電路設(shè)計(jì)
7.3 存貯器
第8章 仿真與邏輯綜合
8.1 仿真
8.2 邏輯綜合
第9章 計(jì)時(shí)電路設(shè)計(jì)實(shí)例
9.1 1/100s計(jì)時(shí)器的功能要求和結(jié)構(gòu)
9.2 1/100s計(jì)時(shí)控制芯片設(shè)計(jì)
第10章 微處理器接口芯片設(shè)計(jì)實(shí)例
10.2 SCI串行接口芯片設(shè)計(jì)實(shí)例
10.3 鍵盤接口芯片KBC設(shè)計(jì)實(shí)例
第11章 93版和87版VHDL語言的主要區(qū)別
11.1 VHDL語言版本的特點(diǎn)
11.2 87版到93版的移植問題
第12章 MAX+plusⅡ使用說明
12.1 MAX+plusⅡ概述
12.2 建立和編輯一個(gè)VHDL語言的工程文件
12.3 VHDL語言程序的編譯
12.4 VHDL語言程序的仿真
習(xí)題與思考題
附錄A VHDL語言文法一覽表
附錄B 屬性說明
附錄C VHDL標(biāo)準(zhǔn)包集合文件
本書以數(shù)字邏輯電路設(shè)計(jì)為主線,用對(duì)比手法來說明數(shù)字邏輯電路的電原理圖和VHDL語言程序之間的對(duì)應(yīng)關(guān)系,并列舉了眾多的實(shí)例。另外,還對(duì)設(shè)計(jì)中的有關(guān)技術(shù)如仿真、綜合等作了相應(yīng)說明。本書簡(jiǎn)明扼要,易讀易懂。它可作為大學(xué)本科和研究生的教科書,也可以作為一般從事電子電路設(shè)計(jì)工程師的自學(xué)參考書。
第1章 數(shù)字系統(tǒng)硬件設(shè)計(jì)概述
1.1 傳統(tǒng)的系統(tǒng)硬件設(shè)計(jì)方法
1.2 利用硬件描述語言(HDL)的硬件電路設(shè)計(jì)方法
1.3 利用VHDL語言設(shè)計(jì)硬件電路的優(yōu)點(diǎn)
第2章 VHDL語言程序的基本結(jié)構(gòu)
2.1 VHDL語言設(shè)計(jì)的基本單元及其構(gòu)成
2.2 VHDL語言構(gòu)造體的子結(jié)構(gòu)描述
2.3 包集合、庫及配置
第3章 VHDL語言的數(shù)據(jù)類型及運(yùn)算操作符
3.1 VHDL語言的客體及其分類
3.2 VHDL語言的數(shù)據(jù)類型
3.3 VHDL語言的運(yùn)算操作符
第4章 VHDL語言構(gòu)造體的描述方式
4.1 構(gòu)造體的行為描述方式
4.2 構(gòu)造體的寄存器傳輸(RTL)描述方式
4.3 構(gòu)造體的結(jié)構(gòu)描述方式
第5章 VHDL語言的主要描述語句
5.1 順序描述語句
5.2 并發(fā)描述語句
5.3 其它語句和有關(guān)規(guī)定的說明
第6章 數(shù)值系統(tǒng)的狀態(tài)模型
6.1 二態(tài)數(shù)值系統(tǒng)
6.2 三態(tài)數(shù)值系統(tǒng)
6.3 四態(tài)數(shù)值系統(tǒng)
6.4 九態(tài)數(shù)值系統(tǒng)
6.5 十二態(tài)數(shù)值系統(tǒng)
6.6 四十六態(tài)數(shù)值系統(tǒng)
第7章 基本邏輯電路設(shè)計(jì)
7.1 組合邏輯電路設(shè)計(jì)
7.2 時(shí)序電路設(shè)計(jì)
7.3 存貯器
第8章 仿真與邏輯綜合
8.1 仿真
8.2 邏輯綜合
第9章 計(jì)時(shí)電路設(shè)計(jì)實(shí)例
9.1 1/100s計(jì)時(shí)器的功能要求和結(jié)構(gòu)
9.2 1/100s計(jì)時(shí)控制芯片設(shè)計(jì)
第10章 微處理器接口芯片設(shè)計(jì)實(shí)例
10.2 SCI串行接口芯片設(shè)計(jì)實(shí)例
10.3 鍵盤接口芯片KBC設(shè)計(jì)實(shí)例
第11章 93版和87版VHDL語言的主要區(qū)別
11.1 VHDL語言版本的特點(diǎn)
11.2 87版到93版的移植問題
第12章 MAX+plusⅡ使用說明
12.1 MAX+plusⅡ概述
12.2 建立和編輯一個(gè)VHDL語言的工程文件
12.3 VHDL語言程序的編譯
12.4 VHDL語言程序的仿真
習(xí)題與思考題
附錄A VHDL語言文法一覽表
附錄B 屬性說明
附錄C VHDL標(biāo)準(zhǔn)包集合文件
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- VHDL的硬件描述語言基礎(chǔ)詳細(xì)資料說明 18次下載
- 硬件描述語言VHDL及其應(yīng)用的詳細(xì)說明 21次下載
- VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì) 0次下載
- 硬件描述語言VHDL 12次下載
- VHDL硬件描述語言 0次下載
- Verilog硬件描述語言 0次下載
- 硬件描述語言VHDL簡(jiǎn)介 0次下載
- 經(jīng)典教材-VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì)(第三版) 0次下載
- VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì) 8次下載
- [VHDL硬件描述語言與和數(shù)字邏輯電路設(shè)計(jì)].侯伯亭&顧新.掃描版 0次下載
- VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì) 0次下載
- 《VHDL與數(shù)字電路設(shè)計(jì)》 0次下載
- VHDL語言的程序結(jié)構(gòu)與數(shù)據(jù)類型
- VHDL硬件描述語言 pdf
- VHDL硬件描述語言教學(xué).
- fpga用的是什么編程語言 fpga用什么語言開發(fā) 5k次閱讀
- VHDL與Verilog硬件描述語言TestBench的編寫 2.6k次閱讀
- Verilog HDL的歷史 FPGA硬件描述語言設(shè)計(jì)流程 2.9k次閱讀
- 數(shù)字電路中組合邏輯電路設(shè)計(jì)步驟詳解 8k次閱讀
- 使用Verilog/SystemVerilog硬件描述語言練習(xí)數(shù)字硬件設(shè)計(jì) 2.7k次閱讀
- 什么是組合邏輯電路 如何使用verilog描述組合邏輯電路 6.5k次閱讀
- Verilog HDL和VHDL的區(qū)別 1.5w次閱讀
- 時(shí)序邏輯電路設(shè)計(jì) 9k次閱讀
- vhdl和verilog的區(qū)別_vhdl和verilog哪個(gè)好? 12.5w次閱讀
- verilog語言基本語句_verilog語言詞匯大全 9.6w次閱讀
- 時(shí)序邏輯電路分析有幾個(gè)步驟(同步時(shí)序邏輯電路的分析方法) 12.8w次閱讀
- 組合邏輯電路和時(shí)序邏輯電路比較_組合邏輯電路和時(shí)序邏輯電路有什么區(qū)別 9.5w次閱讀
- vhdl語言編寫 9秒倒計(jì)時(shí)器 7.4k次閱讀
- verilog語言與c語言的區(qū)別 1.3w次閱讀
- VHDL語言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用 1.5k次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1491次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費(fèi)
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計(jì)
- 0.23 MB | 4次下載 | 免費(fèi)
- 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評(píng)論