91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示
創(chuàng)作
電子發(fā)燒友網>電子資料下載>可編程邏輯>FPGA設計中常用的復位設計資料下載

FPGA設計中常用的復位設計資料下載

2021-04-10 | pdf | 132.24KB | 次下載 | 5積分

資料介紹

下面對FPGA設計中常用的復位設計方法進行了分類、分析和比較。 針對FPGA在復位過程中存在不可靠復位的現象,提出了提高復位設計可靠性的4種方法,包括清除復位信號上的毛刺、異步復位同步釋放、采用專用全局異步復位/置位資源和采用內部復位。上述方法可有效提高FPGA復位的可靠性。 對FPGA芯片而言,在給芯片加電工作前,芯片內部各個節(jié)點電位的變化情況均不確定、不可控,而這種不確定且不可控的情況會使芯片在上電后的工作狀態(tài)出現錯誤。 因此,在FPGA的設計中,為保證系統(tǒng)能可靠進進入工作狀態(tài),以及避免對FPGA輸出關聯的系統(tǒng)產生不良影響,FPGA上電后要進行復位,且為了消除電源開關過程中引起的抖動影響,復位信號需在電源穩(wěn)定后經過一定的延時才能撤銷,FPGA的復位信號需保證正確、穩(wěn)定、可靠。 在FPGA的設計中,多數情況下復位電路的功能雖能夠正常完成,但電路并未得到精確合理的設計,仍存在可靠性設計缺陷。為確保系統(tǒng)復位的可靠性,有必要對FPGA復位的可靠性設計方法進行研究。 1.復位設計方法分類 復位的目的是在仿真時將設計強制定位在一個可知狀態(tài),合理選擇復位方式是電路設計的關鍵。 根據與系統(tǒng)時鐘域的關系,復位電路可分為同步復位和異步復位。同步復位是指復位信號只在時鐘沿到來時,才有效。否則,無法完成對系統(tǒng)的復位工作。異步復位是指無論時鐘沿是否到來,只要復位信號有效,使對系統(tǒng)進行復位。 根據是否存在外部復位端口,復位電路又可分為外部復位和內部復位。外部復位是指復位信號主要來自外部引腳的輸入,如復位按鈕、電源模塊輸出等。內部復位信號則是主要由FPGA內部電路產生。 2.復位設計方法的比較 2.1 同步復位與異步復位 2.2.1 同步復位 指定同步復位時,always的敏感表中僅有一個時鐘沿信號,只有當時鐘沿采集到同步復位的有效電平時,才會在時鐘沿到達時刻進行復位操作。若目標器件或可用庫中的觸發(fā)器本身包含同步復位端口,則在實現同步復位電路時可直接調用同步復位端。然而多數目標器件的觸發(fā)器本身并不包含同步復位端口,需使復位信號與輸入信號組成某種組合邏輯,然后將其輸入到寄存器的輸入端。為了提高復位電路的優(yōu)先級,通常在電路描述時使用帶有優(yōu)先級的if…else結構,復位電路在第一個if下描述,其他電路在else或else…if分支中描述。復位電路綜合后的RTL圖如圖1所示。 圖1 同步復位電路圖 根據同步電路的特點,其電路優(yōu)點有: (1)同步復位有利于基于周期機制的仿真器進行仿真。 (2)使用同步復位可設計100%的同步時序電路,有利于時序分析,其綜合結果的頻率較高。 (3)同步復位僅在時鐘的有效沿生效,可有效避免因毛刺造成的亞穩(wěn)態(tài)和錯誤。 毛刺信號是由FPGA內部結構特征決定的,同步復位在進行復位和釋放復位信號時,僅當時鐘沿采到復位信號電平變化時進行相關操作,若復位信號樹的組合邏輯出現了某種毛刺,此時時鐘沿采到毛刺的概率較低,由此通過時鐘沿采樣,可有效過波復位電路組合邏輯產生的毛刺,增強了電路穩(wěn)定性。 同步復位的缺點有: (1)多數目標器件庫的觸發(fā)器本身并不包含同步復位端口,使用同步復位會增加更多邏輯資源。 (2)同步復位的最大問題在于必須保證復位信號的有效時間,需要一個脈寬延展器以確保復位信號有一定脈沖寬度,由此才能保證所有觸發(fā)器均能有效復位。由于同步復位僅當時鐘沿采到復位信號時才會進行復位操作,所以其信號的持續(xù)時間要大于設計的最長時鐘周期,以保證所有時鐘的有效沿都能采樣到同步復位信號。 事實上,僅保證同步復位信號的持續(xù)時間大于最慢的時鐘周期是不夠的,設計中還需考慮到同步復位信號樹通過所有相關組合邏輯路徑時的延時,以及由于時鐘布線產生的偏斜。只有同步復位大于時鐘最大周期,加上同步信號穿過的組合邏輯路徑延時和時鐘偏斜延時,才能確保同步復位的可靠。 2.2.2 異步復位 指定異步復位時,只需在always的敏感表中加人復位信號的有效沿即可,當復位信號有效沿到達時,無論時鐘沿是否有效,復位均會立即發(fā)揮其功能。 大多數目標器件和ASIC庫的觸發(fā)器均包含異步復位端口,異步復位會直接接人觸發(fā)器的異步復位端口,綜合后的RTL圖如圖2所示。 圖2 異步復位電路圖 根據異步電路的特點,異步復位的優(yōu)點有: (1)由于多數目標器件庫的觸發(fā)器都包含異步復位端口,異步復位會節(jié)約邏輯資源。 (2)異步復位設計簡單。 (3)對于多數FPGA,均有專用的全局異步復位/置位資源(GSR,Global Set Reset),還可使用GSR資源,異步復位到達所有寄存器的偏斜最小。 異步復位的缺點如下: (1)異步復位的作用和釋放與時鐘沿并無直接關系,異步復位生效時問題并不明顯;但當釋放異步復位時,若異步復位信號釋放時間和時鐘的有效沿到達時間幾乎一致,則容易造成觸發(fā)器輸出為亞穩(wěn)態(tài),形成邏輯錯誤。 (2)若異步復位邏輯樹的組合邏輯產生了毛刺,則毛刺的有效沿會使觸發(fā)器誤復位,造成邏輯錯誤。 2.3 外部復位和內部復位 外部復位,復位信號主要來自外部引腳的輸人。復位信號在電路板上可能會受到來自其他線路的串擾,因此可能產生毛刺,在無需復位系統(tǒng)時,毛刺信號可能導致系統(tǒng)誤復位。 內部復位,FPGA上電配置完成后,由FPGA內部電路產生復位信號,復位信號與時鐘同步。通常內部復位的設計方法是:設計一個初始值為0X0000的SRL16,將其輸人接高電平,輸出作為復位信號。 3.復位可靠性設計方法 3.1 消除復位信號上的毛刺 在系統(tǒng)設計中,若采用低有效復位信號,可按照圖3所示方法對復位信號中的毛刺進行消除。延時器件對數據進行延時的長度決定復位毛刺消除電路所能避免的毛刺長度,而延時器件的延時長度也決定需要提供有效復位信號的最短時間。 如果復位信號高有效,則將圖3中的或門改為與門使用。 為更好地消除毛刺,可在復位毛刺消除電路后再加上寄存器對復位信號進行時鐘同步。在通常復位電路的設計中,毛刺的長度一般情況下>1個時鐘周期, 3.2 異步復位同步釋放
FPGA plc 可編程 Verilog
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評論

查看更多

下載排行

本周

  1. 1MDD品牌三極管MMBT3906數據手冊
  2. 2.33 MB  |  次下載  |  免費
  3. 2MDD品牌三極管S9012數據手冊
  4. 2.62 MB  |  次下載  |  免費
  5. 3聯想flex2-14D/15D說明書
  6. 4.92 MB   |  次下載  |  免費
  7. 4收音環(huán)繞擴音機 AVR-1507手冊
  8. 2.50 MB   |  次下載  |  免費
  9. 524Pin Type-C連接器設計報告
  10. 1.06 MB   |  次下載  |  免費
  11. 6新一代網絡可視化(NPB 2.0)
  12. 3.40 MB  |  次下載  |  免費
  13. 7MS1000TA 超聲波測量模擬前端芯片技術手冊
  14. 0.60 MB   |  次下載  |  免費
  15. 8MS1022高精度時間測量(TDC)電路數據手冊
  16. 1.81 MB   |  次下載  |  免費

本月

  1. 1愛華AIWA HS-J202維修手冊
  2. 3.34 MB   |  37次下載  |  免費
  3. 2PC5502負載均流控制電路數據手冊
  4. 1.63 MB   |  23次下載  |  免費
  5. 3NB-IoT芯片廠商的資料說明
  6. 0.31 MB   |  22次下載  |  1 積分
  7. 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
  8. 0.63 MB   |  6次下載  |  1 積分
  9. 5UWB653Pro USB口測距通信定位模塊規(guī)格書
  10. 838.47 KB  |  5次下載  |  免費
  11. 6技嘉H110主板IT8628E_BX IO電路圖資料
  12. 2.61 MB   |  4次下載  |  1 積分
  13. 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
  14. 0.04 MB   |  4次下載  |  1 積分
  15. 8100W準諧振反激式恒流電源電路圖資料
  16. 0.09 MB   |  2次下載  |  1 積分

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935137次下載  |  10 積分
  3. 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
  4. 1.48MB  |  420064次下載  |  10 積分
  5. 3Altium DXP2002下載入口
  6. 未知  |  233089次下載  |  10 積分
  7. 4電路仿真軟件multisim 10.0免費下載
  8. 340992  |  191439次下載  |  10 積分
  9. 5十天學會AVR單片機與C語言視頻教程 下載
  10. 158M  |  183353次下載  |  10 積分
  11. 6labview8.5下載
  12. 未知  |  81602次下載  |  10 積分
  13. 7Keil工具MDK-Arm免費下載
  14. 0.02 MB  |  73822次下載  |  10 積分
  15. 8LabVIEW 8.6下載
  16. 未知  |  65991次下載  |  10 積分