完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 數(shù)字電路
用數(shù)字信號完成對數(shù)字量進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算的電路稱為數(shù)字電路,或數(shù)字系統(tǒng)。由于它具有邏輯運(yùn)算和邏輯處理功能,所以又稱數(shù)字邏輯電路?,F(xiàn)代的數(shù)字電路由半導(dǎo)體工藝制成的若干數(shù)字集成器件構(gòu)造而成。
文章:1155個(gè) 瀏覽:83421次 帖子:293個(gè)
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(4)
當(dāng)你需要將FPGA/CPLD內(nèi)部的信號通過管腳輸出給外部相關(guān)器件的時(shí)候,如果不影響功能最好是將這些信號通過用時(shí)鐘鎖存后輸出。因?yàn)橥ǔG闆r下一個(gè)板子是工作...
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(3)
注意:當(dāng)使用多級非門的時(shí)候綜合器往往會(huì)將其優(yōu)化掉,因?yàn)榫C合器會(huì)認(rèn)為一個(gè)信號非兩次還是它自己。 需要說明的是在FPGA/CPLD內(nèi)部結(jié)構(gòu)是一種標(biāo)準(zhǔn)的宏單元...
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(2)
異步設(shè)計(jì)不是總能滿足(它們所饋送的觸發(fā)器的)建立和保持時(shí)間的要求。因此,異步輸入常常會(huì)把錯(cuò)誤的數(shù)據(jù)鎖存到觸發(fā)器,或者使觸發(fā)器進(jìn)入亞穩(wěn)定的狀態(tài),在該狀態(tài)下...
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(1)
在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對時(shí)序控制的抽象度也相應(yīng)提高,因此在設(shè)計(jì)中較難把握,但在理解RTL電路時(shí)序模型...
建立時(shí)間(setuptime)是指在觸發(fā)器的時(shí)鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間,如果建立時(shí)間不夠,數(shù)據(jù)將不能在這個(gè)時(shí)鐘上升沿被打入觸發(fā)器...
學(xué)習(xí)FPGA需要注意的幾個(gè)重要問題
如何學(xué)好FPGA呢,很多人很困惑,多數(shù)停留在基礎(chǔ)位置徘徊,我就這方面問題給大家談幾點(diǎn)自己的看法。
數(shù)字電路是實(shí)現(xiàn)一定邏輯功能的電路,稱為邏輯電路,又稱為開關(guān)電路。這種電路中的晶體管一般都工作在開關(guān)狀態(tài)。數(shù)字電路可以由分立元件構(gòu)成(如反相器、自激多諧振...
隨著人們對數(shù)據(jù)處理和運(yùn)算的需求越來越高,電子產(chǎn)品的核心—芯片的工藝尺寸越來越小,工作的頻率越來越高,目前處理器的核心頻率已達(dá)Ghz,數(shù)字信號更短的上升和...
作為一位硬件工程師,必須面對的就是兩個(gè)基本電路:模擬電路和數(shù)字電路。下面我們就來了解一下這兩個(gè)電路的基本知識。 一、模擬電路與數(shù)字電路的定義及特點(diǎn): 模...
要看懂?dāng)?shù)字電路圖,首先應(yīng)掌握一些數(shù)字電路的基本知識;其次是了解二進(jìn)制邏輯單元的各種邏輯符號及輸出、輸入關(guān)系;然后還應(yīng)掌握一些邏輯代數(shù)的知識。具備了這些基...
2016-11-16 標(biāo)簽:數(shù)字電路 1.7萬 0
在高速PCB的設(shè)計(jì)過程中,布線是技巧最細(xì)、限定最高的,工程師在這個(gè)過程中往往會(huì)面臨各種問題。本文將首先對PCB做一個(gè)基礎(chǔ)的介紹,同時(shí)對布線的原則做一個(gè)簡...
相近又有所區(qū)別,解析射頻和數(shù)字電路設(shè)計(jì)的差異
就高速數(shù)字電路而言,雖然電壓還是重點(diǎn)關(guān)注對象,但是其設(shè)計(jì)方法和射頻電路的設(shè)計(jì)方法相近,也需要考慮阻抗阻抗匹配,因?yàn)榉瓷潆妷旱拇嬖跁?huì)導(dǎo)致額外的誤碼率。
數(shù)字電路PCB設(shè)計(jì)中的EMI控制技術(shù)
EMI 的產(chǎn)生是由于電磁干擾源通過耦合路徑將能量傳遞給敏感系統(tǒng)造成的。它包括經(jīng)由導(dǎo)線或公共地線的傳導(dǎo)、通過空間輻射或通過近場耦合三種基本形式。
在《數(shù)字電路之如雷貫耳的“邏輯電路”》、《數(shù)字電路之?dāng)?shù)字集成電路IC》之后,本文是數(shù)字電路入門3,將帶來「時(shí)序電路」的講解,及其核心部件觸發(fā)器的工作原理...
2016-08-01 標(biāo)簽:電路設(shè)計(jì)時(shí)序電路數(shù)字電路 2.0萬 0
在上一期《數(shù)字電路之如雷貫耳的“邏輯電路”》中我們了解了基本的邏輯電路,本期將講解數(shù)字IC的基礎(chǔ)和組合電路。
2016-07-29 標(biāo)簽:TTL數(shù)字電路數(shù)字集成電路 7.8k 0
本文我們將從“數(shù)字意味著什么?”開始,講解數(shù)字電路的基本設(shè)計(jì)方法。什么是“模擬”和“數(shù)字”。在自然界中,象聲音、溫度、光等信息是以連續(xù)的值進(jìn)行變化的。這...
在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿足抗干擾性 的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。
射頻和數(shù)字電路設(shè)計(jì)的區(qū)別
對于高速數(shù)字電路而言,雖然還是關(guān)注電壓,但是其設(shè)計(jì)方法和射頻電路的設(shè)計(jì)方法相近,也需要考慮阻抗阻抗匹配,因?yàn)榉瓷潆妷旱拇嬖跁?huì)導(dǎo)致額外的誤碼率
EDA技術(shù)在數(shù)字電路設(shè)計(jì)方案中的影響
隨著科學(xué)研究與技術(shù)開發(fā)市場化,采用傳統(tǒng)電子設(shè)計(jì)手段在較短時(shí)間內(nèi)完成復(fù)雜電子系統(tǒng)設(shè)計(jì),已經(jīng)越來越難完成了。EDA(EleCTRonICs Design A...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |