完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > cpld
CPLD(Complex Programmable Logic Device)復(fù)雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來(lái)的器件,相對(duì)而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開(kāi)發(fā)軟件平臺(tái),用原理圖、硬件描述語(yǔ)言等方法,生成相應(yīng)的目標(biāo)文件,通過(guò)下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。
文章:655個(gè) 瀏覽:173975次 帖子:504個(gè)
基于CPLD的LED顯示屏控制系統(tǒng)的設(shè)計(jì)
文章主要闡述以單片機(jī)+CPLD的方案進(jìn)行的LED大屏幕顯示控制系統(tǒng)的設(shè)計(jì)。以單片機(jī)作為系統(tǒng)的數(shù)據(jù)通信控制和擴(kuò)展其它功能,CPLD作為顯示屏正常動(dòng)態(tài)顯示的...
智能變槳:基于DSP與CPLD協(xié)同處理的高動(dòng)態(tài)飛行器主槳電動(dòng)變槳距伺服控制系統(tǒng)
電動(dòng)式變槳距伺服控制系統(tǒng)是一種通過(guò)電動(dòng)執(zhí)行機(jī)構(gòu)來(lái)調(diào)整飛行器主槳槳距角的高精度控制系統(tǒng)。其核心原理是通過(guò)改變槳葉迎風(fēng)面與縱向旋轉(zhuǎn)軸的夾角,即槳距角,來(lái)優(yōu)化...
2025-11-22 標(biāo)簽:dspcpld控制系統(tǒng) 1.6k 0
在單片機(jī)應(yīng)用系統(tǒng)中,存在多種形式的外部數(shù)據(jù)輸入接口界面,例如RS-232C串行通信、鍵盤輸入等[1,4] 。其中利用鍵盤接口輸入數(shù)據(jù),是實(shí)現(xiàn)現(xiàn)場(chǎng)實(shí)時(shí)調(diào)試...
Altera起價(jià)只有49美元的開(kāi)發(fā)套件擴(kuò)展了低成本系列產(chǎn)品
10月15號(hào),北京——Altera公司 (Nasdaq: ALTR)今天宣布,新增五款基于其Cyclone V FPGA的低成本開(kāi)發(fā)套件。這些新開(kāi)發(fā)套件...
基于MCU+CPLD的新型光柵數(shù)顯系統(tǒng)設(shè)計(jì)
基于MCU+CPLD的新型光柵數(shù)顯系統(tǒng)設(shè)計(jì) 1 引言 光柵數(shù)顯系統(tǒng)主要用于普通機(jī)床,可直接顯示機(jī)床加丁的長(zhǎng)度值,有助于提高加工精度和效率。目前...
基于MCU CPLD變壓器測(cè)試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
基于MCU CPLD變壓器測(cè)試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 1 引言 ???? BX型信號(hào)變壓器,BG型軌道變壓器和ZG型硅整流器作為鐵路信號(hào)電器設(shè)備的前端,...
FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計(jì)
隨著大規(guī)模和超大規(guī)模FPGA/CPLD器件的誕生和發(fā)展,以HDL(硬件描述語(yǔ)言)為工具、FPGA/CPLD器件為載體的EDA技術(shù)的應(yīng)用越來(lái)越廣泛.從...
2010-09-10 標(biāo)簽:fpgacpld狀態(tài)機(jī) 1.6k 0
萊迪思半導(dǎo)體公司和富昌電子宣布簽署一項(xiàng)全球代理協(xié)議,富昌電子負(fù)責(zé)銷售萊迪思所有產(chǎn)品系列的創(chuàng)新型低功耗、低成本FPGA、CPLD和可編程電源管理設(shè)計(jì)解決方案...
用CPLD實(shí)現(xiàn)DSP與PLX9054之間的連接
摘要: 介紹了利用CPLD實(shí)現(xiàn)DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計(jì)方法,并給出了相應(yīng)的系統(tǒng)設(shè)計(jì)原理圖...
2009-06-20 標(biāo)簽:CPLD 1.6k 0
AG32 MCU 產(chǎn)品支持多種接口外設(shè),具備與業(yè)界主流產(chǎn)品的兼容性,并內(nèi)置額外的2K FPGA 可編程邏輯。 ? 產(chǎn)品支持 LQFP-48,LQFP-6...
本文采用計(jì)算機(jī)ISA、PCI總線和打印機(jī)接口設(shè)計(jì)加密電路。利用CPLD設(shè)計(jì)電路,具有加密性能好的特點(diǎn)。通過(guò)串行EEPROM AT93C46設(shè)計(jì)一個(gè)并行加...
2009-03-28 標(biāo)簽:CPLD加密電路計(jì)算機(jī)總線 1.6k 0
在數(shù)字電子領(lǐng)域,CPLD和ASIC是兩種廣泛使用的集成電路技術(shù)。它們各自有著獨(dú)特的優(yōu)勢(shì)和局限性,適用于不同的應(yīng)用場(chǎng)景。 1. 定義與基本原理 1.1 C...
2025-01-23 標(biāo)簽:cpldasic集成電路技術(shù) 1.6k 0
隨著汽車工業(yè)的快速發(fā)展,汽車電子系統(tǒng)變得越來(lái)越復(fù)雜,對(duì)電子控制單元(ECU)的性能要求也越來(lái)越高。CPLD作為一種可編程邏輯器件,以其靈活性、低功耗和快...
萊迪思iCE40 FPGA榮獲"環(huán)境設(shè)計(jì)"獎(jiǎng)
電子發(fā)燒友網(wǎng)訊 :2012年10月4日 Lattice萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天宣布其超低密度iCE40FPGA系列榮獲著名的e-...
采用單片機(jī)和CPLD控制的任意波形發(fā)生器的設(shè)計(jì)
在電子工程設(shè)計(jì)與測(cè)試中,常常需要一些復(fù)雜的、具有特殊要求的信號(hào),要求其波形可任意產(chǎn)生,頻率方便可調(diào)。 結(jié)合實(shí)際需要,我們?cè)O(shè)計(jì)了一種任意波形發(fā)生器。電路設(shè)
基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)
基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn) 帶有I2C總線接口的器件可以十分方便地將一個(gè)或多個(gè)單片機(jī)及外圍器件組成單片機(jī)系統(tǒng)。盡管這種總線結(jié)構(gòu)沒(méi)...
摘要: 介紹了出租車計(jì)費(fèi)器系統(tǒng)的組成及工作原理,簡(jiǎn)述了在EDA平臺(tái)上用單片CPLD器件構(gòu)成該數(shù)字系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)過(guò)程。論述了車型調(diào)整模塊、計(jì)程模塊、計(jì)費(fèi)模塊
VHDL語(yǔ)言在FPGA/CPLD開(kāi)發(fā)中的應(yīng)用?
【摘 要】 通過(guò)設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開(kāi)發(fā)FPGA/CPLD的方法,以...
2009-05-10 標(biāo)簽:CPLD 1.5k 0
這里的面積指一個(gè)設(shè)計(jì)消耗FPGA/CPLD的邏輯資源的數(shù)量,對(duì)于FPGA可以用消耗的FF(觸發(fā)器)和LUT(查找表)來(lái)衡量,更一般的衡量方式可以用設(shè)計(jì)所...
AMD宣布停產(chǎn)多款CPLD和FPGA產(chǎn)品
就電子元器件而言,今天的消費(fèi)市場(chǎng)飛速發(fā)展導(dǎo)致標(biāo)準(zhǔn)的芯片的生命周期越來(lái)越短?,F(xiàn)在典型的生命周期是三年左右,包括導(dǎo)入期,成熟期和衰退期,最終宣布停產(chǎn)。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |