完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dds
DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現(xiàn)設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)。
文章:381個(gè) 瀏覽:156674次 帖子:375個(gè)
基于FPGA的DDS+DPLL跳頻信號(hào)源設(shè)計(jì)
本文主要研究了一種基于FPAG、自頂向下、模塊化、用于頻率綜合器的全數(shù)字鎖相環(huán)設(shè)計(jì)方法。應(yīng)用Verilog硬件描述語(yǔ)言使設(shè)計(jì)更加靈活,不僅縮短了設(shè)計(jì)周期...
CPLD實(shí)現(xiàn)DDS正弦信號(hào)發(fā)生器設(shè)計(jì)
本文實(shí)現(xiàn)了DDS正弦信號(hào)的發(fā)生,限于CPLD的128宏單元不夠用也不知道怎么優(yōu)化,后來(lái)就干脆把按鍵、頻率顯示、頻率控制字交給單片機(jī)控制產(chǎn)生,再由單片機(jī)講...
直播回顧與精選Q&A | 時(shí)間敏感網(wǎng)絡(luò)TSN與DDS的融合挑戰(zhàn)
1月10日晚20:00-21:00,虹科技術(shù)工程師羅工為大家分享了“時(shí)間敏感網(wǎng)絡(luò)TSN與DDS的融合挑戰(zhàn)”,主要內(nèi)容包括TSN與DDS協(xié)議概述,以及TS...
基于DDS的超聲波電機(jī)測(cè)試電源設(shè)計(jì)
超聲波電機(jī)(USM)具有能夠直接輸出低轉(zhuǎn)速大力矩,瞬態(tài)響應(yīng)快(可達(dá)ms量級(jí))、定位精度高(可達(dá)nm量級(jí)),無(wú)電磁干擾等諸多優(yōu)點(diǎn)。USM的運(yùn)行需要有兩路具...
在研究基本相位擾動(dòng)法的基礎(chǔ)上,提出了一種新的二階相位擾動(dòng)法,該方法可使雜散分量的抑制達(dá)到每相位位18 dB。因此在同樣雜散精度的要求下,使用該方法的設(shè)計(jì)...
2011-08-19 標(biāo)簽:DDS相位擾動(dòng)雜散抑制 3.1k 0
基于DDS理論的多模式多波形雷達(dá)信號(hào)源設(shè)計(jì)
雷達(dá)信號(hào)源的設(shè)計(jì)在雷達(dá)測(cè)試中有著非常重要的作用。FPGA具有集成度高、通用性好、設(shè)計(jì)靈活、編程方便等諸多優(yōu)點(diǎn),因此采用AD9854和FPGA來(lái)設(shè)計(jì)雷達(dá)信號(hào)源。
2012-02-10 標(biāo)簽:DDS雷達(dá)信號(hào)源 3k 0
怎么利用DDS IP實(shí)現(xiàn)非重復(fù)掃描系統(tǒng)
一個(gè)不容忽視的現(xiàn)實(shí)是:很多時(shí)候,我們穿衣服時(shí)第一道扣子扣錯(cuò)了,卻總在扣最后一道扣子的時(shí)候才發(fā)現(xiàn)。衣服的扣子扣錯(cuò)了,大不了再扣一遍,但人生的扣子一旦扣錯(cuò)了...
2021-07-02 標(biāo)簽:fpga芯片轉(zhuǎn)換器 2.9k 0
基于Raspberry Pi的快速系統(tǒng)原型設(shè)計(jì)
從硬件和軟件的角度來(lái)看,I-Pi 的模塊化方法使其盡可能接近 Arduino 或 Raspberry Pi 的開(kāi)箱即用用戶體驗(yàn)。那就只剩下成本問(wèn)題了。
AT&T在蜂窩網(wǎng)絡(luò)中使用DSS技術(shù),在地區(qū)的部分網(wǎng)絡(luò)”首發(fā)”
AT&T宣布,將開(kāi)始在其蜂窩網(wǎng)絡(luò)中使用動(dòng)態(tài)頻譜共享(DSS)。盡管最初的規(guī)模很小,但該運(yùn)營(yíng)商表示這項(xiàng)技術(shù)會(huì)在其5G擴(kuò)展的過(guò)程中扮演“重要角色”。
2020-06-08 標(biāo)簽:網(wǎng)絡(luò)dds5g 2.9k 0
基于DDS技術(shù)的超聲波功率源的設(shè)計(jì)
本文提出了一種基于現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)的DDS技術(shù)用來(lái)產(chǎn)生超聲波功率源的方案,并已將其應(yīng)用在實(shí)際的聲學(xué)研究中。
精確控制DDS輸出信號(hào)幅度的新方法 DDS技術(shù)作為一種先進(jìn)的直接數(shù)字頻率合成技術(shù),用數(shù)字控制的方法從一個(gè)頻率基準(zhǔn)源產(chǎn)生多種頻率,具有高可靠性、高集成度...
2008-10-15 標(biāo)簽:DDS 2.8k 0
,本文將在對(duì)DDS的基本原理進(jìn)行深入理解的基礎(chǔ)上,采用多級(jí)流水線控制技術(shù)對(duì)DDS的VHDL語(yǔ)言實(shí)現(xiàn)進(jìn)行優(yōu)化,把該設(shè)計(jì)適配到Xilinx公司的最新90nm...
2011-08-22 標(biāo)簽:DDS 2.8k 1
物聯(lián)網(wǎng)中常見(jiàn)通信協(xié)議的特點(diǎn)和優(yōu)勢(shì)
XMPP(The Extensible Messaging and Presence Protocol,即可擴(kuò)展通訊和表示協(xié)議)是一種基于標(biāo)準(zhǔn)通用標(biāo)記語(yǔ)...
2023-05-05 標(biāo)簽:通信協(xié)議物聯(lián)網(wǎng)HTTP 2.7k 0
函數(shù)信號(hào)發(fā)生器產(chǎn)生信號(hào)的方法有哪些?
函數(shù)信號(hào)發(fā)生器產(chǎn)生信號(hào)的方法有哪些? 函數(shù)信號(hào)發(fā)生器是一種在電子設(shè)備測(cè)試和測(cè)量中常用的儀器,用于產(chǎn)生特定的信號(hào)波形。它可以模擬不同類型的信號(hào),例如正弦波...
2023-11-20 標(biāo)簽:鎖相環(huán)DDS函數(shù)信號(hào)發(fā)生器 2.6k 0
基于DDS+PLL實(shí)現(xiàn)跳頻信號(hào)源的設(shè)計(jì)方法
航空通信設(shè)備包括短波通信、超短波通信設(shè)備,短波、超短波通信設(shè)備又分為常規(guī)通信方式和跳頻通信方式,跳頻通信因具有抗干擾性強(qiáng)、抗偵測(cè)能力好、頻譜利用率高和易
隨著電子技術(shù)的不斷發(fā)展,傳統(tǒng)的頻率合成技術(shù)逐漸不能滿足人們對(duì)于頻率轉(zhuǎn)換速度、頻率分辨率等方面的追求,直接數(shù)字頻率合成技術(shù)應(yīng)運(yùn)而生。
2022-07-03 標(biāo)簽:fpga轉(zhuǎn)換器頻率 2.5k 0
AT&T宣布了其低頻5G網(wǎng)絡(luò)的又一次大規(guī)模擴(kuò)張,稱它現(xiàn)在覆蓋了超過(guò)1.6億美國(guó)人。亞特蘭大、巴吞魯日、納什維爾和塔拉哈西等137個(gè)城市的AT&T手機(jī)上都...
DDS正弦波音調(diào)發(fā)生器的設(shè)計(jì)
相位累加器寄存器的輸出代表生成波形的當(dāng)前相位。由于相位到正弦或相位到余弦映射器引擎,每個(gè)離散累加器輸出相位值隨后被轉(zhuǎn)換為幅度正弦或余弦數(shù)據(jù)或樣本。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |