完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12961個(gè) 瀏覽:637159次 帖子:8006個(gè)
在 FPGA 設(shè)計(jì)進(jìn)程中,時(shí)序收斂無(wú)疑是一項(xiàng)艱巨的任務(wù)。低估這項(xiàng)任務(wù)的復(fù)雜性常常導(dǎo)致工作規(guī)劃面臨無(wú)休止的壓力。賽靈思提供了諸多工具,用于幫助縮短時(shí)序收斂...
淺談Ultrascale、Ultrascale+ Serdes與7 Series GTX/GTH的區(qū)別
在Serdes流行之前,芯片之間的數(shù)據(jù)傳輸主要靠低俗串行接口和并行接口,存在諸如傳輸速率低、占用IO數(shù)量多、硬件連接復(fù)雜化等弊端。Serdes的出現(xiàn)簡(jiǎn)化...
2022-08-02 標(biāo)簽:fpgaXilinxUltraScale 7.5k 0
在開(kāi)發(fā)一個(gè)加速程序的之前,有一個(gè)很重要的步驟:正確設(shè)計(jì)程序架構(gòu)。開(kāi)發(fā)人員需要明確軟件應(yīng)用程序中哪一部分是需要硬件加速的,并且它多少的并行量,以保證硬件加...
基于ZCU106實(shí)現(xiàn)PL PCIE Tandem PROM功能 從而滿足100MS之內(nèi)主板能識(shí)別PCIE接口
現(xiàn)在大規(guī)模FPGA的bitstream比較大導(dǎo)致板卡從上電到FPGA配置完成的時(shí)間遠(yuǎn)遠(yuǎn)超過(guò)100MS的要求,從而電腦端無(wú)法正常識(shí)別到PCIE設(shè)備。為此X...
使用ICAP在SPI模式下執(zhí)行Spartan-3AN多重啟動(dòng)
(UG332) 即為《Spartan-3 系列配置用戶指南》。在此用戶指南中,并未涵蓋有關(guān)從 SPI 閃存啟動(dòng)時(shí),如何使用內(nèi)部配置訪問(wèn)端口 (ICAP)...
借助多功能Xilinx Zynq Ultrascale+ MPSoC加速計(jì)算密集型應(yīng)用開(kāi)發(fā)
計(jì)算密集型應(yīng)用是指需要大量復(fù)雜計(jì)算的任何計(jì)算機(jī)應(yīng)用。像 AI 推理、大數(shù)據(jù)分析、網(wǎng)絡(luò)和科學(xué)研究建模之類(lèi)就是如今的一些比較流行的計(jì)算密集型應(yīng)用。Xilin...
近年來(lái),向基于NAND閃存的存儲(chǔ)遷移和非易失性存儲(chǔ)器快車(chē)?(NVMe?)的引入,為技術(shù)公司以不同的方式"做存儲(chǔ)"增加了許多機(jī)會(huì)。實(shí)時(shí)...
利用BittWare FPGA解決方案構(gòu)建NVMe Over Fabrics
自從非易失性存儲(chǔ)器快車(chē)(NVMe)協(xié)議問(wèn)世以來(lái),數(shù)據(jù)中心客戶廣泛采用了這項(xiàng)新技術(shù),它為存儲(chǔ)應(yīng)用帶來(lái)了更高的性能和低延遲。NVMe的功能集使該技術(shù)成為市場(chǎng)...
JESD204B標(biāo)準(zhǔn)的ADC與FPGA的接口應(yīng)用判斷
本文闡釋了JESD204B標(biāo)準(zhǔn)的ADC與FPGA的接口,如何判斷其是否正常工作,以及可能更重要的是,如何在有問(wèn)題時(shí)排除故障。文中討論的故障排除技術(shù)可以采...
2022-08-02 標(biāo)簽:fpga轉(zhuǎn)換器adc 2.6k 0
一種用于快速原型開(kāi)發(fā)的嵌入式系統(tǒng)架構(gòu)
本文重點(diǎn)介紹分立式微控制器 (MCU) 和分立式現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 的組合,展示了這種架構(gòu)如何適合高效和迭代的設(shè)計(jì)過(guò)程。利用研究資料、實(shí)證結(jié)...
雪球期權(quán)價(jià)格計(jì)算的FPGA實(shí)現(xiàn)
本文為解決基于C++的傳統(tǒng)定價(jià)程序帶來(lái)的處理時(shí)間長(zhǎng)、延遲高、處理速率低的問(wèn)題,提出并實(shí)現(xiàn)了一種基于FPGA的并行流水線計(jì)算處理設(shè)計(jì),能夠完成對(duì)雪球期權(quán)的...
GTX/GTH/GTY/GTP/GTZ/GTM有什么區(qū)別
不同芯片上使用的高速收發(fā)器也不同,而且同樣是GTX,不同系列芯片上的速率也可能不同。比如7系列的FPGA,GTP最高可以達(dá)到6.6Gb/s,GTX最高1...
FPGA是電子器件中的萬(wàn)能芯片,Xilinx FPGA處于行業(yè)龍頭地位更是非常靈活。FPGA管腳兼容性強(qiáng),能跟絕大部分電子元器件直接對(duì)接。Xilinx ...
如何使用其gearbox功能來(lái)實(shí)現(xiàn)不同的比率的串并轉(zhuǎn)換功能
在SelectIO簡(jiǎn)介連載一中介紹了其架構(gòu),本章會(huì)繼續(xù)介紹如何使用其gearbox功能來(lái)實(shí)現(xiàn)不同的比率的串并轉(zhuǎn)換功能。7 Series FPGA中LVD...
如何采用FPGA自行設(shè)計(jì)一款LDPC編解碼器呢
LDPC碼屬于前向糾錯(cuò)碼的一類(lèi),用于在噪聲傳輸信道中發(fā)送信息。這些碼可以用一個(gè)奇偶校驗(yàn)矩陣來(lái)描述,該矩陣主要包含0和少量的1。
IC設(shè)計(jì)中多時(shí)鐘域設(shè)計(jì)常用方法及其問(wèn)題
假如考慮處理器和存儲(chǔ)器的工作頻率為500MHz,帶有存儲(chǔ)器控制器的浮點(diǎn)引擎的工作頻率為666.66MHz,總線接口和高速接口工作頻率為250MHz,則該...
Intel的FPGA和SoCs FPGA進(jìn)行設(shè)計(jì)和開(kāi)發(fā)
Open CL(開(kāi)放運(yùn)算語(yǔ)言)在概念上更加抽象,該框架適用于編寫(xiě)可跨異構(gòu)平臺(tái)執(zhí)行的程序。除了 FPGA,這些平臺(tái)還包括中央處理單元 (CPU)、圖形處理...
2022-08-01 標(biāo)簽:fpgasram物聯(lián)網(wǎng) 1.9k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |