完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12962個 瀏覽:637182次 帖子:8006個
混頻就是把兩個不同的頻率信號混合,得到第三個頻率。在模擬電路中經(jīng)常見到的就是把接收機接收到的高頻信號,經(jīng)過混頻變成中頻信號,再進行中頻放大,以提高接收機...
基于FPGA實時圖像邊緣檢測系統(tǒng)的實現(xiàn)
上篇我們介紹了相關(guān)的算法原理以及外設(shè)特性,本篇我們將介紹一下基于FPGA的實時圖像邊緣檢測系統(tǒng)的實現(xiàn)方案,算法的Verilog實現(xiàn)以及最終實現(xiàn)的檢測效果。
2022-04-21 標(biāo)簽:fpga檢測系統(tǒng)圖像邊緣 3.7k 0
一個按一定速度沿x軸行進,同時半徑按一定頻率在圓周上滑動的圓,最后留下的痕跡就是一個正余弦波。
使用VIvado封裝自定IP并使用IP創(chuàng)建工程
在FPGA實際的開發(fā)中,官方提供的IP并不是適用于所有的情況,需要根據(jù)實際修改,或者是在自己設(shè)計的IP時,需要再次調(diào)用時,我們可以將之前的設(shè)計封裝成自定...
ADC和DAC是FPGA與外部信號的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號,因此使用并行ADC...
數(shù)字設(shè)計中,“時鐘”表示在寄存器間可靠地傳輸數(shù)據(jù)所需的參考時間。Vivado的時序引擎通過時鐘特征來計算時序路徑需求,通過計算裕量(Slack)的方法報...
由于FPGA內(nèi)部的開關(guān)活動,將單個頻率調(diào)制到太赫茲載波上,并在一定距離處接收該調(diào)制頻率。他們研究了偏振和接收機距離對后向散射信號的影響,發(fā)現(xiàn)在發(fā)射機和接...
DigilentBasys3板是一款功能強大的板,可用于開始開發(fā)FPGA項目。它為用戶提供了一個Artix35T設(shè)備、USB-UART、四個Pmod——...
2022-05-03 標(biāo)簽:fpga 9.7k 0
摘要:你點亮過多少板子的LED燈呢?有很多小伙伴要求講一下STM32、FPGA、Liunx三者之間有什么不同。其實不同點很多,口說無憑,今天就來點亮一下...
要求同時具備設(shè)計面積最小、運行頻率最高是不現(xiàn)實的。更科學(xué)的設(shè)計目標(biāo)應(yīng)該是在滿足設(shè)計時序要求(包括對設(shè)計頻率要求)的前提下,占用最小的芯片面積?;蛘咴谒?guī)...
2022-04-15 標(biāo)簽:fpgacpld數(shù)字系統(tǒng) 2.7k 0
板載最大支持32GB的DDR4(PL)端以及5GB DDR(PS端)。支持X16 PCIE接口,HTG-VSL1提供了三個Vita 57.4 FMC+...
低成本電源轉(zhuǎn)換器如何實現(xiàn)為高質(zhì)量產(chǎn)品
隨著模數(shù)轉(zhuǎn)換器、模擬前端、微控制器和FPGA等電氣負載的發(fā)展,對電源的要求在不斷變化和調(diào)整。需要的電壓正在降低,而需要的電流卻在增加。
2022-04-13 標(biāo)簽:fpga線性穩(wěn)壓器電源轉(zhuǎn)換器 3.5k 0
在計算機與電子產(chǎn)品的世界中,我們習(xí)慣于通過兩種截然不同的方法實現(xiàn)計算:硬件以及軟件。計算機硬件,比如專用集成電路(ASIC),為關(guān)鍵任務(wù)提供了運算快速與...
在我寫的大多數(shù)博客里,都演示或解釋了FPGA/SoC的設(shè)計細節(jié)技術(shù)。但是這篇文章將有所不同,因為在這里我要提出另外一個問題。
摘要:在對FFT(快速傅立葉變換)算法進行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進行了分析。
基于服務(wù)器的集中式架構(gòu)常常無法提供冗余故障點,從而推高成本和加重維護負擔(dān)。同時,大型服務(wù)器往往會占據(jù)店內(nèi)的寶貴空間,且需要昂貴的音頻/視頻(A/V)擴展器布線。
用過FPGA的人應(yīng)該都知道,在FPGA中,邏輯是并行地運行的,各個狀態(tài)機同時都在工作,狀態(tài)機之間可能會有信號交互,也可能毫無關(guān)系、各管各地工作。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |