完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12965個 瀏覽:637252次 帖子:8006個
基于Virtex-5 LX110驗證平臺實現(xiàn)FPGA性能的硬件系統(tǒng)設計
目前ASIC設計的規(guī)模在不斷擴大、復雜度在不斷增加,與此同時,日益激烈的競爭使得今天的電子產(chǎn)品市場對產(chǎn)品進入市場的時間極為敏感。如何提高驗證的效率已成為...
基于FPGA器件EP20K200E芯片的配置方式在嵌入式系統(tǒng)中的應用研究
介紹一種在嵌放式系統(tǒng)中使用微處理器被動串行配置方式實現(xiàn)對FPGA配置的方案,將系統(tǒng)程序及配置文件存在系統(tǒng)Flash中,利用微處理器的I/O口產(chǎn)生配置時序...
基于FPGA器件EPF10K20RC240-3實現(xiàn)HDLC協(xié)議控制器的應用方案
HDLC(High Level Data Link Control)協(xié)議是通信領域中應用最廣泛的協(xié)議之一,它是面向比特的高級數(shù)據(jù)鏈路控制規(guī)程,具有差錯檢...
一文知道fpga如何實現(xiàn)YCbCr422轉YCbCr444
YCbCr顏色空間是YUV顏色空間的縮放和偏移版本。Y定義為8bit,標稱顏色范圍為16-235;Cb和Cr標稱顏色表示范圍為16-240。YCbCr的...
2020-09-27 標簽:fpga 7.5k 0
基于EP2C35-672 FPGA實現(xiàn)CRC循環(huán)冗余校驗的自定義指令設計
通信系統(tǒng)中,為確保數(shù)據(jù)傳輸和存儲的可靠性,引入了信道編碼。一是可使得編碼后的碼流頻譜適應信道頻率特性,二是可檢測并糾正傳輸中的誤碼。前者屬于譜成形技術,...
基于Viitex-5 LX110驗證平臺實現(xiàn)FPGA硬件系統(tǒng)的設計
目前ASIC設計的規(guī)模在不斷擴大、復雜度在不斷增加,與此同時,日益激烈的競爭使得今天的電子產(chǎn)品市場對產(chǎn)品進入市場的時間極為敏感。如何提高驗證的效率已成為...
應用通信調制解調器構建信號處理平臺的系統(tǒng)級建模及仿真實驗
軟件無線電或通信調制解調器等信號處理系統(tǒng)的質量取決于所選用的硬件平臺性能。早期在設計方面的探索使設計師可以在寄存器傳輸級(RTL)和軟件實現(xiàn)之前洞悉面臨...
基于Xilinx FPGA實現(xiàn)MIPI DPHY接口案例分析
作者:Hello,Panda 這次分享一個在Xilinx FPGA實現(xiàn)MIPI DPHY接口的案例(包括CIS協(xié)議層)。截止目前為止,Xilinx僅在U...
如何采用FPGA更新傳統(tǒng)系統(tǒng)提升計算能力
用FPGA 技術更新傳統(tǒng)系統(tǒng)是許多嵌入式系統(tǒng)設計人員都知道的場景。但現(xiàn)有設計確實需要更新,這其中就包括連接互聯(lián)網(wǎng)、 IoT等。當然,我們也需要進一步增強...
2021-01-25 標簽:微控制器fpga嵌入式系統(tǒng) 2.5k 0
如何實現(xiàn)優(yōu)于1%的輸出電壓精度的電源設計
隨著FPGA,DSP,ASIC和高性能處理器的工藝幾何尺寸不斷縮小,對電源電壓精度的要求越來越嚴格?,F(xiàn)在,內核電壓通常會落在0.9V的范圍內,內核電流為...
跡線阻抗控制是正確確定跡線大小的簡單問題。當單獨考慮一條走線時,其阻抗將具有明確定義的值。但是,當靠近另一個走線或導體時,由于意外耦合,走線的阻抗將不同...
2021-02-13 標簽:fpgapcb控制網(wǎng)絡 2.2k 0
FPGA(Field Programmable Gate Array,F(xiàn)PGA),場式可編程閘數(shù)組或現(xiàn)場可編程閘數(shù)組,是以閘數(shù)組(Gate Array)...
Verilog HDL應用及數(shù)字IC設計與流程概述
一、HDL的概念和特征 HDL,Hard Discrimination Language的縮寫,翻譯過來就是硬件描述語言。那么什么是硬件描述語言呢?為什...
2020-10-21 標簽:fpgaIC設計Verilog HDL 5.3k 0
換一批
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |