完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637298次 帖子:8006個(gè)
基于EPF20K300EQC240-1和TMS320VC5402實(shí)現(xiàn)新型超聲探傷系統(tǒng)的設(shè)計(jì)
本文將FPGA技術(shù)和DSP單片系統(tǒng)設(shè)計(jì)技術(shù)結(jié)合起來,設(shè)計(jì)了一種新型四通道超聲探傷數(shù)據(jù)采集處理系統(tǒng),由FPGA配合DSP并行地進(jìn)行數(shù)據(jù)采集、處理和存儲(chǔ)工作...
2020-08-11 標(biāo)簽:dspfpga計(jì)算機(jī) 1.3k 0
基于XC2V2000和TMS320C6414芯片實(shí)現(xiàn)實(shí)時(shí)紅外圖像處理系統(tǒng)的設(shè)計(jì)
紅外熱成像技術(shù)在軍事領(lǐng)域得到廣泛的應(yīng)用。但是通常的熱成像系統(tǒng)的瞬時(shí)視場(chǎng)都很小,為了擴(kuò)大視界通常采用光機(jī)掃描機(jī)構(gòu),掃描機(jī)構(gòu)的引入使得系統(tǒng)結(jié)構(gòu)復(fù)雜化。而且由...
基于FPGA器件和VHDL語言實(shí)現(xiàn)波形及移相波形發(fā)生器的系統(tǒng)設(shè)計(jì)
標(biāo)準(zhǔn)時(shí)鐘(由晶振電路產(chǎn)生)加于進(jìn)制可編程的n進(jìn)制計(jì)數(shù)器,其溢出脈沖加于可預(yù)置初值的地址計(jì)數(shù)器,生成波形存儲(chǔ)器所需的地址信號(hào),地址信號(hào)的產(chǎn)生頻率正比于時(shí)鐘...
2020-08-11 標(biāo)簽:fpga計(jì)數(shù)器vhdl 3.1k 0
采用FPGA器件APEX20K1500E芯片實(shí)現(xiàn)TCAM的設(shè)計(jì)
網(wǎng)際協(xié)議(Internet Protocol) 是互聯(lián)網(wǎng)進(jìn)行網(wǎng)際互連的基礎(chǔ)。隨著互聯(lián)網(wǎng)服務(wù)的快速發(fā)展,對(duì)網(wǎng)絡(luò)的安全性提出了更高的要求,如何快速有效的過濾...
采用CPLD器件XC95288XL-7TQ144I芯片實(shí)現(xiàn)Flash讀取控制設(shè)計(jì)
對(duì)于Flash,項(xiàng)目中選擇了Intel公司的Intel StrataFlash系列的256-Mbit J3型Flash.其數(shù)據(jù)寬度可分別支持8位或者16位。
基于AD603和AD8320芯片實(shí)現(xiàn)數(shù)字AGC的原理與設(shè)計(jì)
采用ADI公司的可變?cè)鲆娣糯笃?、?shù)字可控增益放大器和FPGA實(shí)現(xiàn)大動(dòng)態(tài)范圍的自動(dòng)增益控制,這兩個(gè)增益放大器均采用ADI公司的先進(jìn)工藝技術(shù),且能提供精確的...
2020-08-11 標(biāo)簽:fpga放大器轉(zhuǎn)換器 5.9k 0
采用可編程邏輯器件實(shí)現(xiàn)Sobel邊緣檢測(cè)算法的研究和分析
隨著設(shè)計(jì)復(fù)雜度的增加,使用IP核已經(jīng)成為一種常用的設(shè)計(jì)方法。QuartusⅡ軟件提供的Megafunt-tions是基于Altera底層硬件結(jié)構(gòu)最合理的...
采用FPGA器件EPF10K30ATC144和VHDL語言實(shí)現(xiàn)多按鍵識(shí)別系統(tǒng)的設(shè)計(jì)
FPGA是一種可編程邏輯器件,它具有良好性能、極高的密度和極大的靈活性,外圍電路簡(jiǎn)單可靠等特性。因此,該系統(tǒng)設(shè)計(jì)是由MCU、FPGA、按鍵等部分組成。6...
采用TDC-GP1和FPGA器件實(shí)現(xiàn)納秒量級(jí)時(shí)間間隔測(cè)量系統(tǒng)的設(shè)計(jì)
隨著空間探測(cè)技術(shù)的發(fā)展,空間的等離子體成分探測(cè)顯得越來越重要,尤其對(duì)現(xiàn)在正在進(jìn)行的深空探測(cè),如探月計(jì)劃。而空間等離子成分探測(cè)最主要的方法就是飛行時(shí)間法,...
2020-08-11 標(biāo)簽:fpgacpu測(cè)量系統(tǒng) 2.8k 0
基于獨(dú)立的CPLD或FPGA的控制電路實(shí)現(xiàn)物理隔離網(wǎng)閘的設(shè)計(jì)
物理隔離網(wǎng)閘(以下簡(jiǎn)稱網(wǎng)閘)是一種采用物理隔離技術(shù),由帶有多種控制功能專用硬件在電路上切斷網(wǎng)絡(luò)之間的鏈路層連接,并能夠在網(wǎng)絡(luò)間進(jìn)行安全適度的應(yīng)用數(shù)據(jù)交換...
采用可編程邏輯器件實(shí)現(xiàn)圖像目標(biāo)發(fā)生器的應(yīng)用方案
在CCD圖像采集中,需要對(duì)圖像采集系統(tǒng)的性能進(jìn)行評(píng)估,而由于CCD相機(jī)的研制時(shí)間長(zhǎng),研制成本高,并且不易于控制,因此,研制出開發(fā)周期短、易于控制的圖像目...
基于FPGA器件XC3142芯片和TUSB3210實(shí)現(xiàn)視頻采集系統(tǒng)的改進(jìn)設(shè)計(jì)
視頻對(duì)象運(yùn)動(dòng)檢測(cè)是從視頻序列中提取出有意義的運(yùn)動(dòng)對(duì)象,它是視頻檢索、多媒體內(nèi)容描述以及基于內(nèi)容的視頻編碼的基礎(chǔ)。連續(xù)幀間差分法 、背景差分法和光流法是視...
采用可編程邏輯器件實(shí)現(xiàn)PL4通用接口的設(shè)計(jì)
POS-PHY Level 4(PL4)是用于在物理層和鏈路層之間傳輸分組和信元的通用接口,支持多種物理層協(xié)議,廣泛應(yīng)用于ATM、POS(Packet ...
采用可編程邏輯器件實(shí)現(xiàn)IDE接口的應(yīng)用方案
本文采用FPGA實(shí)現(xiàn)了IDE硬盤接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個(gè)與普通IDE硬盤連接,另一個(gè)與計(jì)算機(jī)主板上的IDE接口相連。系...
采用FPGA器件實(shí)現(xiàn)通信軟硬件驗(yàn)證與測(cè)試平臺(tái)的開發(fā)設(shè)計(jì)
為了適應(yīng)通信應(yīng)用要求的多樣性, 需要一種可以實(shí)現(xiàn)快速設(shè)計(jì)、快速驗(yàn)證、快速移植的軟硬件驗(yàn)證與測(cè)試平臺(tái)。該平臺(tái)可以提供通信系統(tǒng)最基本的硬件架構(gòu)、軟件環(huán)境、靈...
可編程邏輯器件在高速DDR SDRAM中的應(yīng)用優(yōu)勢(shì)
DDR SDRAM的原理及特點(diǎn):DDR SDRAM不需要提高時(shí)鐘頻率就能加倍提高SDRAM的速度,因?yàn)樗试S在時(shí)鐘脈沖的上升沿和下降沿讀寫數(shù)據(jù)。至于地址...
基于單片機(jī)的車流量計(jì)數(shù)電路測(cè)試介紹
如圖所示為本設(shè)計(jì)的城市交叉路口智能交通控制系統(tǒng)示意圖,交叉路口的交通分為東西方向和南北方向,其中南北方向?yàn)榻煌ㄖ鞲傻?,東西方向?yàn)榻煌ǜ备傻?。不管南北方?..
2020-08-10 標(biāo)簽:fpga控制系統(tǒng)檢測(cè)器 3k 0
基于FPGA的DSP運(yùn)算技術(shù)實(shí)現(xiàn)流水線應(yīng)用系統(tǒng)的設(shè)計(jì)
在數(shù)字信號(hào)處理(DSP)領(lǐng)域,需要處理的數(shù)據(jù)量很大,并且實(shí)時(shí)性要求很高。傳統(tǒng)的DSP設(shè)計(jì)方法主要有采用固定功能的DSP器件和采用DSP處理器兩種,由于它...
采用可編輯邏輯器件EP2C8芯片實(shí)現(xiàn)多路模擬量信號(hào)源的設(shè)計(jì)方案
隨著遙測(cè)系統(tǒng)的不斷發(fā)展,系統(tǒng)復(fù)雜程度也隨之提高,因此在終端設(shè)計(jì)中,對(duì)信號(hào)源的頻率穩(wěn)定度、幅值范圍和頻率范圍提出了越來越高的要求。這就要求遙測(cè)系統(tǒng)具備高碼...
基于現(xiàn)場(chǎng)可編程門陣列技術(shù)和EDA技術(shù)實(shí)現(xiàn)IP核的設(shè)計(jì)方案
在EDA軟件的處理流程中,EDA軟件必須能夠正確解析設(shè)計(jì),才能完成處理,因此設(shè)計(jì)本身對(duì)于EDA軟件是公開的。這里假定EDA軟件是可信的。具有IP核保護(hù)機(jī)...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |