完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12965個 瀏覽:637298次 帖子:8006個
JTAG鏈路同時調(diào)試FPGA和HPS電路設(shè)計
SoC FPGA作為在同一芯片上同時集成了FPGA和HPS的芯片,其JTAG下載和調(diào)試電路相較于單獨的FPGA或ARM處理器都有一些差異,但是同時兩者又...
基于EP1C6Q240C8的FPGA芯片實現(xiàn)電子測試系統(tǒng)的設(shè)計
本文采用的是ALTERA公司的EP1C6Q240C8型號的FPGA,整個體統(tǒng)采用模塊化設(shè)計的思想,將各個模塊用VHDL語言描述出來再進行連接。
基于FPGA和單片機構(gòu)成的電子加密系統(tǒng)的設(shè)計
FPGA/CPLD技術(shù)是近年來計算機與電子技術(shù)領(lǐng)域的又一場新的革命,為了保護知識產(chǎn)權(quán),出現(xiàn)了各種層次的針對FPGA的安全加密技術(shù)。常用的方法有:硬件加密...
FPGA器件EP1C3T100I7實現(xiàn)高速傳輸速率的電路設(shè)計
近些年來,各種電路功能,包括模擬電路和數(shù)字電路,越來越多地用單片集成電路來實現(xiàn)。采用單片集成電路不僅可以有效地提高電路可靠性和其它性能,而且也大大地降低...
基于可編輯邏輯器件實現(xiàn)ADPLL的應(yīng)用設(shè)計
隨著數(shù)字電路技術(shù)的發(fā)展,特別FPGA技術(shù)的普遍應(yīng)用,采用FPGA實現(xiàn)全數(shù)字鎖相環(huán)(ADPLL)的應(yīng)用越來越多。ADPLL設(shè)計簡單、應(yīng)用方便。本文介紹一種...
演化硬件(EHW)是指能根據(jù)外部環(huán)境變化自動改變自身結(jié)構(gòu)和功能的一類硬件,它把可編程邏輯器件的結(jié)構(gòu)位串當作染色體,通過演化算法進行搜索,用符合要求的染色...
基于FPGA器件實現(xiàn)AMI編碼器和譯碼器的設(shè)計
實際的基帶傳輸系統(tǒng),含有豐富直流和低頻成分的基帶信號不適宜在信道中傳輸。而對具有易獲取定時信息、無直流成分和只有很小的低頻成分、以及具有內(nèi)在糾錯能力的信...
基于FPGA器件實現(xiàn)UART適應(yīng)自頂向下的設(shè)計
UART(通用異步收發(fā)器)是廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。UART允許在串行鏈路上進行全雙工的通信。專用的UART集成電路如8250,8251,NS164...
基于VHDL語言及SOPC技術(shù)實現(xiàn)全數(shù)字調(diào)頻信號發(fā)生器的設(shè)計
在常用的信號源及信號處理設(shè)計方案中,RC/LC振蕩電路頻率調(diào)整方便,但是它的工作頻率穩(wěn)定度較低。頻率穩(wěn)定度較低導(dǎo)致系統(tǒng)的工作穩(wěn)定度降低,使其不適用于對精...
采用EPM7064S芯片和TMS320F2812芯片實現(xiàn)線陣CCD檢測系統(tǒng)的設(shè)計
CCD驅(qū)動板完成CCD信號的驅(qū)動,產(chǎn)生CCD像元同步、幀同步信號和經(jīng)過運放處理的視頻信號,DSP電路板是CCD檢測系統(tǒng)處理的核心,也是整個數(shù)粒機系統(tǒng)的核...
2020-08-03 標簽:dspfpga檢測系統(tǒng) 3.4k 0
采用SOPC技術(shù)和VHDL語言實現(xiàn)圖像增強處理系統(tǒng)的應(yīng)用方案
圖像增強最早起源于人類的空間探索計劃。從衛(wèi)星或飛船上獲得的關(guān)于地球和太陽系中行星的圖像因為多種原因而降質(zhì),這些原因如成像設(shè)備受使用環(huán)境的限制,相機和對象...
基于FPGA XC3S400芯片和ARM相結(jié)合實現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計
在往復(fù)式壓縮機狀態(tài)在線監(jiān)測系統(tǒng)中,由于壓縮機結(jié)構(gòu)復(fù)雜、零部件多、運動形式各不相同,發(fā)生的故障也就會多種多樣,因此需要對各個部件的多個測點的模擬信號進行實...
2020-08-03 標簽:fpga芯片數(shù)據(jù)采集 2.4k 0
基于EP1C6Q240C8芯片的FPGA開發(fā)板實現(xiàn)神經(jīng)網(wǎng)絡(luò)恢復(fù)器的設(shè)計
本文使用了6輸入1輸出的BP神經(jīng)網(wǎng)絡(luò)結(jié)構(gòu),其隱含層選擇了8個神經(jīng)元。當傳感器出現(xiàn)故障時,系統(tǒng)就根據(jù)傳感器的所在位置和失效數(shù)據(jù)產(chǎn)生的時刻,將該時刻前一段時...
奈奎斯特升余弦數(shù)字濾波器的工作原理和采用FPGA器件實現(xiàn)設(shè)計
隨著信息需求量的增大,網(wǎng)絡(luò)都逐漸朝著綜合化、寬帶化方向發(fā)展。數(shù)據(jù)速率的提高,對于數(shù)字信號處理的速度和質(zhì)量的要求也越來越高。
2020-07-31 標簽:fpga濾波器通信系統(tǒng) 6.7k 0
現(xiàn)場可編程門陣列FPGA是一種由用戶實現(xiàn)芯片功能的器件,用戶在設(shè)計完成之后可以進行功能仿真,也可以現(xiàn)場編程進行驗證,有利于及早發(fā)現(xiàn)問題,完善設(shè)計,具有極...
數(shù)字Σ-Δ調(diào)制器的基本原理及采用FPGA器件實現(xiàn)設(shè)計
Σ-Δ調(diào)制在數(shù)字信號處理以及通信系統(tǒng)方面的應(yīng)用正越來越引起大家的重視,因為Σ-Δ調(diào)制實現(xiàn)時主要采用數(shù)字技術(shù)而且對模擬端的精度要求不高,Σ-Δ調(diào)制通常都是...
基于GPS中頻信號源的FPGA設(shè)計實現(xiàn)方案
在GPS接收機的設(shè)計中,為了檢驗和完善信號處理算法,需要在本地獲得GPS數(shù)字中頻信號數(shù)據(jù)。采用真實的數(shù)據(jù)并不是最佳選擇,主要是因為其中的許多信號屬性無法...
采用FPGA器件實現(xiàn)濾波器的設(shè)計和驗證方法
光電脈沖編碼器是一種集光、機、電為一體的用于檢測機械位移或間接檢測速度的光電傳感器,根據(jù)其用于檢測角位移及旋轉(zhuǎn)速度或直線位移及直線運動速度又分為光電軸角...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |