完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637306次 帖子:8006個(gè)
利用混合信號(hào)FPGA的片上Flash實(shí)現(xiàn)系統(tǒng)管理的替代方法
隨著工藝幾何尺寸越來越小,電子器件趨向于采用多種電壓供電,因此越來越易受到電壓和溫度波動(dòng)的影響,而且在所有電子系統(tǒng)設(shè)計(jì)中進(jìn)行系統(tǒng)管理的重要性也不斷增強(qiáng)。...
現(xiàn)場(chǎng)可編程門陣列FPGA器件選型應(yīng)該考慮那些問題
現(xiàn)場(chǎng)可編程門陣列FPGA有集成度高、體積小、靈活可重配置、實(shí)驗(yàn)風(fēng)險(xiǎn)小等優(yōu)點(diǎn),在復(fù)雜數(shù)字系統(tǒng)中得到了越來越廣泛的應(yīng)用。
基于Cyclone系列FPGA器件和UART功能實(shí)現(xiàn)誤碼率測(cè)試儀器的設(shè)計(jì)
在通信系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)過程中,都需要測(cè)試系統(tǒng)的誤碼性能。而常見的誤碼率測(cè)試儀多數(shù)專用于測(cè)試各種標(biāo)準(zhǔn)高速信道,不便于測(cè)試實(shí)際應(yīng)用中大量的專用信道,并且價(jià)格昂...
2020-07-24 標(biāo)簽:fpga測(cè)試系統(tǒng)uart 1.4k 0
基于FPGA器件和只讀存儲(chǔ)器實(shí)現(xiàn)QAM解調(diào)器的設(shè)計(jì)
三星公司提出的QAM解調(diào)器方案體現(xiàn)在其一項(xiàng)名為“Demodulation apparatus and method in a communieation...
基于FPGA/CPLD器件和高級(jí)語言VB實(shí)現(xiàn)UART通信設(shè)計(jì)
隨著計(jì)算機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來越廣泛,計(jì)算機(jī)通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來串/并轉(zhuǎn)換...
采用FPGA和兼容PCI Express的SERDES實(shí)現(xiàn)可擴(kuò)展交換接口控制器的設(shè)計(jì)
與傳統(tǒng)ASIC相比,F(xiàn)PGA和結(jié)構(gòu)化ASIC的優(yōu)勢(shì)在于重用靈活性高、上市時(shí)間快、性能佳而成本低。FPGA和專用的IP模塊可用于現(xiàn)有的商用Advanced...
基于FPGA器件實(shí)現(xiàn)AGC算法和系統(tǒng)的設(shè)計(jì)
大多數(shù)接收機(jī)必須處理動(dòng)態(tài)范圍很大的信號(hào),這需要進(jìn)行增益調(diào)整,以防止過載或某級(jí)產(chǎn)生互調(diào),調(diào)整解調(diào)器的工作以優(yōu)化工作。在現(xiàn)代無線電接收裝置中??勺?cè)鲆娣糯笃?..
采用FPGA器件EP1C3T144C6芯片和VHDL實(shí)現(xiàn)頻率測(cè)量計(jì)的設(shè)計(jì)
在現(xiàn)代社會(huì)中,電資源成為人們生活當(dāng)中不可缺少的一部分,而發(fā)電機(jī)和電動(dòng)機(jī)在電力系統(tǒng)中扮演著非常重要的角色。在很多場(chǎng)合,需要對(duì)電機(jī)組和電網(wǎng)的頻率進(jìn)行測(cè)量。目...
基于FPGA器件實(shí)現(xiàn)多頻鍵控調(diào)制電路的設(shè)計(jì)和仿真驗(yàn)證研究
數(shù)字信號(hào)傳輸系統(tǒng)分為基帶傳輸系統(tǒng)和頻帶傳輸系統(tǒng).頻帶傳輸系統(tǒng)也叫數(shù)字調(diào)制系統(tǒng)。數(shù)字調(diào)制信號(hào)又稱為鍵控信號(hào),數(shù)字調(diào)制過程中處理的是數(shù)字信號(hào),而載波有振幅、...
2020-07-23 標(biāo)簽:fpga濾波器計(jì)數(shù)器 1.3k 0
基于FPGA和MATLAB實(shí)現(xiàn)IIR數(shù)字濾波器的設(shè)計(jì)和仿真驗(yàn)證分析
IIR數(shù)字濾波器在很多領(lǐng)域中都有著廣闊的應(yīng)用。與FIR數(shù)字濾波器相比,IIR數(shù)字濾波器可以用較低的階數(shù)獲得較高的選擇性,而且所用存儲(chǔ)單元少,經(jīng)濟(jì)效率高。...
使用Altera CycloneIIEP2C35評(píng)估板實(shí)現(xiàn)UPFC控制器IP核的設(shè)計(jì)
UPFC控制器的IP主要用來輸出3路相位分別相差2π/3的正弦波形數(shù)據(jù)和3路相位分別相差2π/3的三角載波波形數(shù)據(jù)。由于UPFC控制系統(tǒng)采用SPWM調(diào)制...
使用XC9500 CPLD實(shí)現(xiàn)FPGA電路接口的方案設(shè)計(jì)
隨著FPGA芯片密度的增加,串行PROM已不能適應(yīng)高密度的FPGA的配置。大容量的并行PROM所要求的尋址方式又不能直接與FPGA接口,這時(shí)可以采用XC...
借助FPGA協(xié)同處理提升性能和降低應(yīng)用設(shè)計(jì)成本
傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語言開發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供...
采用Spartan2系列FPGA器件實(shí)現(xiàn)全數(shù)字鎖相環(huán)路的設(shè)計(jì)和仿真驗(yàn)證
數(shù)字鎖相環(huán)路已在數(shù)字通信、無線電電子學(xué)及電力系統(tǒng)自動(dòng)化等領(lǐng)域中得到了極為廣泛的應(yīng)用。傳統(tǒng)的全數(shù)字鎖相環(huán)路(DPLL)是由中、小規(guī)模TTL集成電路構(gòu)成。這...
基于FPGA芯片HMAC_SHA1_96計(jì)算術(shù)運(yùn)算單元的硬件設(shè)計(jì)
圖2算法的幾點(diǎn)說明:① _ipad表示補(bǔ)位后的密鑰與ipad 異或的結(jié)果,K_opad表示補(bǔ)位后的密鑰與opad異或的結(jié)果;② 次SHA1運(yùn)算包括生成W...
2020-07-22 標(biāo)簽:fpga寄存器網(wǎng)絡(luò) 2.4k 0
基于Xilinx Spartan系列FPGA和VHDL語言設(shè)計(jì)衛(wèi)星數(shù)據(jù)存儲(chǔ)糾錯(cuò)系統(tǒng)
空間飛器在太空環(huán)境中面臨的主要問題之一就是輻射。太空中的各種高能粒子(包括高能質(zhì)子、中子、α粒子、得離子等)具有很高的動(dòng)能,通過時(shí)可能會(huì)影響半導(dǎo)體電路的...
在Altera CycIone II系列FPGA中用VHDL實(shí)現(xiàn)E2PROM控制器的設(shè)計(jì)
E2PROM存儲(chǔ)器存儲(chǔ)單元的損壞主要是由頻繁的寫操作造成的。若要解決問題,首先耍避免對(duì)同一單元進(jìn)行頻繁的擦寫,降低存儲(chǔ)單元損壞的可能;其次當(dāng)某些單元損壞...
基于數(shù)控振蕩器在FPGA中實(shí)現(xiàn)偽碼跟蹤算法的改進(jìn)設(shè)計(jì)
在圖1所示跟蹤環(huán)路結(jié)構(gòu)中,為了使碼跟蹤環(huán)同時(shí)具有大跟蹤范圍和高跟蹤精度,可以采用多個(gè)具有不同相關(guān)間距的DLL,初始跟蹤采用寬相關(guān)間距,穩(wěn)定跟蹤后為了提高...
基于FPGA器件實(shí)現(xiàn)FIR數(shù)字濾波器的硬件系統(tǒng)設(shè)計(jì)
隨著數(shù)字信號(hào)處理理論及應(yīng)用技術(shù)的迅速發(fā)展,在一個(gè)數(shù)字系統(tǒng)中只用一個(gè)采樣頻率已 經(jīng)很難滿足要求。在實(shí)際的應(yīng)用中,經(jīng)常會(huì)遇到采樣率的轉(zhuǎn)換問題,即要求一個(gè)數(shù)字...
在FPGA的開發(fā)過程中如何實(shí)現(xiàn)在應(yīng)用編程應(yīng)用功能
在FPGA中實(shí)現(xiàn)在應(yīng)用編程(In Application Pro—gramming,IAP)有兩種方法:一種是,在電路板上加外電路。例如用MCU或CPL...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |