完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12965個 瀏覽:637340次 帖子:8006個
FPGA之狀態(tài)機(jī)練習(xí):設(shè)計思路(2)
狀態(tài)機(jī)由狀態(tài)寄存器和組合邏輯電路構(gòu)成,能夠根據(jù)控制信號按照預(yù)先設(shè)定的狀態(tài)進(jìn)行狀態(tài)轉(zhuǎn)移,是協(xié)調(diào)相關(guān)信號動作、完成特定操作的控制中心。
2019-10-09 標(biāo)簽:fpga信號狀態(tài)機(jī) 2.8k 0
FPGA之狀態(tài)機(jī)練習(xí):設(shè)計思路(3)
狀態(tài)機(jī)可以用兩種方法實現(xiàn):豎著寫(在狀態(tài)中判斷事件)和橫著寫( 在事件中判斷狀態(tài))。這兩種實現(xiàn)在本質(zhì)上是完全等效的,但在實際操作中,效果卻截然 不同。
2019-10-09 標(biāo)簽:fpga狀態(tài)機(jī) 2.2k 0
FPGA的設(shè)計流程包括算法設(shè)計、代碼仿真以及設(shè)計、板機(jī)調(diào)試,設(shè)計者以及實際需求建立算法架構(gòu),利用EDA建立設(shè)計方案或HD編寫設(shè)計代碼,通過代碼仿真保證設(shè)...
FPGA之狀態(tài)機(jī)的基本概述與設(shè)計
狀態(tài)機(jī)可以用兩種方法實現(xiàn):豎著寫(在狀態(tài)中判斷事件)和橫著寫( 在事件中判斷狀態(tài))。這兩種實現(xiàn)在本質(zhì)上是完全等效的,但在實際操作中,效果卻截然 不同。
2019-10-09 標(biāo)簽:fpga操作狀態(tài)機(jī) 3.1k 0
FPGA設(shè)計的主要難點是熟悉硬件系統(tǒng)以及內(nèi)部資源,保證設(shè)計的語言能夠?qū)崿F(xiàn)元器件之間的有效配合,提高程序的可讀性以及利用率。這也對設(shè)計人員提出了比較高的要...
可編程邏輯器件是通過EDA技術(shù)將電子應(yīng)用系統(tǒng)的既定功能和技術(shù)指標(biāo)具體實現(xiàn)的硬件載體,F(xiàn)PGA作為實現(xiàn)這一途徑的主流器件之一,具有直接面向用戶,靈活性和通...
FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過將這些硬件資源合理組織,可實現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。
FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過將這些硬件資源合理組織,可實現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。
FPGA的工作頻率由FPGA芯片以及設(shè)計決定,可以通過修改設(shè)計或者更換更快的芯片來達(dá)到某些苛刻的要求(當(dāng)然,工作頻率也不是無限制的可以提高,而是受當(dāng)前的...
FPGA具有可編程的延遲數(shù)字單元,在通信系統(tǒng)和各類電子設(shè)備中有著比較廣泛的應(yīng)用,比如同步通信系統(tǒng),時間數(shù)值化系統(tǒng)等,主要的設(shè)計方法包括數(shù)控延遲線法,存儲...
FPGA具有可編程的延遲數(shù)字單元,在通信系統(tǒng)和各類電子設(shè)備中有著比較廣泛的應(yīng)用,比如同步通信系統(tǒng),時間數(shù)值化系統(tǒng)等,主要的設(shè)計方法包括數(shù)控延遲線法,存儲...
FPGA 芯片硬件結(jié)構(gòu)比較特殊,可以利用事先編輯的邏輯結(jié)構(gòu)文件調(diào)整內(nèi)部結(jié)構(gòu),利用約束的文件來調(diào)整不同邏輯單元的連接和位置,妥善處理好數(shù)據(jù)線路徑,其自身具...
在處理視頻信號時,F(xiàn)PGA芯片可以充分利用自身的速度和結(jié)構(gòu)優(yōu)勢,實現(xiàn)兵乓技術(shù)和流水線技術(shù)。在對外連接的過程中,芯片采用數(shù)據(jù)并行連接的方式,使圖像信息的位...
正點原子開拓者FPGA視頻:開拓者FPGA開發(fā)板綜合測試
FPGA開發(fā)板在基于MCU、定制ASIC和體積龐大的電線束來實現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車工業(yè)正面臨新的設(shè)計挑戰(zhàn)。
正點原子開拓者FPGA視頻:SignalTap II軟件的使用
SignalTap II全稱SignalTap II Logic Analyzer是第二代系統(tǒng)級調(diào)試工具,可以捕獲和顯示實時信號,觀察在系統(tǒng)設(shè)計中的硬件...
運用 FPGA可以實現(xiàn)板機(jī)調(diào)試、代碼仿真與其他有關(guān)的設(shè)計操作,確保當(dāng)前的代碼編寫方式以及設(shè)計方案都能符合特定的設(shè)計需求。 除此以外,關(guān)于設(shè)計算法應(yīng)當(dāng)將合...
正點原子開拓者FPGA視頻:開發(fā)環(huán)境搭建
軟件開發(fā)環(huán)境(Software Development Environment,SDE)是指在基本硬件和數(shù)字軟件的基礎(chǔ)上,為支持系統(tǒng)軟件和應(yīng)用軟件的工程...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |