完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637306次 帖子:8006個(gè)
NOR閃存已作為FPGA(現(xiàn)場可編程門列陣)的配置器件被廣泛部署。其為FPGA帶來的低延遲和高數(shù)據(jù)吞吐量特性使得FPGA在工業(yè)、通信和汽車ADAS(高級(jí)...
從20多年前開始使用PAL、GAL,到后來項(xiàng)目中用到PLD、FPGA,雖然我的FPGA應(yīng)用水平一直停留在菜鳥階段,但卻莫名地對(duì)可編程邏輯器件(PLD/F...
2019-02-21 標(biāo)簽:fpga 3.3k 0
從28納米到3D堆疊,F(xiàn)PGA身價(jià)突然翻漲,不再是過去那個(gè)扮演配角的被支配角色,反而由于其功能大躍進(jìn)、重要性大增,目前在許多應(yīng)用中,已經(jīng)逐漸成為支配系統(tǒng)...
從FPGA朝向SoC FPGA發(fā)展 主要有幾個(gè)關(guān)鍵的推動(dòng)因素
SoC FPGA為一個(gè)整合FPGA架構(gòu)、硬式核心CPU子系統(tǒng)以及其他硬式核心IP的半導(dǎo)體元件,可實(shí)現(xiàn)低延時(shí)頻寬互聯(lián),并提高IP重用性;預(yù)估此類型元件在今...
在遠(yuǎn)程更新的時(shí)候,有時(shí)候需要雙鏡像來保護(hù)設(shè)計(jì)的穩(wěn)定性。在進(jìn)行更新設(shè)計(jì)的時(shí)候,只更新一個(gè)鏡像,另一個(gè)鏡像在部署之前就測試過沒問題并不再更新。當(dāng)更新出錯(cuò)時(shí),...
FPGA自動(dòng)加載系統(tǒng)方案設(shè)計(jì)詳解
FPGA(Field Programmable Gate Array)即現(xiàn)場可編程門陣列,隨著微電子技術(shù)的發(fā)展,F(xiàn)PGA的性能變的越來越優(yōu)越,應(yīng)用空間也...
單一的DSP或FPGA實(shí)現(xiàn)的數(shù)字系統(tǒng)在未來注定會(huì)被取代
數(shù)字信號(hào)處理技術(shù)和大規(guī)模集成電路技術(shù)的迅猛發(fā)展,為我們設(shè)計(jì)數(shù)字電路提供了新思路和新方法。當(dāng)前數(shù)字系統(tǒng)設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。...
小小的身軀里面蘊(yùn)涵著大乾坤。我從不崇拜那些買一塊幾千塊錢的FPGA開發(fā)板,跑一些什么DDR、視頻處理以及一些我聽不懂的術(shù)語的功能就號(hào)稱這樣才是真正的FP...
隨著FPGA設(shè)計(jì)越來越復(fù)雜,芯片內(nèi)部的時(shí)鐘域也越來越多,使全局復(fù)位已不能夠適應(yīng)FPGA設(shè)計(jì)的需求,更多的設(shè)計(jì)趨向于使用局部的復(fù)位。本節(jié)將會(huì)從FPGA內(nèi)部...
一種基于CPLD加載FPGA的方案設(shè)計(jì)詳解
現(xiàn)代通信技術(shù)發(fā)展日新月異,通信系統(tǒng)必須具備良好的可升級(jí)能力以適應(yīng)時(shí)代的發(fā)展?,F(xiàn)場可編程門陣列(Field Programmable Gate Array...
Verilog HDL作為現(xiàn)在最流行的FPGA開發(fā)語言 是入門的基礎(chǔ)
Verilog HDL作為現(xiàn)在最流行的FPGA開發(fā)語言,當(dāng)然是入門基礎(chǔ)。
基于FPGA實(shí)現(xiàn)頻率和可調(diào)相位的DDS
從查找表讀取出來的數(shù)據(jù),經(jīng)DA轉(zhuǎn)換芯片可以直接輸出進(jìn)行濾波或其他操作,最后可使用示波器進(jìn)行觀察波形變化。
FPGA設(shè)計(jì)中層次結(jié)構(gòu)設(shè)計(jì)和復(fù)位策略影響著FPGA的時(shí)序
FPGA設(shè)計(jì)中,層次結(jié)構(gòu)設(shè)計(jì)和復(fù)位策略影響著FPGA的時(shí)序。在高速設(shè)計(jì)時(shí),合理的層次結(jié)構(gòu)設(shè)計(jì)與正確的復(fù)位策略可以優(yōu)化時(shí)序,提高運(yùn)行頻率。
2019-02-15 標(biāo)簽:FPGA 1.4k 0
在使用FPGA過程中,通常需要對(duì)資源做出評(píng)估,下面簡單談?wù)勅绾卧u(píng)估FPGA的資源。
Zynq7000系列引腳的分類是確定的,而各類引腳的數(shù)目則因芯片封裝的不同而不同,(為了便于理解,本文所列引腳數(shù)目皆以XQ7Z045 FFG900封裝為...
FPGA對(duì)微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)
RDDH型微型打印機(jī)采用熱敏加熱點(diǎn)陣打印方式,是一款體積小,打印速度快的打印輸出設(shè)備。該型打印機(jī)可采用標(biāo)準(zhǔn)并行接口,RS 232 串行接口,T TL電平...
關(guān)于利用FPGA做圖像處理的相關(guān)知識(shí)盤點(diǎn)
用FPGA做圖像處理最關(guān)鍵的一點(diǎn)優(yōu)勢就是:FPGA能進(jìn)行實(shí)時(shí)流水線運(yùn)算,能達(dá)到最高的實(shí)時(shí)性。因此在一些對(duì)實(shí)時(shí)性要求非常高的應(yīng)用領(lǐng)域,做圖像處理基本就只能...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |